Преобразователь двоичных кодов угла и дальности в двоично- десятичные коды
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и предназначено для преобразования двоичных параллельных или числоимпульсных кодов угла с постоянным масштабом и дальности с переменным масштабом в двоично-десятичные коды градусов и километров соответственно . Цель изобретения - расширение класса решаемьпс задач преобразователем за счет обеспечения дополнительной возможности преобразования в двоично-десятичные коды двоичного параллельного или число-импульсного кода - дальности с переменным масштабом и , двоичного число-импульсного кода угла с постоянным масштабом. Преобразователь содержит двоичный счетчик 1,
А1
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (И) (51) 4 Н 03 М 7/12
ОПИСАНИЕ ИЗОБРЕТЕНИЯЦ ч
ГОСУД4РСТВЕННЫЙ КОМИТЕТ СССР
ПОЯЕ6АМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4229169/24-24 (22) 13.04.87 (46) 23.10.88. Бюл. Ф 39 (72) Е.Ф.Киселев и В.В.Кондратьев (53) 681.325(088 ° 8) . (56) Авторское свидетельство СССР
У 1078422, кл. Н 03 М 7/12, 1983.
Авторское свидетельство СССР
В 993243, кл. Н 03 М 7/12, 1981 (прототип). (54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНЫХ КОДОВ
УГЛА И ДАЛЬНОСТИ В ДВОИЧНО-ДЕСЯТИЧНЫЕ
КОДЫ (57) Изобретение относится к вычислительной технике и предназначено для преобразования двоичных параллельных или числоимпульсных кодов угла с постоянным масштабом и дальности с переменным масштабом в двоично-десятичные, коды градусов и километров соответственно. Цель изобретения — расширение класса решаемых задач преобразователем эа счет обеспечения дополнительной воэможности преобразования в двоично-десятичные коды двоичного параллельного или число-импульсного кода дальности с переменным масштабом и, двоичного число-импульсного кода угла .с постоянным масштабом. Преобразователь содержит двоичный счетчик 1, 1432782 двоичпо-десятичный счетчик 2, сумматор 3 и блок 4 управления. Новым в преобразователе является то, что он содержит формирователь 5 тетрады, формирователь 6 эквивалента, четыре элемента ИЛИ с первого 7 по четвертый
10, пять элементов И с первого 11 по
Изобретение относится к вычислительной технике и предназначено для преобразования двоичных параллельных или число-импульсных кодов, угла с 5 постоянным масштабом и дальности с переменным масштабом в двоично-деся тичные коды градусов и километров со;ответственно и может быть использова но при построении специализированного 10
1 цифрового вычислителя (СЦВ) устройст.,ва отображения информации (УОИ) сложной информационной системы типа метео/радиолокатора (ИРЛ).
Цель изобретения — расширение 15 класса решаемых задач за счет обеспечения дополнительной возможности преобразования в двоично-десятичный код двоичного параллельного или число-им-. пульсного кода дальности с перемен- 20 ным масштабом и двоичного число-импульсного кода угла с постоянныммасштабом.
На фиг.l — 4 изображены функциональные схемы преобразователя, блока 25 управления, формирователя тетрады, и формирователя эквивалента, соответственно.
Дана табл.1 истинности формирования начального двухтетрадного двоич- 30 но-десятичного кода на входах второго счетчика по сигналам, вырабатываемьж сумматором. Дана табл.2 выполняемых преобразователем операций преобразоI вания с их описанием.
Преобразователь (фиг. 1) содержит двоичный счетчик 1, двоично-десятичный счетчик 2, сумматор 3, блок 4 уп" равления, формирователь 5 тетрады, формирователь 6 эквивалента, первый
7, второй 8, третий 9 и четвертый 10 элементы ИЛИ, пять элементов И с перпятый 15 и первый 16 и второй l7 элементы НЕ. Преобразователь может быть использован при построении специализированного цифрового вычислителя устройства отображения информации сложной информационной системы типа . метеорадиолокатсра. 3 з.п. ф-лы, 4 ил., 2 табл. вого 11 по пятый 15, первый 16 и второй 17 элементы НЕ, входы 18 и 19 первого и второго старших разрядов и входы 20 младших двоичного параллельного кода, вход 21 знака двоичного число"импульсного кода угла, входы 22 двоичного эквивалента младшего разряда двоичного кода дальности, входы
23 и 24 первого и второго разрядов кода операции преобразования соответственно, вход 25 установки, вход 26 двоичного число-импульсного кода угла или дальности, вход 27 тактовый, выход 28 переполнения, выход 29 первого и выход 30 второго разрядов сумматора 3 и выходы 31, 32, 34 и 35 блока 4 с первогo по пятый соответственно, Блок 4 (фиг ° 2)управления содержит первый 36, второй 37 и третий .38 элементы И, элемент ИЛИ-НЕ 39, элемент
HE 40, семь элементов И-НЕ с первого
41 по седьмой 47 соответственно, элемент ИЛИ 48 и первый 49 и второй 50 триггеры.
Формирователь 5 тетрады (фиг.3) содержит первый 51 и второй 52 сумматоры, коммутатор 53, регистр 54, элемент НЕ 55, элемент И 56, элемент
И-НЕ 57, первый 58, второй 59 и третий 60 элементы ИЛИ.
Формирователь 6 эквивалента (фиг.4) содержит пять элементов И с первого
61 по пятый 65, первый 66 и второй 67 элементы HE триггер 68 и четыре элемента ИЛИ с первого 69 по четвертый
72.
В СЦВ УОИ системы типа ИРЛ двоичл л ные коды ar. u D имеют разрядности П+2 и П=10, связь между азимутом ь и ко.1432782
М= 2 hD и в э
ЬП К 0 05 км; (2) Кm m1,2 дом g можно охарактеризовать соотношениями
fl
1 о4=- 90,:.oL = 90 » Ы; 2 =-! 5
90 (2Ы (+ о о +о ар)1 и „- rk;2
1ж! л
4ой 10 связь между дальностью D и кодом П " выражениями л 1
D=МD=М QD; 2
pa!
У = У1У2 = П23П24,, (3) сигналы П18, П19 и П21 старших разрядов двоичного кода угла
П18 = Ы, независимо от У;
П19 = о!о независимо от У;
П21 = ы при У2=П24=0, (4)
I сигналы двоичного кода Ф20, определяемого при П24 = 1 формулой
Ф?О = П23 D Ч П23 о „р, (5) импульсы И26 двоичного число-импульс" л ного кода ЧИК D или ЧИК (где
eC oL „Y Ы Ы о,), число которых при
П24 = О равно
Предлагаемый преобразователь выполнен для и 10 на элементной базе. последовательностные схемы которой, счетчики 1 и 2, триггеры 49, 50, 68 и регистр 54, имеют активными положительный фронт сигналов (т.е. переходы сигналов из "Ои В и1Н)у действующих на их счетных (суммирующих и вычитающих) и тактовых входах.
Обозначим на входах и выходах преобразователя (фиг.l " 4) и его составных частей через П, Ф, И (или И) и Ч соответственно потенциальные сигналы, коды, импульсы положительной (или отрицательной полярности) и чис.-35 ло импульсов так, что после каждой иэ этих букв стоит номер входа преобразователя (например, П18, Ф20, И26 и Ч26 означают сигнал "0" или "1" на входе 18, код на входе 20, импуль«40 сы положительной полярности на входе
26 и число импульсов на входе 26 за время. выполнения операции преобразования соответственно) или выхода его .узла . (например, И31, И32, ИЗЗ, И34 и И35 означают импульсы на выходах 31, 32, 33, 34 и 35 блока 4 соответственно), либо номер самого узла (например, Ф1 и Й1 означают выходной код и импульс переполнения на вычитание отрицатель.", О0 ной полярности счетчика 1 соответственно).
С учетом принятых обозначений и связей (1) и (2) работу предлагаемого преобразователя можно описать
55 следующим образом.
На устройство поступают сигналы
П23 и П24 кода операции
Ч26 = 2 (П23 0 Ч П23 y ) (6) сигналы кода Ф22, определяющего коэффициент К и код К
Л 1
Ф22 = К = К =, К; 2, (7)
s "-I тактовые импульсы И27 и импульсы установки И25.
При использовании преобразователя в УОИ МРЛ код Ф20 поступает от формирователя ортогональньтх координат маркера, соответствующих координатной системе индикатора УОИ, сигналы П18 и III9 при П24 = 1 от формирователя ортогональных координат маркера, а при П24 = 0 от ЦПК, сигнал П21 и импульсы И26 от ЦПК, код Ф22 от клавиатуры управления УОИ, а сигналы П23, П24 и импульсы Г!25 и И27 от устройства синхронизации.
На временной оси И25, И26 и И27
%:. расположены так, что каждый И25 совпадает с одним из И27 и не совпадает ,ни с одним из И26, представляющих со бой при П23 = 1 и П24 = О ЧИК знак которого определяется сигналой
П2! = К, .
Перед выполнением очередной операции в памяти преобразователя содер жится результат выполнения предыдущей операции преобразования, на входах преобразователя установлены исходные сигналы и коды, определенные согласно выражений (3), (4), (5) и (7), а на входах счетчика 2 установлены сигналы двоично-десятичного кода для сотен и десятков согласно табл.! истинности и для единиц "0000".
1432782
Сигналы сотен и десятков на входах счетчика j формируются по сигналам
П28, П29 и ПЗО сумматора 3, вырабатываемйм по значению знакового (нулевого) разряда ЭО = Пб l = П21 П23 П24 кода:
3 = Фб и сигналам П11 = П18 П23, П12 = П19 ° П23.
С приходом И25 триггер 68 и регистр 54 устанавливаются в "0", счет- !0 чики 1 и 2 устанавливаются в начальное состояние согласно табл.2, а триггеры 49 и 50 устанавливаются в "0" только при П24 = 1 (при П24 = 0 триггеры
49 и 50 фиксированно установлены в
"!"), причем счетчик 1 устанавливается в "О" по ИЗ! = П24 И25 или загружается кодом Ф20 по Й32 = П24 V И25.
ВФ
После окончания И25 преобразователь выполняет операцию преобразова-,20 ния согласно табл.2. В процессе выполнения операции преобразования на выходах 33 - 35 блока 4 вырабатываются последовательности импульсов ИЗЗ, И34 и И35, число импульсов в каждой из которых определяется выражениями и
ЧЗЗ = Ч38 = П24 ° 1 + П24 2 Ф20;
Ч34 = Ч46 = П24 ° Ч26;
Ч35 = Ч47 = Ч45 — П23 (еп Е(Ч45/B)- ЗО еп t, (Ч45/256)1;
Ч45 = Ч43 Ч Ч46 = (ЧЗЗ вЂ” П24 х х 1)Ч Ч34 (8)
rpe en t () — означает операцию вы", деления целой часTB числа заключенного в скобки ().
В выражениях (8) слагаемое П24 1 обусловлено корректирующим импульсами И42, а число Ч43 определяется выражением
Ч23 = 2 П24 Ф20 = 2 П24 (П23 х л л 45 х О!!П23 К„ ), (9) . определяющим число Ч43 импульсов И43
ЧИК Ф20 при П24 = 1.
Ю
При П24 = 1 импульсы И24 и И43 вырабатываются следующим образом.
При П24 = по И25 запрещается прохождение И27 через элемент Зб, формирующий И36 = И25 ° И27, а триггеры 49 и 50 устанавливаются в "О". Состоянием "О" триггер 49 запрещает ра- 55 боту элемента 43 и разрешает работу элемента 42. В этой связи по первому
И36, следующему после окончания И25, элемент 42 формирует корректирующий импульс И42, после окончания которого триггер 49 устанавливается в "1", запрещает работу элемента 42 и разрешает работу элемента 43. Последний при единичном состоянии триггера 49 и нулевом состоянии триггера 50 по каждому И36 формирует И43, который через элемент 38 проходит в виде импульса
ИЗЗ на вычитающий вход счетчика 1.
После окончания каждого ИЗЗ = И42 И43 содержимое счетчика 1 уменьшается на
"1". Поэтому в процессе Формирования
ИЗЗ обязательно вырабатывается импульс Иl переполнения на вычитание счетчика 1, после окончания которого триггер 50 устанавливается в "1" и запрещает работу элемента 43.
Корректирующий импульс И42 является импульсом проверки на "О" содержимого счетчика 1, поскольку в этом случае по ИЗЗ = Й42 формируется Иl и ни одного И43 не вырабатывается, В процессе выполнения любой из.че" тырех операций (табл.2) импульсы И35 являются импульсами Двоично-десятичного числоимпульсного кода при П23 =
= О, совпадающими с импульсами двоич" ного число-импульсного кода D, а при
П23 = 1, отличающимися от, двоичного число"импульсного кода угла о „ при
П24 = 1 или угла <1 при П24 = 0 на количество импульсов.
Ч45 — Ч35 = en t (Ч45/8) — еи е. (Ч45/256).
В этой связи при П23 = 1 формиро" вание И35 производится с помощью запрещения сигналом П44 элемента 44 каждого восьмого импульса И45 эа исключением каждого 256 импульса И45, Это обусловлено тем, что при п = I0 вес младшего разряда двоичного кода Ы р
o
О,I . При Ы = 90 ЧИК оЕ и ЧИК(ah@A представляют собой последовательности импульсов с числами импульсов 1024 и
900 соответственно.
Поскольку 1024 — 900 = 124
1024/8 — 1024/256, то преобразоваA л ние ЧИК Ы в ЧИК!сС) д осуществляется согласно третьей формуле выражений (8), 1432782
По И35 триггер 68 функционирует как одноразрядный счетчик ч вырабаты вает сигнал П68.
По сигналам П21, П23, П24, П68 и коду Ф22 формирователь 6 вырабатывает в дополнительном двоичном коде
ОК1К2КЗК4П68 при П23 = 0;
000010 при П21=
=0 и П23 = 1; л
Ф6=Э=ЭОЭ132ЭЗЭ435=
lll110 при
П21 = 1 П23
Э
1, П24=0 (10) экнивалент одного импульса двоичнодесятичного число-импульсного кода, представляемого последовательностью
И35. 20
Следует заметить, что при П23 = l формирование И35 производится иэ импульсов И45 двоичного число-импульсного кода угла путем запрещения прохождения через элемент 47 сигналом 25
П44 при П24 = О каждого восьмого из
И45 за исключением каждого 256, а при П24 = 1 запрещением соответствующего одного из И45 из каждых восьми за исключением соответствующих 256, 30 поскольку содержимое счетчика 1 в первом случае изменяется от "0...0" л л до, а во втором случае — от оСд до "1...1".
По И35 и Ф6 = Э работу формирона35 теля 5 удобно описывать с использованием целочисленной арифметики.
На вход первого слагаемого сумматора 51 поступает код
А = ЭО ° (0110) V ЭО (1010)=
= ЭО.6 V ЭО 10, числа "6" или "10", а на входы первого слагаемого и вход переноса сумматора 52 поступают сигналы значащих разрядов кода Ф6, соответствующих ны- 45 ражениям
31323334 + 00035 при П23 = О; и»
3 = 1 = 0001 при П23=1, П21=0 при П24=1; (12)50 л
-1 = 1111 при П23=1, П21=1 и П24=0, определяющим вес каждого Й35 согласно формуле 55 (hot> = П23 (2 Э, J 0,05 кмУЯ23 х.
А-A
i i х 0,1 (-1) о (13) Перед поступлением кажцого Й35 элементы 56 — 58 вырабатывают сигналы
П56 = П57 П58;
П57 = ЭО ч П51, П58 = ЭО ч П52, (14) а сумматоры 51 и 52 и коммутатор 53 вырабатывают коды
Ф51 = 30 PI!5! (6+Ф52)ЧП51 (Ф52— 10)) v 30 f II52 Ф (10 +Ф52) ч П52х х 9);
Ф52 = ЭО (3 + Ф54 jj30 (П52 (Ф54 —3) Ч П52 (-1))
Ф53 = П56 Ф51 Ч П56 Ф52, (15) где П51 и П52 — сигналы переполнений сумматоров 51 и 52 соотнетственно;
Ф(10+Ф52) — код Ф51 при ЭО П52=1;
Ф54 — код, вырабатываемый регистром 54.
В процессе функционирования узлы
51-58 формирователя 5 образуют двоично-десятичный ренерсивный накапливающий сумматор, в регистр 54 которого по окончании каждого И35 заносится код Ф53 (третья формула выражений
15), а при переполнении этого сумматора н "+" (или "-") вырабатывается сигнал П57=0 (или П58=0). !
По И35 и сигналу П57=0 (или П58=0) элемент 59 (или 60) вырабатывает импульс И59 (или Й60 ) переполнения в
"+" (или "--") формиронателя 5. Каждый И59 (или И60) имеет вес 1 км при
П23=0 и .1 при П23=1 и после его окончания в регистр 54 заносится код л
Ф52 — 10 (или 91, а содержимое счетчика
2 увеличивается (или уменьшается ) на
ll I ll
Окончание каждой операции преобразования определяется при П24=0 окончанием подачи на преобразователь последовательности И26 двоичного ЧИК и л (П23. D Ч П23 y ), а при П24=1 окончанием формирования по следовательнос ти
Й43 двоичного ЧИК (П23 D V П23 ot ), отмечаемым формированием Й1, переключающим триггер 50 в "1". На этом выполнение операции преобразования заканчивается, а следующая операция на чинается с приходом очередного Й25.
После окончания операции преобра л л зовалния двоичного кода р или оСд или D с выходов счетчика 2 и формиро1432782 вателя 5 снимается четырехтетрадный б л двоично-десятичный код сс) или (6)A А, вес единицы четвертой тетрады которого равен 0,1 или 0,1 км.
Кроме того, после преобразования двоичного кода 11 выход пятого разряда л кода Фб=Э несет информацию о пятой тетраде "035035" двоично-десятичного кода (D), соответствующей 0,00 или 10
0,05 км.
Формула изобретения
I . Преобразователь двоичных кодов угла и дальности в двоично-десятичные коды, содержащий двоичный счетчик, двоично-десятичный счетчик, сумматор и блок управления, о т л и ч а ю— щ н и с я тем, что, с целью расшире- 20 ния класса решаемых задач за счетпреобразования в двоично-десятичный код двоичного параллельного или число-импульсного кода -дальности с переменным масштабом и двоичного число-импульс- 25 ного кода угла с постоянным масштабом в него введены формирователь тетрады,,:формирователь эквивалента, четыре эле.мента ИЛИ, пять элементов И и два эле мента НЕ, причем первые входы первого g0 и второго элементов И соединены с входами соответственно первого и второго старших разрядов двоичного параллельного кода преобразователя, входы остальных разрядов которого под" ключены к информационному входу двоич«35 ного счетчика, вход знака двоичного .число-импульсного кода угла преобра" зователя соединен с первым управляющим вхоДом формирователя эквивалента, 40 второй и третий управляющие входы которого соединены с .первым и вторым управляющими входами блока управления и с входами первого и второго разрядов кода операции преобразова-
4» теля соответственно, вход первого разряда кода операции подключен к . вторым входам первого и второго элеентов И, выходы которых соединены с ходами первого слагаемого сумматора, ход логического нуля преобразователя одключен к входу второго слагаемого сумматора, к входу первого и второго разрядов первой тетрады двоично-десятичного счетчика и к входам всех разрядов третьей тетрады двоично-десятичного счетчика, выход переполнения сумматора соединен с первыми входами первого и второго элементов ИЛИ, выход первого разряда сумматора соединен с первыми входами третьего и четвертого элементов И и соединен через первый элемент 11Е с первым входом пятого элемента И, выход второго разряда сумматора подключен к вторым входам третьего и пятого элементов И И через второй элемент НЕ соединен с вторым входом четвертого элемента И, вход третьего разряда первой тетрады и входы второго и третьего разрядов второй тетрады двоично"десятичного счетчика подключены к выходу первого элемента ИЛИ, выход второго элемента
ИЛИ подключен к входу четвертого разряда первой тетрады двоично-десятичного счетчика, входы первого и четвертого разрядов второй тетрады которого соединены соответственно с выходами третьего и четвертого элементов ИЛИ, выход третьего элемента И подключен к второму входу первого элемента ИЛИ и к первому входу четверто". го элемента ИЛИ, выход четвертого элемента И подключен к второму входу второго элемента ИЛИ и к первому вхо-. ду третьего элемента ИЛИ, выход пято-. го элемента И подключен к вторым входам третьего и четвертого элементов
ИЛИ, кодовый вход формирователя эквивалента подключен к входу двоичного кода эквивалента младшего разряда кода дальности преобразователя, вход установки преобразователя подключен к входам установки двоично-десятично".
ro счетчика, формирователя тетрады, формирователя эквивалента и входу запуска блока управления, первый и второй импульсные входы которого соединены соответственно с входом двоичного число-импульсного кода угла и г . 1l 1 дальности и с тактовым входом преобразователя, кодовый выход и выход им» пульса переполнения двоичного счетчика соединены соответственно с кодовым входом и входом установки блока уп- .. равления, кодовый выход формирователя эквивалента подключен к кодовому входу формирователя тетрады и является выходом дополнительного двоичного кода эквивалента веса одного ьмпульса двоично-десятичного число-импульсного кода, выход знакового разряда выхода формирователя эквивалента соединен с входом переноса сую атора, первый,, второй, третий и четвертый выходы блока управления соединены соответственно с входом установки в "0", входом
1432782
12 установки в начальное состояние, входом вычитания и входом суммирования двоичного счетчика, пятый выход блока управления соединен с входамидво5 ично-десятичных число-импульсных входов формирователей эквивалента и тетрады, выходы переполнения на суммирование и вычитание формирователя тетрады соединены соответственно с суммирующим и вычитающим входами двоично-десятичного счетчика, кодовые выходы двоично-десятичного счетчика и формирователь тетрады и выход младшего разряда выхода формирователя эк- 15 вивалента являются информационными выходами преобразователя, выходом им" пульса конца преобразования которого является импульс переполнения на вы-. читание двоичного счетчика. 20
2. Преобразователь по и. 1, о т— л и ч а ю шийся тем, что блок управления содержит три элемента И, элемент ИЛИ-НЕ, элемент НЕ, элемент
ИЛИ- семь элементов И-НЕ и два тригге 25 ра, входы установки в "О" которых со. единены с первыми входами элемента
ИЛИ-НЕ, элемента ИЛИ и первого эле-. мента И и входом залуска блока управ" ления, входы двух младших разрядов кодового входа которого соединены соответственно с первым и вторым вхо" дами второго элемента И, выход которого соединен с первым входом первого элемента И-НЕ, остальные входы которого соединены с входами старших
35 разрядов кодового входа блока управления, инверсный и прямой выходы первого триггера соединены с первыми входами соответственно второго и 40 третьего элементов И-НЕ, первый управляющий вход блока управления подключен к первому входу четвертого элемента -HE, входы с второго по четвертый которого соединены соответственно с выходом первого элемента
И-НЕ, с входом младшего иэ группы старших разрядов кодового входа блока управления и с выходом второго элемента И, выход первого элемента И подключен к вторым входам второго и
50 третьего элементов И-НЕ, выход второго элемента И-НЕ соединен с тактовым, входом первого триггера и с первым входом третьего элемента И, инверсный выход второго триггера подключен к третьему входу третьего элемента И-
НЕ, выход которого соединен с вторым входом третьего элемента И и с первым входом пятого элемента И-НЕ, второй вход которого подключен к выходу шестого элемента И-HE выход пятого элемента И-НЕ подключен к первому входу седьмого элемента И-НЕ, второй вход которого соединен с выходом четвертого элемента И-НЕ, вход логической единицы блока управления соединен с D-входами триггеров, входы установки в "1" которых соединены с.вторым входом элемента ИЛИ-НЕ, входом элемента НЕ и вторым управляющим входом блока управления, первый импульсный вход которого соединен с первым входом шестого элемента И-НЕ, выход элемента НЕ подключен к вторым входам элемента ИЛИ и шестого элемента И-НЕ, второй вход первого элемента И и тактовый вход второго триггера соединены соответственно с вторым импульсным входом и входом установки блока управления, выходы с первого по пятый блока управления соединены с выходамн соответственно элемента ИЛИ-НЕ, элемента ИЛИ, третьего элемента И, шестого элемента И-HE и седьмого элемента -HE.
3, Преобразователь по и. 1, о тл и ч а ю шийся тем, чтo,éoðìèрователь тетрады содержит.два сумматора, коммутатор, регистр, элемент
НЕ, элемент И, элемент И-НЕ и три элемента ИЛИ, причем первый вход первого элемента ИЛИ соединен с первым входом элемента И-. НЕ, выходом элемента HE и входом второго разряда первого слагаемого первого сумматора, выход переполнения которого соединен с вторым входом элемента И-НЕ, вход зна-, кового разряда кодового входа формирователя тетрады подключен к входу элемента НЕ и входу первого старшего разряда первого слагаемого первого сумматора, входы третьего и четвертого разрядов первого слагаемого которого соединены с входами соответственно логической единицы и нуля форми- . рователя тетрады, вход логического нуля которого соединен с входом переноса первого сумматора, кодовый выход которого соединен с первым кодовым входом коммутатора, второй кодовый вход которого соединен с кодовым входом второго слагаемого первого сумматора и кодовым выходом второго сумматора, выход переполнения которого . соединен с вторым входом первого эле- мента ИЛИ, входы значащих разрядов
1432782
1З
Явоично-десятичный код, град.
Код ФЗ десятки
1! сотни
Iр 2р Зр 4р !ð 2р
Зр 4р
П28 П29 ПЗО "О" "О" П7 ПО П9 П7 П7 II10
0 О О 0 0 О 0 О О О О
О О 1 О О О О 1 - 0 О 1
О 1 О О О О 1 1 О О О
О 1 I О О 1 0 0 1 i 1
1 О О 0 0 1 1 О 1 1 О кодового входа формирователя тетрады подключены K входам соответствующих разрядов первого слагаемого и входу переноса второго сумматора, кодовый
5 вход второго слагаемого которого подключен к кодовому выходу регистра, являющемуся кодовым выходом формирователя тетрады, суммирующим и вычитаю1 выходами переполнения которого 10 вляются выходы соответственно второго и третьего элементов ИЛИ, вход установки в "0" регистра подключен к установочному входу формирователя тетрады, вход двоично-десятичного число- 15 мпульсного кода которого подключен
К тактовому входу регистра и первым ! ходом второго и третьего элемента
И, кодовый рыход коммутатора подключен к кодовому входу регистра, вы- 20 ход элемента И-HE соединен с вторым входом второго элемента ИЛИ и первым !ходом элемента И, выход которого подКлючен к управляющему входу коммутатоа, второй вход элемента И соединен с выходом первого элемента ИЛИ и вторым входом третьего элемента ИЛИ. !
1 !
4, Преобразователь по п. 1, о тл и ч а ю шийся тем, что формирователь эквивалента содержит пять элементов И, два элемента НЕ, триггер и четыре элемента ИЛИ, причем вход знака двоичного число-импульсного кода угла формирователя эквивалента соеди-! 35 ен с первым входом первого элемента
И, второй вход которого соединен с выходом первого элемента 11Е, вход которого соединен с входом второго разряда кода операции формирователя, вход первого разряда кода операции которого соединен с третьим входом первого элемента И, выход которого соединен с первыми входами с первого nd третий элементов ИЛИ, вторые входы которых соединены с выходами соответственно с второго по четвертый элементов И, первые входы которых соединены с первым входом пятого элемента
И и выходом второго элемента НЕ, вход которого соединен с входом первого разряда кода операции формирователя и первым входом четвертого элемента
ИЛИ, входы соответствующих разрядов двоичного эквивалента младшего разряда двоичного кода дальности соединены соответственно с вторым входом второго элемента И, вторым входом третьего элемента Q, вторым входом четвертого элемента И и вторым входом пятого элемента И, третий вход пятого элемента И соединен с прямым выходом триггера, тактовый вход которого соединен с двоично десятичным числоимпульсным входом формирователя, установочный вход которого соединен с входом установки в "0" триггера, кодовым;выходом формирователя поразрядно являются соответственно выходы первого элемента И, первого элемента
ИЛИ, второго элемента ИЛИ, третьего элемента ИЛИ, четвертого элемента ИЛИ и пятого элемента И, Таблица 1
«б»
1432782
16
Таблица 2
Начальное состояние счетчика счетчика 2 и формирователя 5
П23 П24
О О 0...0
0 1 Ф20=Р
0...0
О...О
1 О 0...0
1 Ф20= ю „ .Код операции (360 П28+180 П29+90 " ПЗО) (180 П29+90 ПЗО), д
Выполняемая операция (Ф22=К, ЧИК D=H26) —" (0) (Ф22=К, Э) (Э)д д,kо,а, э ЧИКЧ=И263 -(),,„
Г -, с,,<.,) ()дд
1432782
1432782
Составитель А.Зорин
Редактор N.Áëàíàð Техред H.Bepec Корректор В. Романенко
Заказ 5464/55 Тираж 929 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений н открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие,. г. Ужгород, ул. Проектная, 4