Сигнатурный анализатор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных узлов. Целью изобретения является повышение достоверности контроля за счет однозначной идентификации константных состояний информационного входа. Сигнатурный анализатор содержит шифратор 1, два формирователя 2 и 3 сигнатур, дешифратор 4, три триггера 5-7, мажоритарный элемент 8, блок 9 индикации, формирователь 10 временных сигналов. С целью обнаружения константных неисправностей шифратор кодирует каждый входной сигнал (0,1 или z) в два бита таким образом, чтобы один из битов или оба сразу были логическими нулями . Кроме того, цепь/ состоящая из дешифратора, трех триггеров и мажоритарного элемента, фиксирует изменение состояния информационного входа анализатора. За счет этого обеспечивается однозначная идентификация константных неисправностей контролируемых узлов. 1 ил. с S (Л с: 4; САЭ 4 00 ч

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

sg 4 G 06 F 11 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A BT0PCH0MY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4222102/24-24 (22) 06.04.87 (46) 30.10.88. Бюл. № 40 (71) Одесский политехнический институт (72) В. Н. Калашников, В. И, Капинос и В. A. Трихманенко. (53) 681.3 (088.8) (56) Авторское свидетельство СССР № 1171796, кл. G 06 F 11/00, 1984.

Авторское свидетельство СССР № 1108452, кл. G 06 F !1/16, 1982. (54) СИГНАТУРНЫЙ АНАЛИЗАТОР (57) Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных узлов.

Целью изобретения является повышение достоверности контроля за счет одцознач..Я0„„1434437,А 1 ной идентификации константных состояний информационного входа. Сигнатурный анализатор содержит шифратор 1, два формирователя 2 и 3 сигнатур, дешифратор 4, три триггера 5 — 7, мажоритарный элемент 8, блок =: индикации, формирователь 10 временных сигналов. С целью обнаружения константных неисправностей шифратор кодирует каждый входной сигнал (0,1 или z) в два бита таким образом, чтобы один из битов или оба сразу были логическими нулями. Кроме того, цепь, состоящая из дешифратора, трех триггеров и мажоритарного элемента, фиксирует изменение состояния информационного входа анализатора.

За счет этого обеспечивается однозначная идентификация константных неисправностей контролируемых узлов. ил.

1434437

Для идентификации наличия импульсов на информационном входе 11 введены дешифратор 4, триггеры 5 — 7 и мажоритарный элемент 8. Очередная пара бит, соответствующая состоянию информационного входа, поданная на дешифратор 4, вызывает появление «1» на одном из выходов дешифратора 4, что в свою очередь вызывает установку одного из триггеров в единичное состояние по приходу очередного синхроимпульса.

При изменения состояния информационного входа следующая пара бит, поданная на дешифратор 4, вызывает появление «1» на

55

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных объектов.

Целью изобретения является повышение достоверности контроля за счет однозначной идентификации константных состояний информационного входа.

На чертеже приведена структурная схема предлагаемого сигнатурного анализатора.

Сигнатурный анализатор содержит шифратор 1, первый формирватель 2 сигнатур, второй формирвоатель 3 сигнатур, дешифратор 4, первый триггер 5, второй триггер 6, третий триггер 7, мажоритарный элемент 8, блок 9 индикации, формирователь 10 временных сигналов, информационный вход 11, управляющий вход 12, синхровход 13 анализатора, управляемый синхровход 14 анализатора, выход 15 первого бита и выход 16 второго бита шифратора 1.

Сигнатурный анализатор работает следующим образом.

Контролируемый двоичный вектор подается в виде очередного бита через вход

11 на шифратор 1. Внешние сигналы старт-стоп на управляющем входе 12 формируют с помощью формирователя 10 временных сигналов соответствующее измерительное окно (интервал измерения), синхроимпульсы, поступающие на вход 13, запоняют измерительное окно и подаются на управляемый синхронизирующий вход 14 сигнатурного анализатора. В зависимости от состояния входного бита шифратор перекодирует каждый бит выхода контролируемого элемента в два бита таким образом, чтобы один из битов или оба сразу были логическими нулями. В такт с синхросигналом на входе 14, соединенном с синхровходами формирователей 2 и 3, закодированная информация поступает на информационный вход первого формирователя 2 сигнатур, соединенный с выходом

15 первого бита шифратора, и информационный вход второго формирователя 3 сигнатур, соединенный с выходом 16 второго бита шифратора. Выходы формирователей 2 и 3 подаются на блок 9 для индикации соответствующих сигнатур по окончании интервала измерения.

45 другом выходе дешифратора 4, что в свою очередь вызывает установку следующего триггера. На выходе мажоритарного элемента 8 «1» появляется, когда на его двух входах и более имеются «1», т. е. когда установлено более одного триггера, что соответствует наличию изменений состояния информационного входа. Выход мажоритарного элемента 8 подключен к блоку 9 индикации.

В случае подачи на вход 11 анализатора логической константы («1 »; «0») или благодаря кодированию информации, таким образом, чтобы один из битов или оба сразу были логическими нулями в первом формирователе 2 сигнатур, или во втором формирователе 3 сигнатур, или в обоих формирователях одновременно будет сформирована нулевая сигнатура, которая индицируется в блоке 9 индикации. Закодируем, например, каждый бит выхода контролируемого элемента в два бита таким образом: логический «О» — 01 логическая «1» — 10

z — 00 где z — третье состояние сигнала диагностической информации.

Обозначим сигнатуру, формируемую в формирователе 2, через Ri (х), а в формирвателе 3, -- Я (x). Тогда Ri(x) =

=0 и R (x) =x (х — любое шестнадцатиричное число) соответствует наличию «О» на входе 11; Ri(x) =x и Rz(x)=0 — «1» на входе l! и К (х) =0 и Rz(x) =0 — третье состояние сигнала диагностической информации на входе 11 анализатора независимо от длины измерительного окна (любое количество нулей, деленное на порождающий полипом, есть О) . Однако существуют ненулевые последовательности, полиномы которых делятся без остатка на порождающий полином R (х) . Однозначность идентификации таких последовательностей обеспечивается цепью, состоящей из дешифратора 4, триггеров 5 — 7 и мажоритарноro элемента 8, «зажигающего» дополнительно, сегмент в блоке 9 индикации при наличии импульсов на информационном входе ll анализатора.

Таким образом, предлагаемый сигнатурный анализатор позволяет однозначно идентифицировать уровни логических сигналов («О»; «1» и z), независимо от длины окна измерения, что повышает его достоверность контроля.

Формула изобретения

Сигнатурный анализатор, содержащий шифратор, два формирователя сигнатур, формирователь временных сигналов и блок индикации, первая и вторая группы информационных входов которого соединены

3 с группами выходов первого и второго формирователей сигнатур соответственно, входы старт-стоп и синхровход анализатора подключены к соответствующим входам формирователя временных сигналов, выход которого подклю1ен к синхровходам первого и второго формирователей сигнатур, информационные входы которых соединены соответственно с первым и вторым выходами шифратора, вход которого является информационным входом анализатора, отличающийся тем, что, с целью повышения достоверности, контроля за счет однозначной идентификации константных состояний ин434437

4 формационного входа, анализатор содержит дешифратор, три триггера и мажоритарный элемент, выход которого подключен к третьему информационному входу блока индикации, а первый, второй и третий входы — к выходам соответствующих триггеров, синхровходы которых объединены и подключены к выходу формирователя временных сигналов, первый и второй входы дешифратора подключены к соответствующим выходам шифратора, первый, второй и третий выходы дешифратора соединены с информационными входами соответствующих триггеров.

Составитель С. Старчихин

Редактор Т. Парфенова Техред И. Верес Корректор A. Обрзчар

Заказ 5556/51 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4