Устройство для приема последовательности двоичных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи . Цель изобретения - повьшение точности приема последовательности двоичных сигналов при искаженных по длительности входных сигналах. Устрво содержит расщепитель 1 входного сигнала на единичные и нулевые символы , опорный г-р 2, эл-т ИЛИ 5 и два канала 3 и 4 обработки входного сигнала, состоящие из дешифраторов 6 и 14, делителей 7 и 15 частоты, RS- триггеров 8 и 16, эл-тов ИЛИ 9, t2, 13 и 17, 20, 21, эл-тов И 10 и 18 и формирователей 11 и 19 импульсов. Цель достигается за счет устранения ложного выделения двоичных символов при поступлении на вход устр-ва укороченных (положительной полярности) или удлиненных (отрицательной полярности ) биполярных импульсов, представляющих собой несколько подряд следующих символов (трех) 1 и О, су:-1марное укорочение и удлинение которых не превышает заданных значений. 3 ил. (Л с « ел О1 СП Фиг.1

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК дц g Н 04 L 1/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К A BTOPCHOINV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И 0THPblTHA (2 i ) 4190402/24-09 (22) 03.02.87 (46) 30.10.88. Бюл. М 40 (72) Н.И.Гриненко (53) 621.394.662.2(088.8) (56) Авторское свидетельство СССР

У 319096, кл. Н 04 1 7/02, 1970.

Авторское свидетельство СССР

У 261449, кл. Н 04 L 7/00, 1967. (54) УСТРОЙСТВО ДЛЯ ПРИЕМА ПОСЛЕДОВАТЕЛЬНОСТИ ДВОИЧНЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи. Цель изобретения — повышение точности приема последовательности двоичных сигналов при искаженных по длительногти входных сигналах. Устрво содержит расщепитель 1 входного сигнала на единичные и нулевые сим„„SU„„1434555 A1 волы, опорный г-р 2, эл-т ИЛИ 5 и два канала 3 и 4 обработки входного сигнала, состоящие иэ дешифраторов 6 и 14, делителей 7 и 15 частоты, RSтриггеров 8 и 16, эл-тов ИЛИ 9, 12, 13 и 17, 20, 21, эл-тов И 10 и 13 и формирователей 11 и 19 импульсов.

Цель достигается эа счет устранения ложного выделения двоичных символов при поступлении на вход устр-ва укороченных (положительной полярности) или удлиненных (отрицательной полярности) биполярных импульсов, представляющих собой несколько подряд следующих символов (трех) "1" и "0", суммарное укорочение и удлинение которых не превышает заданных значений

3 ил.

1434555 второй вход элемента И 10 подаются импульсы опорной частоты (фиг.2б), вырабатываемое опорным генератором 2, При этом на выходе элемента И 10 формируется пакет импульсов (фиг.2в)

11 tt пакет единиц, который поступает на тактовый вход делителя 7 и на первый и второй дополнительные элементы ИЛИ

20 и 21 второго канала 4. При этом первым импульсом пакета "единиц" RS-. триггер 16 и делитель 15 сбрасывают-, ся в нулевое состояние °

Если на вход расщепителя 1 поступает импульс отрицательной полярности, что соответствует принимаемому символу "0", то сигнал "1" будет сниматься со второго выхода расщепителя 1 и подаваться на элемент И 18, на который также поступают импульсы опорной частоты, На выходе элемента

И 18 получается пакет .импульсов (фиг.2в) — пакет "нулей", ксторый поступает на тактовый вход делителя 15 и на второй и дополнительный элементы ИЛИ,12 и 13 первого канала 3. При этом первым импульсом пакета "нулей"

RS-триггер 8 и делитель 7 сбрасываются в нулевое состояние.

При поступлении на вход делителя 7 и импульсов опорной частоты из пакета "единиц" (фиг.2в) на первом выходе дешифратора 6 появляется сигнал

"1", который поступает на S-вход RSтриггера 8 и перебрасывает его в единичное состояние (фиг.2г). При этом с прямого выхода RS-триггера 8 поступает сигнал высокого уровня на вход формирователя.

Второй канал 4 работает аналогич" но первому каналу 3 при поступлении на вход расщепителя 1 импульса отрицательной полярности. А именно, при подсчете делителем 15 п1 импульсов из пакета "нулей" (фиг.2в) на первом,выходе дешифратора 14 появляется сигнал, который перебрасывает RS-триггер 16 в единичное состояние (фиг.2и)

При этом с прямого выхода RS-триггера

16 на вход формирователя 19 поступает сигнал высокого уровня.

Количество импульсов и„, содержащихся в пакетах единиц" или пакетах

" нулей" и отсчитываемых делителями 7 или 15, при котором на пефвых выходах дешифраторов 6 или 14 появляется сигнал "1", определяется числом импульсов п опорной частоты (фиг.2в, з), которые укладываются на интерваИзобретение относится к электросвязи и может быть использовано в системах передачи дискретной информации для приема последовательности двоичных сигналов, не разделенных паузой.

Целью изобретения является повышение точности приема последовательности двоичных сигналов при искаженных 10 по длительности входных сигналах., На фиг. 1 представлена структурная электрическая схема предлагаемого устройства для приема последовательности двоичных сигналов; на фиг. 2 15 и 3 временные диаграммы сигналов, по" ясняющие работу устройства для приема последовательности двоичных сигналов.

Усгройство для приема последова- 20 тельности двоичных сигналов содержит расщепитель 1 входного сигнала на единичные и нулевые символы, опорный генератор 2, первый и второй каналы 3 и 4 обработки входного сигнала, эле- 25 мент ИЛИ 5 °

Первый канал 3 обработки входного сигнала содержит дешифратор 6, делитель 7 частоты, RS-триггер 8, первый элемент ИЛИ 9, элемент И 10, фор- 30 мирователь 11 импульсов, второй и дополнительный элементы ИЛИ 12 и 13.

Второй канал 4 обработки входного сигнала содержит дешифратор 14, делитель 15 частоты, RS-триггер 16, первый элемент ИЛИ 17 элемент И 18, формирователь 19 импульсов, второй и дополнительный элементы ИЛИ 20 и 21.

Устройство для приема последовательности двоичных сигналов работает 40 следующим образом.

На вход фасщепителя 1 поступают биполярные, не разделенные паузой, двоичные сигналы (фиг.2а), которые разделяются в нем по полярности. Сни- 45 маемые с расщепителя 1 сигналы обрабатываются в первом канале 3 (канале "единиц") и во втором канале 4 (канале "нулей"), которые работают поочередно в зависимости от полярности поступающих на вход расщепителя

50 биполярных импульсов. При поступлсчии входного импульса положительной полярности, соответствующего символу

"1" принимаемого сигнала, с выхода единичных символов расщепителя 1 будет подаваться на элемент И 10 сигнал "1", длительность которого райна длительности входного импульса. На

1434555 ле времени t например, равном t

=(0,5-0,8) t, где tо — номинальная длительность входных импульсов. Величина интервала времени с = -ЛС выt бирается, исходя из величины максимально возможного укорочения по времени Д входных импульсов (фиг.2а).

Сигнал "1" на вторых выходах дешифраторов 6 или 14 появляется при поступлении на тактовые входы делителей

30

7 или 15 числа импульсов по опорной частоты (фиг.2в,з), укладывающихся на интервале времени t . Данный сигнал со вторых выходов дешифраторов 6 или 14 подается соответственно через элементы ИЛИ 9 и 17 на выходы первого канала 3 (фиг.2д) и второго канала 4 (фиг.2к) в качестве принятых символов "1" и "0" соответственно, а через дополнительные элементы

ИЛИ 13 и 21 — íà R-входы RS-триггеров 8 или 16, переводя их в нулевое состояние. RS-триггер 8 переводится также из единичного состояния в нулевое (фиг.2г) при каждой смене полярности (с положительной на отрицательную) входного сигнала первым строб-импульсом из пакета "нулей" (фиг.2з), подаваемого с выхода элемента И 18 через элемент ИЛИ 13 в момент приема импульса отрицательной полярности. Этим же строб-импульсом через второй элемент ИЛИ 12 делитель

7 сбрасывается в нулевое состояние.

Аналогичным образом RS-триггер 16 также переводится из единичного в нуI левое состояние при кал цой смене полярности (с отрицательной на положительную) входного сигнала первым строб-импульсом из пакета "единиц", подаваемого с выхода элемента И 10 через второй дополнительный элемент

ИЛИ 21 в момент приема входного импульса положительной полярности. Этим же строб-импульсом через второй элемент ИЛИ 20 делитель 15 сбрасывается в нулевое состояние.

При переходе RS-триггеров 8 или 16 из единичного в нулевое состояние на выходе формирователей 11 или 19 появляется сигнал "1" (фиг.2е,л), который через первые элементы ИЛИ 9 или

17 соответственно поступает на выхо,ды первого и второго каналов 3 и 4.

Таким образом, импульсы, появляющиеся на выходах первых элементов ИЛИ 9 и 17 (фиг.2ж,м), являютгя принимаемыми двоичными символами:"1" и "0" соответственно, которые на выходе элемента ИЛИ 5 образуют тактовые импульсы (фиг.2н). При этом каждым импульсом тактовой частоты через вторые элементы ИЛИ 12 и 20 делители 7 и t5 сбрасываются в нулевое состояние.

Если длительности поступающих на вход расщепителя 1 импульсов (фиг.2a) равны номинальному значению tz, то работа первого и второго каналов 3 и 4 происходит в соответствии с изложенным. При этом импульсы с выходов первых элементов ИЛИ 9 и 17, соответствующие принятым символам "1" и "0" (фиг.2ж,м), поступают на элемент ИЛИ 5, на выходе которого формируются тактовые импульсы (фиг.2н), являющиеся одновременно и импульсами сброса делителей 7 и 15 в нулевое состояние.

Если на вход расщепителя 1 поступает укороченный по времени входной импульс, например, положительной полярности (фиг.2а), длительность которого t< . t, то в пакете "единиц (фиг 2n), поступающем на делитель 7, будет недоставать до числа п нескольких импульсов и поэтому на втором выходе дешифратора 6,и на выходе первого элемента ИЛИ 9 сигнал "1" появиться не может (фиг.2ц). Однако пропуска символа "1" в этом случае не произойдет по следующей причине °

При подсчете делителем 7 частоты числа п импульсов в укороченном пакете

"единиц" (фиг.2в) на первом выходе дешифратора 6 появляется сигнал, который перебрасывая RS-триггер 8 в единичное состояние (фиг.2г), а так как при приеме следующего импульса (отрицательной полярности) происходит смена полярности входного сигнала с "+" на "-", то первым строб-импульсом с выхода элемента И 18 (фиг.2з) RS-триггер 8 переходит в нулевое состояние. При этом с выхода формирователя 11 (фиг.2е) через эле1Ф н мент ИЛИ 9 вьщеляется символ 1 и тактовый импульс (фиг.2ж,н), а делители 7 и 15 сбрасываются в нулевое состояние.

Аналогичным образом происходит выделение символа "0" и тактового импульса (фиг. 2л,м,н) во втором канале 4 при поступлении на вход расщепителя 1 укороченного по времени импульса отрицательной полярности (фиг.2а,з) длительностью t1,7, t и

5 14345 пропуска символа "0" и тактового импульса не происходит (фиг.2м,н).

При постуилении на вход расщепителя 1 удлиненных во времени биполярных импульсов длительностью ta 4 to+

+3t в пакетах "единиц" и "нулей" появляются избыточные импульсы опорной частоты (фиг. 2а„в,з). Однако ложного выделения двоичных символов 10

1" и "0" в этом случае не произойдет. Действительно, при подсчете

1 делителями 7 или 15 числа и импульсов в удлиненных пакетах "единиц" ! или "нулей" импульсом с первого выхода дешифратора 6 или 14 соответственно RS-триггеры 8 или 16 перебрасываются в единичное состояние (фиг.2г,и). При поступлении на входы делителей 7 или 15 и импульсов опорной частоты из удлиненных пакетов "единиц" или "нулей" (фиг.2в,з) на втором выходе дешифраторов 6 или

14 появляется сигнал "1" (фиг.2д,к), который через первые элементы ИЛИ 9 или 17 выдается соответственно на выходы единичных или нулевых символов (фиг.2ж,м), а через элемент ИЛИ 5— на тактовый выход устройства для приема последовательности двоичных сигналов (фиг.2н) и на сброс делителей 7 и 15. Поэтому избыточные импульсы в удлиненных пакетах "единиц" и "нулей" (фиг,2в,з) подсчитываются делителя-! ми 7 или 15, начиная с исходного их состояния, и не накапливаются при приеме следующего импульса такой же полярности. А в связи с тем, что число избыточных импульсов в удлиненных пакетах "единиц" или "нулей" меньше числа и< (при условии, что максималь. но возможное удлинение входных импульсов dt s не превышает величины t . т.е. Dt (t ), то при.подсчете делителями 7 или 15 этих избыточных импульсов на первых выходах дешифраторов 6 45 или 14 сигнал "1" не появляется. Сле" довательно, RS-триггеры 8 или 16 в единичное состояние не перейдут и при смене полярности входного сигнала с ,прямого выхода КЯ-триггера 8 или 16 сигнал на вход формирователей 11 или 19 подаваться не будет (фиг.2е, ж,л,м,н). Поэтому ложного выделения двоичных символов не произойдет.

На фиг.3 представлены временные 55 диаграммы сигналов, поясняющие работу устройства для приема последовательности двоичных сигналов, когда

55 на его вход поступают укороченные (например, положительной полярности) или удлиненные (например, отрипательной полярности) входные биполярные импульсы, представляющие собой несколько подряд следующих символов (например, трех) "1" и "0", суммарное укорочение и удлинение которых не превышает соответственно значений

Й, и g t .Âðåèåííûå диаграммы сигналов на фиг. 3 а-н имеют то же смысловое значение, что и соответствующие временнные диаграммы сигналов на фиг. 2 а-н.

Формула изобретения

Устройство для приема последовательности двоичных сигналов, содержащее последовательно соединенные расщепитель входного сигнала на единичные и нулевые символы, первый канал обработки входного сигнала и элемент

ИЛИ, последовательно соединенные опорный генератор и второй канал обработки входного сигнала, выход которого подсоединен к второму входу элемента ИЛИ, второй выход расщепителя входного сигнала на единичные и нулевые символы подсоединен к информационному входу второго канала обработки входного сигнала, а выход опорного генератора поцсоединен к тактовому входу первого канала обработки вход- ного сигнала, причем вход расщепителя входного сигнала на единичные и нулевые символы, выходы первого и второго каналов обработки входного сигнала и выход элемента ИЛИ являются соответственно входом, выходом единичных символов, выходом нулевых символов и тактовым выходом устройства, а первый и второй каналы обработки входного сигнала содержат последовательно соединенные элемент И и делитель частоты, последовательно соединенные формирователь импульсов и первый элемент

ИЛИ, а также второй элемент ИЛИ и RSтриггер, при этом первый и второй входы и выход элемента И являются соответственно информационным и тактовым входами и выходом управляющего сигнала первого и второго каналов обработки входного сигнала, о т г. ич а ю щ е е с я тем, что, с целью повышения точности приема последовательности двоичных сигналов при иска. женных по длительности входных сиг1434555 ю)

3)

r)

eJ ж) 4 к) ф ю)

Н) t

t

t налах, в первый и второй каналы обработки входного сигнала введены по. следовательно соединенные дешифратор, и дополнительный элемент ИЛИ, при этом выход элемента ИЛИ подсоединен к первым управляющим входам первого и второго каналов обработки входного сигнала, выходы управляющего сигнала первого и второго каналов обработки входного сигнала подсоединены к вторым управляющим входам соответственно второго и первого каналов обработки входного сигнала, в первом и втором каналах обработки входного сигнала второй вход дополнительного элемента ИЛИ подключен к первому входу второго элемента ИЛИ, выход которого подсоединен к установочному входу делителя частоты, выходы разрядов делителя частоты подсоединены к соответствующим входам дешнфратора, второй выход которого череэ RS-триггер подсоединен к входу формировате" ля импульсов, второй вход первого элемента ИЛИ подключен к первому выходу дешифратора, а выход дополнительного элемента ИЛИ подсоединен к

R-входу RS-триггера, причем вторые входы первого элемента ИЛИ и дополнительного элемента ИЛИ являются соответственно первым и вторым управляющими входами первого и второго каналов обработки входного сигнала.

1434555 ф

e)

% ) %

5,р Pfy ffo

Составитель В.Орлов

Редактор Т.Парфенова Техред N.Дидык Корректор 3,Лончакова

Заказ 5565/57

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

it)

e) ж) u) к)

If)

e) и/Тираж 660 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5