Устройство импульсного питания для блока постоянной памяти
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной техинке и может быть использовано в информационно-измерительных системах. Цель изобретения - снижение потребляемой устройством мощности от источника постоянного гоггания при сохранении достоверности перезаписи информации из блока постояиной памяти в блок оперативной памяти. Устройство содержит ограничитель 1 тока, конденсатор 2, стабилизатор 3 напряжения, ключ 4 с гистерезисом. Устройство работает совместно с блоками постоянной 5 и оперативной 6 памяти под управлением процессора. 4 ил. (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
mCnVБЛИК
151> 4 G 11 С 7/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
И A ВТОРСНОМУ СВИДЕТЕЛВСТВУ! 3 в 1 .;; .
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 390459! /24-24 (22) 24.05.85 (46) 15.11.88. Бюп. 11- 42 (71) Институт космических исследований АН СССР (БИ) и Физический институт АН ЧССР (CS) (72) Станислав Слабы, Ярослав Томек, Онтонин Седлачек (CS), В.Ф.Бабкин и M.ß.Íàòåíýîí (БП) (53) 681.327.66 (088.8) (56) Авторское свидетельство СССР
11!! 690541, кл. G 06 F 5/04, 1977.
Авторское свидетельство СССР
Ф 777342, кл. F 21 g 3/02, 1978.
„.Я0„„143?912 А I (54) УСТРОЙСТHO И1ПРЛЬП10РО ПИТАНИЯ дпя Блокл постоянной ПАмяти (57) Изобретение относится к вычисли тельной технике и может быть исполь- зовано в информационно-измерительных системах, Цель изобретения — снижение потребляемой устройством мощности ст источника постоянного питания при сохранении достоверности перезаписи информации из блока постоянной памяти в блок оперативной памяти.
Устройство содержит ограничитель 1 тока, конденсатор 2, стабилизатор 3 напряжения, ключ 4 с гистерезисом.
Устройство работает совместно с блоками постоянной 5 и оперативной 6 паС> мяти под управлением процессора. 4 ил.
14379!2
Изобретение относится к вычислительной технике и может быть использовано в информационно-вычислительных системах для перезаписи информации иэ блока постоянной памяти в блок опе. ративной памяти.
Цель изобретения — снижение потребляемой устройством мощности от источника постоянного питания при сохранении достоверности перезаписи информации из блока постоянной памяти в блок оперативной памяти.
На фиг.1 изображена структурная схема устройства импульсного питания для блока постоянной памяти; на фиг.2 — электрическая схема ключа с гистерезисом, на фиг.3 — электрическая схема стабилизатора напряжения; на фнг.4 — характеристика ключа 2!! с гистереэисом.
Устройство импульсного питания для блока постоянной памяти (см.фиг.1) содержит ограничитель тока, накопительный элемент, выполненный в ви- 25 де конденсатора 2, стабилизатор 3 напряжения, ключ 4 с гистереэисом.
Устройство подключается к блокам постоянной 5 и оперативной 6 памяти.
Вход ограничителя 1 тока подключен 3О к выходу источника постоянного питаний (на фиг.1 не показан), на выходе которого имеется напряжение Н„„
Ключ 4 с гистереэисом (см.фиг.2) содержит операционный усилитель 7, элементы ИЛИ 8-10 с отрицанием, операционный усилитель 11, конденсатор
12 и резисторы 13-22.
Стабилизатор 3 напряжения (см. фиг.3) содержит эмиттерные повторите 40 ли на транзисторах 23 и 24, диоды
25 и 26, конденсатор 27 и резисторы
28 и 29.
На фиг.1-3 приняты следующие обозначения для сигналов: U< — напряже45 ние на конденсаторе 2;ИМОУ вЂ” сигнал о готовности питания для блока 5;
CKR — сигнал запроса от процессора (на фиг.1-3 не показан) о работе с блоком 5; ON/OFF - сигнал управления стабилизатором 3 напряжения; + URON—
«50 ,напряжение питания дпя блока 5.
Устройство работает следующим образом.
Напряжение с источника постоянного питания подается через ограничитель
1 тока на разряженный конденсатор 2.
Цепь между блоками 3 и 5 при этом разомкнута, т. е. ключ 4, управляющий замыканием цепи между блоками 3 и 5, разомкнут. В результате происходит заряд конденсатора 2 до напряжения
13„ „,(см.фиг.4), при котором срабатывает ключ 4, замыкающий цепь между блоками 3 и 5. Тем самым подается питание на блок 5 от конденсатора 2 через стабилизатор 3 напряжения. В это время осуществляется перезапись информации из блока 5 через процессор в блок 6 °
В результате разряда конденсатора
2 напряжение на ключе 4 падает до величины J„ „, ключ 4 размыкается и
Мин процесс перезаписи прерывается до заряда конденсатора 2 до величины
1!макс ° .
Величины Н „, и П„„„ подбираются таким образом, чтобы стабилизатор 3 мог обеспечить на своем выходе уровень напряжения, отвечающий условиям работы микросхем, входящих в блок 5.
Формул а из обр ет ения
Устройство импульсного питания для блока постоянной памяти, содержащее накопительный элемент, выполненный в виде конденсатора, источник постоянного питания, о т л и ч а ющ е е с я тем, что, с целью снижения потребляемой устройством мощности от источника постоянного литания при сохранении достоверности перезаписи информации из блока постоянной памяти в блок оперативной памяти, в него введены ограничитель тока, стабилизатор напряжения и ключ с гистерезисом, причем вход ограничителя тока соединен с выходом источииника постоянного питания, выход ограничителя тока подключен к входам питания стабилизатора и клича с гистерезисом и к одному нз выводов конденсатора, другой вывод которого подключен к инне нулевого потенциала устройства, управляющий вход стабилизатора напряжения соединен с первым выходом ключа с гистерезисом, выход стабилизатора является выходом импульсного питания устройства, управляющий вход ключа с гистереэисом является управляющим входом устройства, второй выход ключа с гистереэисом является выходом управления перезаписью информации из блока постоянной памяти в блок оперативной памяти устройства, 143791?
0N 0FF
40РЮМ
14379! 2
Минн
М Ояс
Составитель В.Рудаков
Техред М.Дидык
Корректор Э.Лончакова
Редактор M. Бандура
Заказ 5899/51
Тираж 590 Подписное
В11ИЫПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушскпя наб., д, 4/5
Производственно-полиграфическое предпринтие, и. Ул г >р д, у.r. Проектная, 4