Постоянное запоминающее устройство
Иллюстрации
Показать всеРеферат
Изобретение относится к вьг1ислительной технике, а именно к запоминающим устройствам, и может быть использовано при проектирован1га микро-: схем ПЗУ и ППЗУ. Цель изобретения - упрощение устройства. Поставленная цель достигается тем, что устройство содержит логические элементы 7, выполняющие функцрпо И или ИЛИ, с соответствующими связями. Элементы 7 по сигналу от блоков 6 коммутации производят инвертирование информации в том разряде, в который поступила из накопителя 1 ложная информация . Таким образом производится ее исправление. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
15п 4 G 11 С 29/00, 11/40
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4216951/24-24 (22) 30.03.87 (46) 23.11.88. Бюл. В 43 (72) С.А. Фастов и С.А. Королев (53) 681.327.66(088.8) (56) Конопелько В.К. и Лосев В.В.
Надежное хранение информации в полупроводниковых ЗУ. — M. Радио и связь, 1986, с. 65, рис. 3.4.
Зарубежная электронная техника, 1985, 11- 1О, с. 22, рис. 1,1. (54) ПОСТОЯННОЕ ЗАПОИИНА10ШБЕ УСТРОЙСТВО (57) Изобретение относится к вы1ис„„яо„„измва и лительной технике, а именно к запоминающим устройствам, и может быть использовано при гроектировании микро-. схем ПЗУ и ППЗУ. Цель изобретения упрощение устройства. Поставленная цель достигается тем, что устройство содержит логические элементы 7, выполняющие функцию И или ИЛИ, с соответствующими связями. Элементы 7 по сигналу от блоков 6 коммутации произвоцят инвертирование информации в том разряде, в который поступила из накопителя l ложная информация. Таким образом производится ее исправление. 1 ил.
1439684
Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано при проектировании микро5 схем ПЗУ и ППЗУ.
Цель изобретения — упрощение устройства.
На чертеже представлена блок-схема предлагаемого постоянного запоминающего устройства (ПЗУ).
Устройство содержит накопитель 1, дешифраторы слов 2 и разрядов 3, селектор 4, блок 5 сравнения, блоки 6 коммутации, логические элементы 7, 15 которые могут реализовывать функцию
ИЛИ пли функцию И, адресные входы 8 устройства, входы 9 программирования блока 5.
Перед началом эксплуатации ПЗУ в 20 накопитель l тем или иным способом (с помощью программирования фотошаблоном, пережиганием плавких перемычек н т.д.) записывается необходимая информация, которая в дальнейшем не.изменяется. Затем производится тестирование, в результате которого определяются адреса тех дефектных элементов памяти, которые выдают неправильную информацию: вместо 30
"0" на выходе появляется "1" или наоборот. Адреса этих элементов памяти с помощью, например, плавких перемычек записываются в блок 5. Для проведений этой записи на адресные, входы 35
8 устройства подается адрес неисправного элемента памяти, а на один из входов 9, относящийся к тому из и разрядов, где n — разрядность ПЗУ (количество его выходов), в котором 40 находится. неисправный элемент памяти, подается сигнал, осуществляющий пережигание соответствующих перемычек. Последовательно в блок 5 заносятся адреса всех нейсправных 45 элементов памяти ° Количество неисправных элементов памяти не должно превышать то количество, на которое рассчитана емкость памяти блока 5, В противном случае ПЗУ отбраковывается ° 50
После записи адресов неисправных элементов памяти ь блок 5 ПЗУ устройство готово к работе.
Перед проведением программирования накопителя 1 ПЗУ все элементы па- 55 мяти в нем находятся в одном состоянии, например "0", которому соответ.ствуют непережженные перемычки в элементах памяти. Поэтому все дефекты элементов памяти могут носить один вид — не записывается "1". Исправление информации в ПЗУ с таким видом дефектов может быть произведено, если элемент 7 заполняет функцию ИЛИ.
Устройство работает следующим образом.
При появлении на входах 8 адреса считываемого и-разрядного слова на п выходах селектора 4 появляется информация, считанная из накопителя 1, соответствующая данному адресу. Адрес также поступает на входы блока
5, который сравнивает его с адресами наисправных элементов памяти, которые были ранее в него записаны.
Если поступивший адрес совпадает с одним или несколькими адресами, записанными в блоке 5, то он подает на блок 6 сигналы, относящиеся к тем адресам, которые совпадают с поступившим адресом, свидетельствующие о том, что в соответствующих разрядах информация неисправна. Указанные блоки 6 формируют на выходе сигнал логического "0, а остальные (соответствующие неисправным разрядам) остаются в состоянии "1". Зти сигналы поступают па вторые входы элементов ИЛИ 7. 11оследпие, на вторых входах которых "I", инвертируют поступившую на их первые . «ходы неисправную информацию. Злемецты 7, на вторых входах которых "0" пропускают на выход информацию с первого входа без изменений. Таким образом, на выходах 10 ПЗУ появляется исправленная информация, соответствующая тому, что записывалось в ПЗУ.
Если все дефекты элементов памяти вызывают ложное считывание "1" из накопителя 1, то их исправление производится аналогично предьдущему случаю, но с использованием элементов И 7.
Блоки 6 в качес1ве сигнала о неисправности должны давать "0, а для разрядов с правильной информацией
11 1 юю
Формула изобретения
1(остоянное запоминающее устройство, содержащее дешифраторы слов и разрядов, входы которых являются адресными входами устройства, накопитель, селектор, и блоков коммутации, где и - разрядность устройства, блок
1439684
Состагитель А. Ершова
Техред Г1.Ходанич 1<орректор В. Гирняк
Редактор И. Дербак
Тираж 590
В ИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Иосква, Ж-35, Раушская наб., д. 4!5
Заказ 6085/53
Подписное
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4.сравнения, первая группа информационных входов которого подключена соответственно к входам дешифратора разрядов, выходы которого соединены с входами управления коммутацией се5 лектора, информационные входы которого подключены к разрядным шинам накопителя, словарные шины которого подключены к выходам дешифратора слов, ð входы программирования блока сравнения являются входами записи адресов неисправностей устройства, выходы блока сравнения подключены соответственно к входам блоков коммутации, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в него введены и логических элементов, выполняющих функцию ИЛИ или И, первые входы которых соединены с выходами селектора, вторые входы — с выходами соответствующих блоков коммутации,а выходы являются информационными выходами устройства, вторая группа информационных входов блока сравнения подключена соответственно к входам дешифратора слов.