Матричный коммутатор с параллельной настройкой

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиоэлектрокике и может быть использовано в аппаратуре связи многопроцессорных вычислительных систем. Цель изобретения - повышение быстродейст- ВИЯ устройства. Коммутатор содержит N приемных узлов 1,1 ... I.N, М выходных узлов 4.1..,4.М, выполненных в

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (S)) 4 Н 03 К 17/04

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО.ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Н ABTOPCKOIVIY СВИДЕТЕЛЬСТВУ (21) 4142175/21-21 (22) 03. 11 86 (46) 30.11.88. Бюл. ¹ 44 (71) Таганрогский радиотехнический институт им. В.Д.Калмыкова (72) А.В.Каляев и В.В.Жила (53) 621.382 (088.8) (56) Авторское свидетельство СССР № 1102038, кл. Н 03 К 17/04, 1984.

Авторское свидетельство СССР

¹ 1075409, кл. Н 03 К 17/00, 1982.

„„SU„„1441471 А 1 (54) МАТРИЧНЫЙ КОММУТАТОР С ПАРАПЛЕЛЬНОЙ НАСТРОЙКОЙ (57) Изобретение относится к радиоэлектронике и может быть использовано в аппаратуре связи многопроцессорных вычислительных систем. Цель изобретения — повышение быстродейст-. вия устройства. Коммутатор содержит

N приемных узлов 1,1...IN, М выходных узлов 4.1...4.М, выполненных в

1441 виде двухвходовых элементов И с треть им высокоомным состоянием на выходе, ИаМ коммутирующих узлов 5.1..1...5.1.N, 5.2.1...5.2.N, 5.М,1,..5.M.N. Введение в каждьпЪ приемный узел

1.1...1.N. N узлов горизонтальной настройки 2.1...2.N выполненных в виде двухвходовых элементов И и M узлов вертикальной настройки 3.1...

4 1

ЗМ также выполненных в виде двухвходовых элементов И, обеспечивает парап лельную настройку всех каналов связи и расширяет функциональные возможности устройства за счет его настройки произвольными кодами. В описании приведен пример реализации узла коммутации. 2 ил.

Изобретение относится к радиоэлектронике и может быть использовано в аппаратуре связи многопроцессорных вычислительных систем.

Цель изобретения — повышение быстродействия матричного коммут а— тора за счет сокращения времени настройки, а также расширение функциональных возможностей матричного коммутатора путем обеспечения его настройки произвольными кодами, На фиг.l изображена функциональная схема предлагаемого матричного коммутатора; на фиг.2 — функциональная схема узла коммутации.

Матричный коммутатор состоит из

N приемных узлов 1.1, 1.2,...1.N, выполненных в виде двухвходовых элементов И, N узлов 2.1, 2.2,...2.М горизонтальной настройки, выполненных также в виде двухвходовых элементов И, M узлов 3.1, 3.2,...3.M вертикальной настройки, выполненных в виде двухвходовых элементов И, М выходных узлов 4.1, 4.2,...4.M выполненных в виде двухвходовых элементов И с третьим высокоомным состоянием на выходе, и N M коммутирун цих узлов

5.1.1, 5.1.2 ...5.1.Ч, 5.2.1, 5.2.2, ° ° .5 ° 2.N, 5.M.1 5.M.2, ° ° .5.МЛ.

В матричном коммутаторе существует

N информационных входов 6,1, 6,2,...

6.N M информационных выходов 7,1, 7.2,...7.М., управляющий вход 8 разрешения насТройки, управляющий вход

9 разрешения передачи информации и управляющий вход 10 начальной установки.

Коммутирующий узел (узел коммутации1 содержит элемент 11 сложения по модулю 2, элемент 12 памяти (триггер) и управляемый ключ 13.

Управляющий вход 9 разрешения передачи информации соединен с управляющими входами приемных узлов 1.1, 1.2,...1.N и управляющими входами выходных узлов 4,1, 4,2,...4.M. Каждый из информационных входов 6.1, 6.2,...6.N соединен с информационны10 ми входами одного из приемных узлов

1;1, 1.2,...1.N и одного из узлов

2.1...2.N горизонтальной настройки.

Выходы каждого приемного узла 1,1, 1.2,...1.N соединены с соответствую15 щей горизонтальной информационной шиной, которая в,свою очередь подключена к информационным входам 14 М коммутирующих узлов 5 ° 1.1...5.M.N, расположенных вдоль нее. Выходы узлов

20 2.1...2.N горизонтальной настройки соединены с шиной горизонтальной наст. ройки, которая связана с входами 15 тех же коммутирующих узлов, что и предыдущая шина. Управляющий вход 8

25 разрешения настройки соед нен с управляющими входами всех узлов 2.1, 2.2...,2.N и 3.1, 3.2,...3.М горизонтальной и вертикальной настройки.

Информационные выходы 7.1, 7.2,...

30 7.М подключены к выходам соответствующих выходных узлов 4.1, 4.2,...4.M и к информационным входам соответствующих узлов 3.1, 3.2,...3.М вертикальной настройки, Выходы каждого

35 из узлов вертикальной настРойки соединены шиной вертикальной настройки с входами 16 N коммутирующих узлов, расположенных в одном столбце. Информационные входы каждого из выходных узлов 4. 1, 4.2,...4,M соединены с

144 вертикальной информационной шиной, которая подключена к выходам 17 N коммутирующих узлов, расположенных вдоль этой шины. Входы 18 начальной установки всех коммутирующих узлов соединены с управлянщим входом 10 начальной установки матричного коммутатора.

Коммутирующий узел 5 предназначен для поиска коммутации путем сравнения настроечных кодов, фиксации найденного пути и передачи информации через свои ключи. Входы 15 и 16 настройки коммутирующего узла 5 соединены с элементом 11 сложения по модулю два, выход которого соединен с входом сброса триггера 12. Прямой вход триггера 12 соединен с входом

18 начальной установки коммутирующего узла. Прямой выход триггера 12 соединен с управляющим входом ключа

13. Информационный вход ключа 13 является входом 14, а информационный выход — выходом 17 коммутирующего узла.

Матричный, коммутатор работает следующим образом.

Режим настройки каналов связи начинается подачей на вход 10 сигнала, который поступает на прямые входы триггера 12 всех коммутирующих узлов 5.1.1....5.M.N и готовит их к работе. Непосредственная настройка начинается подачей настроечных кодов на информационные входы 6.1...6.N и выходы 7.1...7.М коммутатора и сигнала, разрешающего настройку на вход

8. Настроечные коды поразрядно через узлы 2.1, 2.2,...2.N горизонтальной настройки и узлы 3.1, 3..2, ....З.M вертикальной настройки прступают на входы 15 и 16 соответствующих узлов коммутации. Элемент 11 сложения по модулю два в каждом комму.тирующем узле 5 выделяет различие в соответствующих разрядах настроечных кодов. Если такое различие обнаружено, то сигнал с выхода элемента 11 сбрасывает триггер 12 и тем самым фиксирует отсутствие канала связи через данный коммутирующий узел. Если в результате анализа настроечных кодов на выходе элемента 11 ни разу не выработался сигнал неравенства разрядов, то триггер 12 остается в прямом состоянии и тем самым фиксирует наличие канала связи в данном коммутирующем узле. После окончания

1471 настройки сигнал с входа 8 снимается.

Для передачи информации через матричный коммутатор на управляющий вход 9 подается сигнал, разрешающий передачу информации, который открывает приемные узлы 1.1,...1.N и готовит к работе выходные узлы 4,1,...4.М. Инфор-, мация с входов 6.1,...6.N через прием1ð ные узлы 1.1,...1.N, ключи 13 коммутирующих узлов с триггера и 12 в прямом состоянии и выходные узды 4,1...,4.М проходит на выходы 7.1,...7.М.

Следует обратить внимание на то, 15 что возможность одновременной настроики всех каналов связи устраняет необходимость в сбросе созданных каналов связи. Вместо этого делается новый шаг настройки нового множества кана2р лов связи, Формул а из обр ет ения

Матричный коммутатор с пара лель25 ной настройкой, содержащий N приемных узлов, M выходных узлов, N M коммутирующих узлов, соединенных в виде матрицы из N строк и М столбцог, каждый из коммутирующих узлов содержит элеЭр мент памяти и управляемый ключ, управляющий вход которого соединен с выходом элемента памяти, а информационный вход, являющийся информационным входом коммутирующего узла, объединен с информационными входами всех

35 коммутирующих узлов, расположенных в одной строке, и соединен с выходом соответствующего приемного узла, информационный вход которого соединен

4р с соответствующим информационным входом матричного коммутатора, выход каждого из управляемых ключей, являющийся выходом коммутирующего узла, объединен с информационными выходами

45 всех коммутирующих узлов, расположенных в одном столбце, и подключен к информационному входу соответствующего выходного узла, выход которого является соответствующим выходом мат5р ричного коммутатора, о т л и ч а ю— шийся тем, что, с целью повышения быстродействия коммутатора за счет сокращения времени настройки и расширения функциональных возмож55 ностей путем обеспечения его настройки произвольными кодами, в него введены N узлов горизонтальной настройки, M узлов вертикальной настройки и элемент сложения по модулю два в каждый

14414

Составитель А.Чаховский

Те хр ед М, Пидык

P ед акт ор А. P евин

Корректор В Бутяга

Закas 6295/56, Тираж 929 Подпи сно е

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 коммутирующий ysел, информационный вход каждого из И узлов Горизонталь ной настройки соединен с соответствующим информационным входом матричного коммутатора, каждый из выходов которого соединен с информационным входом соответствующего узла вертикальной настройки, выход которого соединен с первыми входами элементов сло- 10 жения по модулю два, расположенных в коммутирующих узлах соответствующего столбца, управляющие входы узлов вертикальной и горизонтальной настройки подключены к входу разрешения 15 настройки, выходы узлов горизонталь71 6 ной настройки соединены с вторйми входами элементов сложения по модулю два, расположенных в коммутирующих узлах, образующих соответствующую строку матричного коммутатора, вход разрешения передачи информации которого соединен с управлянщими входами всех приемных и выходных узлов, вход начальной у становки соединен в каждом коммутирующем узле с входами установки всех элементов памяти, входы сброса которых соединены с выходами элементов сложения по модулю два, расположенных в том же коммутирующем узле.