Синтезатор частот
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике . , Цель изобретения - расширение диапазона выходных частот. Синтезатор содержит опорный г-р 1, делитель 2 частоты на М, D-триггеры 8 и 9, делитель 10 частоты на К, эл-т НЕ 11, сумматор 12 по модулю два и блоки преобразования (БП) 3, каждый из которых состоит из сумматора 4, электронного ключа 5, делителя 6 частоты на два и D-триггера 7. Импульсная последовательность (ИП) с частотой fon от г-ра 1 поступает на последовательно соединенные БП 3 непосредственно и через делитель 2. На выходе последнего БП 3 образуется ИП с частотой F,, фаза которой затем привязывается к фронту сигнала fon с помощью D-триггера 8. Эта ИП поступает на сумматор 12, где складывается с преобразованной входной ИП, имеющей частоту F, /К и фазу, привязанную к спаду fI Т.к. фронты этих ИП не совпадают, то на выходе сумматора 12 формируется ИП с частотой .VK- 1 ™i (Л
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
È9) (И) (51)4 Н 03 В 21/02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГННТ СССР
Н АВТ0РСН0МУ СВИДЕТЕЛЬСТВУ (61) 1300627 (21) 4068208/24-09 (22) 16.05.86 (46) 23,12.88. Бюл. Р 47 (72) И.Я.Тарнорудер и О.В.Кузьмина (53) 621.373.42 (088.8) (56) Авторское свидетельство СССР
1300627, кл. Н 03 В 21/02,11.07.85. (54) СИНТЕЗАТОР ЧАСТОТ (57) Изобретение относится к радиотехнике, Цель изобретения — расширение диапазона выходных частот, Синтезатор содержит опорный r-р 1, делитель 2 частоты на 11, D-триггеры 8 и 9, делитель 1О частоты íà K эл-т
НЕ 11, сумматор 12 по модулю два и блоки преобразования (БП) 3, каждый из которых состоит иэ сумматора 4, электронного ключа 5, делителя 6 частоты на два и D-триггера 7. Импульсная последовательность (ИП) с частотой f,„ от г-ра 1 поступает на последовательно соединенные БП 3 непосредственно и через делитель 2.
На выходе последнего БП 3 образуется
ИП с частотой F„, фаза которой затем привязывается к фронту сигнала f с помощью D-триггера 8. Эта ИП поступает на сумматор 12, где складывается с преобразованной входной ИП, имеющей частоту F „ /К и фазу, привязанную к спаду f,„ . Т.к. фронты этих
ИП не совпадают, то на выходе сумматора 12 формируется ИП с частотой
F,„=F +Р „/К, 1 ил, 1446688
Изобретение относится к радиотехнике, может быть использовано для генерации импульсных последовательностей с переменной частотой следова" ния импульсов, заданной двоичным кодом в числовой системе, заданной основанием системы счисления, и является усовершенствованием изобретения по авт. св. Р 1300627.
Пелью изобретения является расширение диапазона выходных частот.
Па чертеже, представлена электрическая структурная схема синтезатора частот.
Синтезатор частот содержит опорный генератор 1, делитель 2 частоты на M, N блоков 3,-3 .преобразования частоты, каждый из которых состоит иэ сумматора 4, электронного ключа 5, делителя 6 частоты на два, D-триггера 7, первый 8 и второй 9 D-триггеры, делитель 10 частоты на К, элемент
HE 11 и сумматор 12 по модулю два.
Синтезатор частот работает следующим образом.
Опорный генератор 1 вырабатывает импульсную последовательность типа
"меандр" с частотой f В исходном состоянии электронный ключ 5 каждого из N блоков 3,-3 „ преобразования соединяет первын вход сумматора 4 с шиной нулевого потенциала и на выходе ,делителя 6 частоты на два N-ro блока
3 преобразования имеется постоянный уровень логического "0" или логической 1 в зависимости от состояния делителя 6 частоты на два N-ro блока
3 „ преобразования, При переключении электронного ключа 5 первого блока 3 преобразования на первый вход сумма" тора 4 этого блока 3 преобразования
1 поступает сигнал с частотой for1 /И с выхода .делителя 2 частоты на М.
Сумматор 4 выполняет функции сумматора по модулю два. На выходе сумматора 4 появляется сигнал такой же формы и частоты f,„ /М с фазой, зависящей от сигнала, поступающего на второй вход сумматора 4. Сигнал с выхода сумматора 4 поступает на вход делителя 6 частоты на два, а с его выхода — на 9-вход D-триггера 7 блока 3 преобразования. D-триггер 7 осуществляет привязку фронта сигнала
-с выхода первого блока 3, преобразования к фазе сигнала fo» После Dтриггера 7 в блоке 3 преобразования сигнал с частотой for /2И поступает на второй вход сумматора 4, на первый вход которого через электронный ключ 5 поступает напряжение нулевого потенциала. На выходе сумматора 4 появляется сигнал с частотой f,„ „/И, а на выходе блока преобразования 3 — сигнал с частотой f „„/4И.
При переключении электронного ключа 5 в блоке 3 преобразования на сумматор 4 этого .же блока 3 преобразования действует два сигнала. один с выхода D-триггера 7 с частотой йо„ /2М, фаза которого привязана к фронту .сигнала Г „, второй с выхода делителя 2 частоты на И с частотой Й,„/И, фаза которого привязана к спаду сигнала f „ . В связи с тем, что фронты сигналов на
20. входах сумматора 4 не совпадают, на его выходе появляется последовательность импульсов с частотой Йо„ /И+
+fo„ /2И=ВЕ,„ /2М. После делителя 6 на два на выходе блока 3 преобразо25 вания будет сигнал с частотой 3
fî.. „/4И
Таким образом, в зависимости от положения электронных ключей 5 каждого иэ блоков 3,-3„ преобразования на выходе делителя 6 частоты на два
N-го блока 3„1преобразования появля« ется последовательность импульсов с частотой
1+п,2+n 2 + ° .,+n„. 2 )
35 где n„,n ...,,и „- 0 или 1 в зависимости от отсутствия или наличия управляющего сиг40 нала на электронном ключе 5 соответственно в пер» вом,втором,..., N-м блоке 3,, ° ° °, 45 3 преобразования.
В случае, когда на вход делителя
10 на К поступает импульсная последовательность с частотой F например она делится на К, и последова50 тельность импульсов с частотой F „/К поступает на D-вход второго D-триггера 9, на выходе последнего будет сигнал.той же частоты с фазой .: привязанной к спаду furr, за счет установки элемента НЕ 11 между счетным входом второго D-триггера 9 и опорным генератором 1. Последовательность импульсов с частотой F < поступает на D-вход первого D-триггера 8, на
46688 вуюшкх двоичных синтезаторов;
К - основание системы счисления причем К 2 (Кчисло блоков
3,-3 „ преобразования). частотои р . +р, /K+F ., /К2+ ° ° ° +р /К р р.,F . — собственные частоты соответстСоставитель Ю.Ковалев
Редактор В.Данко Техред М.Моргентал
Корректор М. Шароши
Заказ 6754/57 Тираж 929 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/S
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 з 14 выходе которого буд ет сигнал той же частоты с фазой, привязанной к фронту сигнала Е,„ . В результате на выход сумматора 12 по модулю два поступает два сигнала: один с выхода первого D-триггера 8 с частотой Fä, фаза которого привязана к фронту сигнала f » второй с выхода второго
D-триггера 9 с частотой F>x /К,фаза которого привязана к спаду сигнала
fy . В связи с тем, что фронты сигналов на входах сумматора 12 по модулю два не совпадают, на его выходе ., появляется последовательность импульсов с частотой
Реьи F м + F gx /К
В связи с тем, что формирование необходимой частоты происходит в любой системе счисления К без применения узкополосных фильтров, скорость установки частоты и диапазон рабочих частот зависят только от времени включения и предельной частоты работы применяемых микросхем.
При соединении j таких синтезаторов частот на выходе последнего будет последовательность импульсов с
Формула изобретения
Синтезатор частот по авт, св.
К- 1300627 отличающийся
15 тем, что, с целью расширения диапазона выходных частот, введены элемент
НЕ, первый D-триггер и последовательно соединенные делитель частоты на
К, второй D-триггер и сумматор по модулю два, выход которого является
20 выходом синтезатора частот, при этом первый вход и выход первого D-триггера подключены соответственно к выходу делителя частоты на два N-ro
25 блока преобразования частоты и к второму входу сумматора по модулю два, второй вход первого D-триггера соединен с входом элемента НЕ и подключен к выходу опорного генератора, выход элемента НЕ соединен с вторым
З0 входом второго D-триггера, а вход делителя частоты на К является вхо- дом синтезатора частот.