Коммутатор
Иллюстрации
Показать всеРеферат
Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении узлов цифровой техники. Цель изобретения - повышение контролепригодности коммутатора, В состав коммутатора входят группа 1 элементов И, группы 2, 3 сумматоров по мо-. дули два, элемент ИЛИ 4, элемент И 5, информационный выход 6 и контрольный выход 7 коммутатора, группа 8 информационных входов и группа 9 управляюп1их входов коммутатора, вход 10 задания режима работы коммутатора. При подаче нулевого сигнала на вход 10 задания резкима работы коммутатора сумматоры по модулю два групп 2, 3 повторяют на своих выходах входные сигналы. Таким образом, коммутатор превращается в группу элементов И, на все одноименные входы которых, кроме последнего, подается один и тот же сигнал. На проверку такой группы элементов И требуется меньшее количество тестовых наборов. Правильность работы схемы в этом режиме проверяется по сигналам на выходах 6, 7 комм татора; при нормальной работе на этих выходах одинаковые сигналы, при неправильной - разные . 1 ил, 1 табл. с СО
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
Н 03 К 17/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4282898/24-24 (22) 29,04.87, (46) 15.01.89. Бюл. М ? (72) А,П,Горянко и Л.С.Косов (53) 681.3 (088.8) (56) Авторское свидетельство СССР
У 1038934, кл, Н 03 М 7/22, 1981.
Справочник по интегральным микросхемам. Под ред. Тарабрина Б.В, М.: Энергия, 1981, с. 155, ИМС К155
КП1. (54) КОММУТАТОР (57) Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении узлов цифровой техники.
Цель изобретения — повыщение контро лепригодности коммутатора. В состав коммутатора входят группа 1 элементов И, группы 2, 3 сумматоров по мо-. дулю два, элемент ИЛИ 4, элемент И 5, „.Я0„„1451846 А1 информационный выход 6 и контрольный выход 7 коммутатора, группа 8 информационных входов и группа 9 управ.— ляющих входов коммутатора, вход 10 задания режима работы коммутатора.
При подаче нулевого сигнала на вход
10 задания режима работы коммутатора сумматоры по модулю два групп 2, 3 повторяют на своих выходах входные сигналы. Таким образом, коммутатор превращается в группу элементов И, на все одноименные входы которых, кроме последнего, подается один и тот же сигнал. На проверку такой группы элементов И требуется меньшее количество тестовых наборов.
Правильность работы схемы в этом режиме проверяется по сигналам на выходах 6, 7 коммутатора: при нормальной работе на этих выходах одинаковые сигналы, при неправильной — раэ«ые. 1 ил, 1 табл.
1451846
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении узлов цифровой техники.
Целью изобретения является повышение контролепригодности коммутатора.
На чертеже приведена функциональная схема коммутатора, !О
Схема содержит группу 1 элементов
И, группы 2, 3 сумматоров по модулю два! элемент KIN 4, элемент И 5, информационный выход 6 коммутатора, контрольный выход 7 коммутатора, f5 группу 8 информационных входов коммутатора, группу 9 управляющих- входов коммутатора, вход 10 задания режима работы коммутатора.
Коммутатор работает следующим образом.
В рабочем режиме на вход 10 задания режима работы подается единичный сигнал. В этом случае на выходах соответствующих сумматоров групп 25
2, 3 сигналы имеют противополояжое значение и элементы И группы 1 образуют дешифратор, так что на информационный выход 6 коммутатора про. ходит сигнал с информационного вхо- 30 да группы 8 коммутатора, определяемого кодом на группе 9 управляющих входов коммутатора.
В режиме контроля на вход 10 задания режима работы коммутатора подается нулевой сигнал. В этом слу; чае в сумматорах по модулю два групп 2, 3 сигналы на выходах повторяют сигналы на первых входах.
Таким образом, на i-е входы элементов40
И первой группы (1 ЫК, где К вЂ . число управляющих входов группы 9) поступает сигнал с i-го управляющего входа группы 9 коммутатора. Это дает возможность обнаружения неисправно- 45 стей типа константы "О" и константы
"1", являющихся моделями физических неисправностей типа обрыва и короткого замикания с нулевой шиной коммутатора, с помощью небольшого. набора тестовых наборов, подаваемых на информационные входы группы 8 коммутатора и управляющие входы группы
9 коммутатора.
Число таких наборов гораздо меньше числа тестовых наборов, необходи55 моro для проверки элементов И, входы которых объединены по правилу по. строения дешифратора, когда число тестовых наборов не может быть меhi нее 2, где n - число входов такого дешифратора. "
Для данного коммутатора с.целью проверки неисправностей типа константы "О" и константы"1" для входов и выходов элементов И группы l и элемента ИЛИ 4 необходимо подать (К+3) тестовых наборов в соответствии с таблицей, Совокупность элементов ИЛИ 4 и
И 5 предполагается выполненной в одн ном конструктиве таким образом, что нарушение входа этого конструктива (обрыв или короткове замыкание) вызывает одновременное нарушение соответствующих входов элементов ИЛИ 4 и
И 5, Такое свойство совокупности элементов ИЛИ 4 и И 5 используется при рассмотрении обнаруживающей способности устройства.
При подаче первого тестового набора в соответствии с таблицей на всех входных цепях коммутатора должен быть потенциал логической 1, кроме входа 10 коммутатора. При наличии в какой-либо цепи неисправности "Константа О" на выходе 6 устройства будет значение логического "0, Кратная маскирующая неисправность
"Константа 4" на информационном и контрольном выходах 6 и 7 коммутатора проверяется на последующих наборах.
На втором тестовом наборе на всех входах элементов И группы 1, кроме (К+1)-го, потенциал логической 1, а на (К+1)-м — потенциал логического О (.см. таблицу), На этом наборе проверяется неисправность "Константа 1" на (К+1)-х входах элементов И группы
1 и на входах элемента ИЛИ 4. При наличии неисправностей "Константа 1" на этих входах на информационном выходе 6 устройства будет потенциал логической 1, На наборах с третьего до (К+2)го проверяется неисправность "Константа 1" на .-х входах элементов И группы 1 и HR первых входах сумматоров по модулю два группы 3 методом бегущего нуля, При наличии такой неисправности на выходе соответствука его элемента И группы 1 (или нескольких элементов И), соединенных с выходом неисправного сумматора по модулю два группы 3, появится единичный сигнал, в результате чего
1451846
У пп управляющие входы гр.9 Вход !0 Информационные ыходы входы гр.8
0 1! . ° ° Dï- 1!н
}(-1 ° ° °" Ф 4
1 1 ... 1 1 1 1
0 0 ... 0 0 0 0
1 1 ... 1 1 0 0
3 1 .1,.... 1 0
1 1 ... 1 . 1 0 0
4 1 1 .... 10
° ° ° ° ° ° ° ° е °
° ° ° ° ° ° ° ° а °
1 1 ...,1 1 0 0
О.
К+! 1 01 ..... 1 1
К+2 0 1 ...,, 1 -1
1 1 .....1 0 0 0
К+3 1 1 ...,, 1 l сигнапы на выходах 6 и 7 устройства будут иметь различное значение (еди ничный сигнал — на информационном выходе 6 и нулевой — на контрольном выходе 7 устройства}. .5
На последнем -,,естовом наборе проверяется неисправность Константа 0" на вторых входах сумматоров по модулю два групп 2 и 3. В этом случае на вход 10 устройства подается единич" ный сигнал, на управляющие входы группы 9 устройства — код, разрешающий прохождение сигнала.- с информационного входа D> группы 8 устройства,1 а иа информационные входы группы 8 устройства - единицы по всем входам, кроме Р, .
Неисправность типа константы 1 на вторых входах сумматоров по модулю два групп 2, 3 проверяется на первом наборе.
При обнаружении какой-либо неисправности на выходах 6 и 7 устройства формируются различные сигналы, 25
Формула изобретения
Коммутатор, содержащий группу элементов И и элемент ИЛИ, причем выходы элементов И группы соединены с соответствующими входами элемента . ИЛИ, выход которого является информационным выходом коммутатора, (К+1)-е входы элементов И группы образуют группу информационных входов коммутатора, К - число управляющих входов коммутатора, о т л и ч а ю— шийся тем, что, с целью повыщения контролепригодности коммутатора, в него введены две группы из
К сумматоров по модулю два и элемент И, причем первые входы сумматоров по модулю два первой группы образуют группу управляющих входов коммутатора, выходы сумматоров по модулю два первой группы соединены с первыми входами соответствукицих сумматоров по модулю два второй группы, вторые входы сумматоров по модулю два первой и второй групп объединены и образуют вход.задания режима работы коммутатора, выход каждого
i-ro сумматора по модулю два первой группы соединен с i-ми входами элементов И нечетных подгрупп из 2 элементов И группы, каждый выход
i-го сумматора по модулю два второй группы соединен с i-ми входами элементов И четных подгрупп из (2 ) элементов И, (1 ЫК) выходы элементов И групп соединены с соответствую. щими входами элемента И, выход которого является контрольным выходом устройства,