Сигнатурный анализатор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных объектов. Упрощение устройства достигнуто за счет упрощения структуры шифратора, осзтцествляющего кодирование каждого бита входной информации . Устройство содержит шифратор I, формирователь 2 временных сигналов , первый формирователь 3 сигнатур, первый блок 4 индикации, второй формирователь 5 сигнатур, второй блок 6 индикации, вход 7 Старт-стоп, информационный вход 8 и синхровход 9. Шифратор содержит два компаратора. 2 ил., 1 табл.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (И) (51) 4С 06 F 1)/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ к двторСном СВИДКтИЛьСтвь

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4117533/24-24 (22) 16.06.86 (46) 07.02.89. Бюл. У 5 (71) Одесский политехнический институт (72) В.Н.Калашников.и В.И.Капинос (53) 681.3(088.8) (56) Авторское свидетельство СССР

В 1171796, кл. С 06 F II /00, 1984 °

Авторское свидетельство СССР

В 1108452ь кл. С 06 F 11/1Ою 1982 ° (54) СИГНАТУРНЫЙ АНАЛИЗАТОР .(57) Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных объектов. Упрощение устройства достигнуто за счет упрощения структуры шифратора, осуществляющего кодирование каждого бита входной информации. Устройство содержит шифратор

1, формирователь 2 временных сигналов, первый формирователь 3 сигнатур, первый блок 4 индикации, второй формирователь 5 сигнатур, второй блок

6 индикации, вход 7 "Старт-стоп", информационный вход 8 и синхровход

9. Шифратор содержит два компаратора.

2 ил., 1 табл.

1 1456958 2

Изобретение относится к вычислительной технике и может быть исполь" эовано для контроля дискретных объектов.

Целью изобретения является упро5 щение конструкции.

На фиг.l приведена структурная схема предлагаемого сигнатурного анализатора; на фиг.2 — функциональ" ная схема шифратора. Сигнатурный анализатор (фиг.l) содержит шифратор 1, формирователь

2 временных сигналов, первый формирователь 3 сигнатур, первый блок 4 индикации, второй формирователь 5 сигнатур, второй блок 6 индикации, вход 7 "Старт-стоп", информационный вход 8 и синхровход 9.

Шифратор (фиг.2) содержит два ком- 20 паратора 10 и 11.

Сигнатурный анализатор работает следующим образом.

Контролируемый двоичный вектор 25 подается в виде очередного бита на вход 8 и на шифратор (иа компараторы 10 и ll). Внешние сигналы "Стартстоп" на входе 7 формируют с помощью формирователя 2 временных сигналов 30 соответствующее измерительное окно (интервал измерения), которое подается на управляющие входы окна измерения формирователей 3 и 5 сигнатур.

В 3 BBHcHMo cTH o T состОЯния вхОднОго 3 бита шифратор 1 перекодирует каждый бит выхода контролируемого элемента в два бита в соответстВии с таблицей. В такт с синхросигналом на входе

9 закодированная информация поступает о на информационные входы формирователей 3 и 5 сигнатур. Выходы.формирователей 3 и 5 подаются соответственно на блоки 4 и 6 для индикации соответствующих сигнатур по окончании ин- 45 тервала измерения.

Вход

"0"

Выход 1 Выход 2

В случае подачи на вход 8 анализатора логической константы "1" или

"0",,или "Z", в одном из формирователей 3 нли 5 сигнатур либо в обоих сразу формируется нулевая сигнатура, что позволяет идентифицировать каждую из этих неисправностей.

Формула изобретения

Сигнатурный анализ атор, содержащий формирователь временных сигналов, два формирователя сигнатур,два блока индикации и два компаратора, первые входЫ которых объединены и образуют информационный вход анализатора, вторые входы первого и второго компараторов подключены соответственно к входам порогового уровня логической единицы и логического нуля анализатора, вход формирователя временных сигналов является входом "Старт-стоп" анализатора, выход формирователя временных сигналов подключен к управляющим входам окна измерения формирователей сигнатур, синхровходы которых объединены и образуют синхровход анализатора, группы, информационных выходов первого и второго формирователей сигнатур подключены к группам входов соответствующих блоков индикации, о т л ич а ю шийся тем, что, с целью упрощения конструкции анализатора, прямой выход первого компаратора и инверсный выход второго компаратора подключены соответственно к информационным входам первого и второго формирователей сигнатур.

)456958

Составитель С. Старчихнн

Техред М.Ходанич Корректор С, Черни

Редактор О.Юрковецкая

Производственно-полиграфическое предприятие, г . Уигород, ул. Проектная, 4

Заказ 7489/47 Тиран 667 Подписное

ВНИИПИ Государственного комитета но изобретениям и открытиям при ГКНТ СССР

113035, Иосква, )))-35, Раушская наб., д. 4/5