Устройство для отображения информации на экране телевизионного индикатора
Иллюстрации
Показать всеРеферат
Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах для отображения информации, выводимой из ЭВМ. Цель изобретения - повышение быстродействия устройства. Уст
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (5!)4 G 09 с /!6
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСНОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И <ЛНРЫТИЯМ
ПРИ ГКНТ СССР ((21) 4307864/24-24 ! (22) 13,07. 87 (46) 28 ° 02.89. Бюл. N 8 (72) P.В.Рабешко и А.В.Зиняк (53) 681. 327. 1 (088. 8) (56) Патент США 1Р 4070710, кл. G 06 F 3/14, опублик. 1978.
Авторское свидетельство СССР
У 1198560, кл. G 09 G 1/)6 1983.
„„Я0„„1462408 А 1 (54) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО
ИНДИКАТОРА (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах для отображения информации, выводимой из ЭВМ. Цель изобретения - повы" шение быстродействия устройства. Уст
1462408
ЗО ройство содержит генератор 1 импульсов, первый счетчик 2 тактов, шифратор 3 распределения импуль"ов, шифратор 4 обращения, первый элемент
И 5, счетчик б адресов регенерации, второй элемент Il 7,,сче гчик 8 адреса воспроизведения, регистр 9 данных, регистр 10 адреса, блок 11 памяти, телевизионный индикатор 12, три:ггер
l3 чтения, триггер 14 записи, первый элемент ИЛИ 15, коммутатср 16 адресов, буферные регистры 17 18 воспроизведения и выходных„ данных соответственно, коммутатор 19 импульсов Iloc ледовательности элементов в строке, триггер 20 управления циклом, шифратор 21 адреса, счетчик 22 номера элемента в строке, триггер 23 синхронизации, делитель 24 частоты, триггер 25 приоритета, второй счетчик 26 тактов, второй элемент ИЛИ 27, третий элемент ИЛИ 28, третий элемент
Изобретение относится к автома.ике и вычислительной технике и может быть использовано в ус ройствах д,чя отображения информации, выводимой из
ЭВМ, Цель изобретения - повышение быстродействия устройства,.
На чертеже представлена функцио" нальная блок- схема у с т1юй с тв а.
Устройство содержит генератор 1 импульсов, первый счет лик 2 тактов, шифратор 3 распределения импульсов, шифратор 4 обращения:, первый элемент
И 5, счетчик 6 апресов ре1"енерации, второй элемент И 7, с-:; тчик 8 адре" сов воспроизведения, регистр 9 дан" ных, регистр 10 адреса, блок 11 памяти, телевизионный индикатор 12, триггер 13 чтения, триггер 14 заг.иск, первый элемент ИЛИ,!5 коммута" тор 16 адресов, буферные регистры воспроизведения 17 и выходных данных
18, коммутатор 19 импульсов последовательности злемен oB в строке, триггер 20 управления цикло1л, шифратор
21 адреса, счетчик 22 номера элемента в строке, три.ггер 23 синхронизации, делитель 24 частсты, триггер 25 приоритета, второй счетчик 26 тактов, второй, третий 28 эпементы ИЛИ, гретий 29 и четвертый ЗО элемент И.
И 29 и четвертый элемент И 30 с соответствующими связями. По входу 31 подаются сигналы управления от внешнего источника, например ЭВМ, по входу 32 — входной код данных, по входу
ЗЗ вЂ” выходной сигнал признака цикла записи-чтения в ЭВМ вЂ” приемник информации (не показан), Импульсами обратного хода луча развертки по строке и кадру тр)лггер 20 устанавливается в
"0", что аналогично нечетному частич" ному циклу. При этом отключается выход триггера 23, а ложными импульсами вход триггера 25 подключается к выходу элемента ИЛИ 15. Укороченные импульсы короче импульсов обратного хода на время одного времени цикла блока 11 памяти. Тем самым обеспечивается окончание цикла обращения к блоку 11 памяти до перехода к работе в режиме частичных циклов, 1 ил °
По входу 31 подаются сигналы управления от внешнего источника, например "=BN (не показан), по входу
32 — вхсдной код данных, по входу
ЗЗ вЂ” входной код адреса данных, иа выходе 34 — выходной код данных, 35 — выходной сигнал признака цикла записи-,тения в ЭВМ (приемник инфор" мации на чертеже не показан).
Позициями 36-90 обозначены входы и выходы блоков устройства.
Устройство работает следукицим образом.
Во время прямого хода луча в устройстве организованы частичные циклы обращения (чтения или записи) к блоку 11 памяти, Во время четного частичного цикла происходит чтение ин- . формации для возобновления изображения на экране индикатора 12> во время нечетного частичного цикла " за" лись-чтение от внешних йсточников информации или регенерация. Таким образом, чтение для восстановления иэображения и запись-чтение от внешних источников информации или регенерация происходят в непересекающиеся отрезки времени, т.е. между укаэанны и процедурами не возникает конфликтных ситуаций в процессе обращения к блоку 11 памяти.
3 14
Во время обратного хода устройст" во работает следующим образом.
Триггер 20 по входу 42 импульсами обратного хода по строке и по кадру устанавливается в нуль, что для устройства аналогично нечетному частичному циклу во время прямого хода луча. Импульсами обратчого хода по строке и по кадру с помощью элемен-. та И 30 отключается выход триггера
23 синхронизации, а укороченными,импульсами обратного хода по строке и по кадру с помощью элемента И 30 вход триггера 25 подключается к выходу элемента ИЛИ 15. Укороченные импульсы обратного хода короче по длительности импульсов обратного хода минимум на время одного собственного минимальног . времени цикла обращения блока ll памяти, Тем самым внешнее устройство имеет возможность закончить цикл обращения к блоку il памяти до перехода устройства к работе в режиме частичных циклов.
При отсутствии записи-чтения информации от внешних источников информации происходит регенерация содержимого блока ll памяти, Асинхронные сигналы записи-чтения от внешних источников информации, которые с входа 31 поступают на вход 46 установки .в единицу триггера 13 или на вход 47 триггера 14, запоминаются указанными триггерами и по входам 48 и 49 через элемент ИЛИ 15 и вход 89 поступают на вход установки в единицу триггера
25 ° После установки триггера 23 в единицу происходит запись-чтение информации от внешних источников информации в блок !l памяти. Единичный сигнал с выхода триггера 25 через элемент ИЛИ 27 поступает на вход 52 .элемента И 5, блокируя счетные плюс единицы на его выходе, на вход 53 ре" гистра !8, разрешая запись информации с выхода блока 11 памяти в регистр 18 при чтении во внешние источники информации, на вход 45 шифратора 21, который через коммутатор 16 подключает к адресной шине блока 11 памяти регистр !О, на выход 35— признак готовности к очередной записи-чтению во внешние источники информации.
Триггер 25 сбрасывается в нуль задним фронтом сигнала "Обмен", который вырабатывается внешними источниками информации на время цикла запи62408 4 си-чтения информации, и с входа 31 поступает на вкод установки в нуль триггера 25.
Во время обратного хода луча работа устройства синхрониэируется асинхронными сигналами записи-чтения от внешних источников информации, т.е ° передним фронтом импульса с выхода элемента 29 через элемент ИЛИ 28 происходит сброс в нуль делителя 24 частоты и второго счетчика 26 тактов.
Выходной код счетчика 26 поступает на вход 6 1 шифратора 4, в котором он преобразуется в управляющие сигналы выбора строк, столбцов и записи чтения для блока 11 памяти. Сброс делителя 24 и счетчика 26 осуществляется также через элемент ИЛИ 28 в начале прямого хода луча передним фронтом импульса прямого хода луча. Так как запись-чтение информации от внешних источников информации в блок 11 памяти может прервать еще незаконченный цикл регенерации по какому-то адресу, цикл регенерации по этому адресу необходимо повторить. С этой целью импульс записи-чтения с выхода элемента И 39 поступает на вычитающий вход счетчика 6 адреса регенерации, т.е. при каждом обращении к блоку 11 памяти от внешних источников информации происходит уменьшение на единицу содержимого счетчика 6, так как для записи-чтения от внешних источников информации в блок ll памяти должно поступить три команды, одна из которых является циклом обращения к блоку ll памяти. Из трех последовательных обращений к блоку 11 памяти в наихудшем случае отводится два цикла для регенерации.
Таким образом изобретение обеспечивает повышение быстродействия устройства за счет исключения частичных циклов обращения во время обратного хода луча развертки.
Формула изобретения
Устройство для отображения информации на экране телевизионного индикатора, содержащее генератор импульсов, первый счетчик тактов, шифратор распределения импульсов, шифратор обращения, первый и второй элементы
И, счетчик адресов регенерации, счетчик адресов воспроизведения, регистр данных, регистр адреса, блок памяти, 146 триггер чтения, триггер записи, ле»вый элемент ИЛИ, коммут «тэр адресов, буферные регистры воспр:>изведения вьгходных данных, коммут«òýð импульсов последовательности элементо» H строке, триггер управления циклом,„ шифратор адреса, счетчи«; номера эл ментов в строке, триггер синхрониз ации, делитель частоты, выход которэго подключен к входу "Устаноька единицы ), триггера управ««е««««я Виклом « первым входам первого H второго эл" ментов И, выход генератора Hмпульсзв соединен с тактовыми входами делителя частоты, первого сче"чик« тактов и счетчика номера элема>«та в строке, выход которого подключен к первому
> информационному входу комму; атора импульсов последователь Iceòè элементов в строке, второй информационный вход которого соединен выходом бу,ферного регистра воспроизведения, информационный вход которого и информационный вход буферного регистра выходных данных подключе««ы к выходу блока памяти, àëðecный вход которого соединен с выход зм коммутатора адресов, первый инфо змационный вход которого подключен к выходу счетчика адресов регене зации, тактoвый вход которого соеди«ен с выходом первого элемента И, втс зсй вход которого, тактовый вхоп буферного регистра выходных данных, инфзрмационный вход шифратора адреса, входы "Установка нуля" триггеров чтения и записи и первый инфор««а««ио:.-;.-Ib«H вход шифратора обращения явля«отcs выходом сигнала гo TQBHoc устрэйства, информационным выходом которэго является выход буферного регистра выходных данных, вход управления =-:àïèñüþ ксторого, вход управления записью буферного регистра воспроизведения, управляющий ВхОд шиф1з а «Ор) а oý ) ÿ«öeíèÿ ) вход "Установка нуля:" триггера синхронизации, третий вход первого элемента И, второй вход втсрого элемента И и управляющий Bxoä шифратора адреса подключены к выходу триггe«:а управления циклом„ Вход "Установка нуля которого, входы сброса счетчиков адресов воспроизведечия и нсмера элемента в строке и входы синхронизации телевизионного индикатора соединены с первым выходом д«ифратс ра распределения импульсов, вход которого подключен к вьг оду первого счетчи2408 6 ка тактов, выход шифратора адреса соединен с управляющим входом коммутатора адресов, второй информационный вход которого подключен к выходу счетчика адресов воспроизведения, тактовый вход которого соединен с выходом второго элемента И, третий информационный вход коммутатора адресов подключен к выходу регистра адреса, управляющий вход которого, управляющий вход регистра данных, первый вход первого элемента ИЛИ и второй информационный:вход шифратора обращения соединены с выходом триггера записи, вход "Установка единицы" триггера синхронизации подключен к выходу первого элемента ИЛИ, второй вход которого, третий информационный вход шифратора обращения и стробирующий вход буферногс регистра выходных дан«IE«x соединены с выходом триггера чте" ния, вхсд Установка единицы)) которого и вхсд "Установка единицы) триггера записи являются входом сигнала управления обменом устройства, адресным и информационным входами которо1го являк>тся информационные входы соответcTEeHEIQ регистра адреса и регистра даннь«х, выход регистра данных подключе.н к информационному входу блока п-.ìÿòè, управляющий вход которого соединен с выходом шифратора обращения, выход коммутатора импульсов последовательности элементов в стро3 ) ке подключен к видеовходу телевизионного индикатора, о т л и ч а ю щ ее с я тем„ что, с целью повышения быстродействия устройства, oíî со держит триггер приоритета, второй счетчик тактов, второй элемент ИЛИ, третий элемент ИЛИ, третий элемент
И, четвертый элемент И, выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого
4 .) подключен к Выходу триггера приоритета, вход Установка единицы ) которого, первый вход третьего элемента
ИЛИ и вход сброса счетчика адресов регенерации соединены с выходом тре50 тьего элемента И, первый вход которого подключен к выходу первого элемента ИЛИ, второй вход третьего элемента И соединен с вторым выходом шифратора распределения импульсов, первый выход к<зторого подключен к первому входу третьего элемента ИЛИ и к первому входу четвертого элемента И, в..орой вход которого соединен
7 1462408 8 с выходом триггера синхронизации, рого счетчика тактов подключены к выход второго элемента ИЛИ подключен выходу третьего элемента ИЛИ, выход к входу "Установка нуля" триггера генератора импульсов соединен с такчтения, вход "Установка нуля" тригге- товым входом второго счетчика тактов, ра приоритета соединен с входом "Ус- выход которого соединен с четвертым тановка единицы" триггера чтения, информационным входом шифратора o6pa" входы сброса делителя частоты и вто- щений.
Составитель О.Цапко
Редактор Л.Пчолинская Техред Л. Олийнык Корректор О. Кравцова
Заказ 729/52 Тираж 470 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35 ° Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина,101