Запоминающее устройство
Иллюстрации
Показать всеРеферат
СОЮЗ СОВБТСКИХ
СОЦИДЛИСТИЧБСНИХ
PECflVS JlHH
„„SU„„ I4ß2ßßÀ1 ц11 4 С 11 С 11 00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Г (I
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4307185/24-24 (22) 24.07.87 (46) 28.02.89. Бюл. К 8 (71) Киевский завод электронных вычислительных и управляющих машин—
Головное предприятие Киевского производственного объединения "Электронмаш" им. В.И.Ленина (72) Н.В.Ищенко и А.М.Селигей (53) 681.327.6(088.8) (56) Полупроводниковые запоминающие устройства и их применение. Под ред.
А.Ю. Гордонова. M.: Радио и связь, 1981, с. 91, рис. 3.1.
Авторское свидетельство СССР
У 972595, кл. G 11 С,17/00, 1981. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычисли-: тельной технике и может быть испольИзобретение относится к вычислительной технике и может быть использовано при построении оперативных запоминающих устройств на БИС ЗУ.
Целью изобретения является повышение надежности устройства °
На чертеже представлена схема запоминающего устройства.
Запоминающее устройство содержит
М модулей 1 памяти с адресными входами 2, первую группу 3 элементов
ИСКЛЮЧАЮЩЕЕ ИЛИ с выходами 4, блок 5 управления с входами 6 записи и считывания, выходом признака "Конец one" рации" 7, информационные входы 8, вторую группу 9 элементов ИСКЛЮЧАЮзовано при построении оперативных запоминающих устройств на БИС ЗУ.
Целью изобретения является повышение надежности устройства. Устройство содержит модули памяти, адресные входы которых являются адресными входами устройства, блок управления, первую и вторую группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, формирователь признака инверсии данных. Цель изобретения достигается уменьшением количества переключаемых элементов в модулях памяти за счет записи данных в модули памяти в прямом или инверсном ниде в зависимости от количества единиц в записываемом слове. Минимизация количества единиц в хранимой информации уменьшает вероятность возникновения сбоев и снижает уровень помех при считывании. I ил.
ЩЕЕ ИЛИ; формирователь 10 признака инверсии данных. Формирователь :. 10 выполнен в виде ПЗУ.
Заломинаюшее устройство работает следующим образом.
На адресные входы 2 устройства поступает код адреса выбранной ячейки в одном из модулей 1 памяти. В режиме записи на входы 8 данных поступает слово данных. Формирователь
10 формирует сигнал "I" при большинстве в слове данных 11единиц11, а в остальных случаях — сигнал "0". При выполнении формирователя 10 в виде
ПЗУ по тем адресам, в кодах которых преобладают "1", записаны "1" в раз14б241 ряд данных, по остальным адресам за- писан "О" (см. пример в таблице, графы 1, 2).
Входы 8 данных
Выход формирователя
10 и дополнитель ный входвыход мо дуля 1 памяти
Выход группы 9 и информационные вхоВыходы группы 3 и устройст-, ва 4 ды-выхо" ды модулей 1 памяти
00000000 00000000
0000111! 00001111
001!0000 11001111
ОООООООО
ОООООООО 0
00001111 О
11001111
11111!11 1
На выходах, элементов ИСКЛЮЧАЮЩЕЕ
ИЛИ 9 второй группы слово данных (графа 3 таблицы) будет представлено 25 в прямом или обратном коде в зависимости от сигнала "О" или "1" (rpa" фа 2 таблицы) на выходе формирователя 10, при этом обеспечлвается умень шение числа " 1" в данных для .записи 30 в модули 1 памяти (графа 3 таблицы).
На управляющий вход 6.1 поступает
: сигнал "Запись"„ и в соответствующий модуль 1 памяти по выбранному адресу записывается слово и бит с выхода элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 9 второй группы. На выходе 7 блоков 5 управления формируется сигнал "Конец операции
В Режиме чтения На управляющий 40 вход б.2 поступает сигнал "Чтение".
По адресу на адресных входах 2 из соответствующего модуля 1 памяти считывается информационное слово и признак его кодирования. Первая груп- 4> па 3 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ вы8
4 дает на выходы 4 данных информационное слово в прямом коде (графа 4 таблицы).
На выходе 7 блоком управления формируется сигнал "Конец операции" формула изобретения
Запоминающее устройство, содержащее модули памяти, адресные входы которых являются адресными входами устройства, а выходы информационных разрядов подключены к первым входам соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ первой группы, вторые входы которых соединены с выходом дополнительного разряда модулей памяти, входы выборки и запуска которых подключены к одноименным выходам блока управления, выход признака "Конец операции" которого является одноименным выходом устройства, входы записи и считывания блока управления являются одноименными входами устройства, выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ первой группы являются информационными выходами устройства, о т л ич а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены формирователь признака инверсии данных и вторая группа эле-ментов ИСКЛЮЧАЮЩЕЕ ИЛИ,, причем первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ второй группы являются информационными входами устройства и соединены с соответствующими входами формирователя признака инверсии данных, выход которого подключен к вторым входам элементов ИСКЛЮЧАЮЩЕЕ ИЛИ второй группы и к входам дополнительного о разряда модулей памяти, одноименные входы информационных разрядов которых соединены с выходами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ второй группы.!
4624)8
Составитель О.Исаев
Корректор С.Шекмар
Техреп М.Ходанич
Редактор О.Спесивых
Подписное
Заказ 731/53
Тираж 558
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Рауаскан наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101