Многоканальный регулятор

Иллюстрации

Показать все

Реферат

 

Изобретение относится -к автоматическому управлению. Цель изобретения - повышение точности управления, В многоканальный регулятор входят измерители 1 рассогласования по числу каналов управления, блоки 2 выделения модуля по числу каналов управления , блоки 3 выборки-хранения по числу каналов управления, коммутаторы 4 и 5, детектор 6 максимума, регистр 7, интегратор 8, пороговый элемент 9, формирователь 10 импульсов, источник 11 опорного напряжения , регулирующий блок 12. 1 ил.

СВОЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИК (51) 4 С OS В 11/01

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ

flO ИЗОБРЕТЕНИЯМ И ОТНРЫТИНМ

ПРИ ГННТ СССР (21) 4289250/24-24 (22) 27.07.87 (46) 07.03.89. Бюл. H 9 (71) Уфимский авиационный институт им. Серго Орджоникидзе (72) В.Ш. Сарсенбаев, В.Н. Керчин, В.Н. Анненков и А.А. Ахтариев (53) 62-50(088.8) (56) Авторское свидетельство СССР

В 1196805, кл. G 05 В 11/01, 1983.

Авторское свидетельство СССР

У 570032, кл. G 05 В 15/02, 1975.

SU 146413? А 1 (54) МНОГОКАНАЛЬНЬЙ РЕГУЛЯТОР (57) Изобретение относится .к автоматическому управлению. Цель изобретения — повышение точности управления.

В многоканальный регулятор входят измерители 1 рассогласования по числу каналов управления, блоки 2 выделения модуля по числу каналов управления, блоки 3 выборки-хранения по числу каналов управления, коммутаторы 4 и 5, детектор 6 максимума, регистр 7, интегратор 8, пороговый элемент 9, формирователь 10 импуль сов, источник 11 опорного напряжения, регулирующий блок 12. 1 ил.

1464137

Изобретение относится к автомати. ческому управлению.

Цель изобретения — повышение точности управления,, На чертеже представлена блок-схе5 ма многоканального регулятора, В многоканальный регулятор входят измерители i рассогласования по числу каналов управления, блоки 2 выделения модуля по числу каналов управления, блоки 3 выборки — хранения по числу каналов управления, первый

4 и второй 5 коммутаторы, детектор

6 максимума, регистр 7 интегратор

8, пороговый элемент 9, формирователь 10 импульсов, источник 11 опорного напряжения и регулирующий блок 12, 20

Регулятор работает следующим образом.

Сигналы обратной связи с об .ьекта управления подают на вычитающие входы измерителей 1 рассогласования, на суммирующие входы которых поступают сигналы задания. С выходов измерителей 1 рассогласования сигналы поступают на входы блоков 2 выделения модуля. На выходах этих блоков

ЗО формируются сигналы одной полярности независимо от знаков сигналов рассогласования для обеспечения работы детектора 6, который выбирает канал управления с максимальным урон-З5 нем сигнала. В результате на выходе детектора 6 максимума появляется сигнал логической единипы по тому каналу, в котором отклонение параметра о от заданного значения максимально 4О в данный момент времени. Сигнал логической единицы записывается только в тот разряд регистра 7, который со-" ответствует параметру с максимальным отклонением от заданного значения. 45

Сигнал с выхода соответствующего разряда регистра 7 подается на управляющие входы первого 4 и второго

5 коммутаторов и на управляющий вход блока 3 выборки — хранения, выбирая требуемый в данный момент времени канал управления . При этом регулирующий блок 12 с помощью второго коммутатора 5 подключается к каналу, отклонение параметра которого от эа" 55 данного значения максимально..Сигнал с выхода регулирующего блока 12 запоминается в соответствующем блоке

3 выборки — хранения и поступает на выход регулятора на объект управления.

Для осуществления возможности управления с помощью одного регулирующего блока 12 по нескольким значительно отличающимся друг от друга динамическими характеристиками каналам необходимо выделение различных интервалов времени для управления по каждому каналу, что достигается с помощью выбора первым коммутатором

4 требуемой постоянной времени интегрирования интегратора 8.

Сигнал с выхода интегратора 8 подается на пороговый элемент 9, а в момент достижения сигналом с выхода интегратора порогового значения запускается формирователь 10 импульсов.

В результате на выходе формирователя

10 вырабатывается импульс, записывающий состояние детектора 6 максимума «а текущий момент времени в регистр 7 и сбрасывающий интегратор 8 в исходное состояние. При этом в регистр 7 записывается единица в разряд, соответствующий номеру канала, в котором отклонение регулируемого параметра от заданного значения максимально, а с помощью интегратора 8 и порогового элемента 9 форми-руется временная задержка, соответствующая динамическим-характеристикам выбранного канала управления.

Формула изобретения

Многоканальный регулятор, содер1 жащий первый и второй коммутаторы и по числу каналов управления измерители рассогласования, суммирующий вход каждого иэ которых является задающим входом регулятора, вычитающий вход каждого является входом регулятора по обратной связи, а выход каждого из них непосредственно подключен к соответствующему сигнальному входу второго коммутатора, соединенного выходом с входом регулирующего блока, и через блок выделения модуля того же канала — к соответствующему входу детектора максимума, о т л ич а ю шийся тем, что, с целью повышения точности управления, в него введены регистр, последовательно соединенные интегратор, пороговый элемент и формирователь импульсов, источник опорного напряжения и по числу каналов управления блоки выборки-хранения, сигнальный вход каж14647 и к соответствующим управляющим входл первого и второго коммутаторов.

Составитель М.Никитина

Техред М.Ходанич

Редактор И.Дербак

Корректор С.Черни

Заказ 822/50 Тираж 788 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 дого из которых подключен к выходу регулирующего блока, а выход каждого является соответствующим выходом регулятора, при этом выход источника опорного напряжения подключен к опорному входу первого коммутатора, выходы которого по числу каналов управления подключены к соответствующим сигнальным входам интегратора, вход сброса которого соединен с вы31 Ф ходом формирователя импульсов и с управляющим Входом регистра) cигналт ные входы которого па числу каналов управления подклю!pHbI к соответствующим выходам детектора макс;п.ума, а

Bb! .ñîäû ре гистра по числу каналов полсоет,инены к управ чяющему входу каждого иэ блоков выборки — хранения