Многоканальный анализатор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к измерительной технике и .может быть использовано для формирования тестов, а также для анализа цифровых потоков данных при контроле микросхем и логических блоков. Целью изобретения является расширение класса контролируемых объектов. Устройство содержит триггеры 1.1 - 1 .п, первый блок 2 элементов И, регистр 3, второй блок 4 элементов И, первый блок 5 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, второй блок 6 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7. Цель изобретения достигается за счет введенных дополнительно регистра 3, первого блока 2 элементов И, второго блока 6 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элемента 7 ИСКЛЮЧАЮЩЕЕ ИЛИ. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК.БЦ,» 1467750 А1 (51)4 НОЗ К 21 40

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

Н А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ (21) 4270881/24-24 (22) 04.05.87 (46) 23.03.89. Бюл. № 11 (72) Ю. Л. Нуров, В. В. Черенков, В. А. Пономарев, В. А. Валуев и А. В. Господынько (53) 621.398.9 (088.8) (56) Авторское свидетельство СССР № 911533, кл. G 06 F 11/26, 1980.

Авторское свидетельство СССР № 858210, кл. Н 03 К 21/34, 1978. (54) МНОГОКАНАЛЬНЫЙ АНАЛИЗАТОР (57) Изобретение относится к измерительной технике и может быть использовано для формирования тестов, а также для анализа цифровых потоков данных при контроле микросхем и логических блоков. Целью изобретения является рас ш ирен ие класса контролируемых объектов. Устройство содержит триггеры 1.! — I n, первый блок 2 элементов И, регистр 3, второй блок 4 элементов И, первый блок 5 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, второй блок 6 элементов

ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7. Цель изобретения достигается за счет введенных дополнительно регистра 3, первого блока 2 элементов И, второго блока 6 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элемента 7 ИСКЛЮЧАЮЩЕЕ

ИЛИ. 1 ил.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1467750

5 !

О

Изобретение относится к измерительной технике и может быть использовано для формирования тестов, а также для анализа цифровых потоков данных при контроле микросхем и логических блоков.

Цель изобретения — расширение класса контрол ируем ых объектов.

На чертеже представлена функциональная схема многоканального анализатора.

Анализатор содержит триггеры 1.1 — l.п, первый блок 2 элементов И, регистр 3, второй блок элементов И 4, первый блок элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 5, второй блок 6 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ

6, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7. Выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 соединен с информационным входом первого триггера 1.1, входы 1 — и — 1 устройства соединены с ичформационными входами регистра 3, вход 3n+2 установки в исходное состояние- устройства соединен с входом синхронизации регистра 3 и с входами установки в исходное состояние триггеров

1.1 — 1.nS-входом триггера 1.1 и R-входами триггеров 1.2 — l.п, выходы регистра 3 соединены соответственно с первыми входами элементов И 2.1 — 2.n — 1 первого блока 2 элементов И, вторые входы которых соединены с выходом триггера l.п, который подключен также к первому входу элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ 7, выходы элементов И 2.1 — 2.n — 1 первого блока 2 элементов И соединены соответственно с первыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ

6.1 — 6.n — 1 второго блока 6 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, вторые входы которых соединены соответственно с выходами элементов ИСКЛЮЧАЮЩЕЕ ИЛ И 5.1 — 5.п первого блока 5, а выходы соединены с информационными входами триггеров 1.2 — l.п, вторые входы элементов ИСКЛЮЧАЮШЕЕ

ИЛИ 7 и 5.! — 5.п соединены соответственно с выходами элементов И 4.1 — 4.п второго блока, первые входы которых являются входа ми n — 2n — 1 устройства, а вторые соединены с входом 3n+1 управления режимом работы устройства, входы синхронизации триггеров 1.1 — 1.п соединены с входом 3п синхронизации устройства, а выходы 2n— — 3n — 1 триггеров 1.1 — l.п являются выходами устройства.

Многоканальный анализатор работает следующим образом.

Существует два режима работы устройства — первый режим генератора псевдослучайных последовательностей, второй сигнатурного анализатора. В режиме генератора на вход Зп+1 управления режимом работы устройства подается уровень логического нуля, затем на входы 1 — и — 1 устройства подается логическая комбинация, определяющая конкретный вид обратных связей; положительным перепадом сигнала„ поданным на вход 3n+2 установки устройст25

55 ва в исходное состояние, производится запись информации об обратных связях в регистр 3 и установка в исходное состояние триггеров 1.1 — l.п, затем на вход Зп синхронизации устройства подаются синхроимпульсы.

После установки в исходное состояние устройства на информационном входе триггера .1 присутствует информация, поступающая с выхода триггера 1.п, на информационных входах триггеров 1.2 — 1.п присутствует информация, образованная как результат сложения по модулю два сигналов с выходов предыдущих триггеров и сигнала, присутствующего на выходах элементов И

2.1 — 2.n — 1 соответственно первого блока 2 элементов И, образованных как результат логической операции И, выходов регистра 3 и выхода триггера l.ÿ. После первого синхросигнала, поданного на вход Зп устройства, соответствующая информация будет записана в триггеры 1.1 — 1я.

На информационных входах триггеров

1.1 — l.n установятся новые логические состояния, образованные в полном соответствии с описанным. В результате подачи синхросигналов на вход Зп устройства на выходах

2n — 3n — 1 устройства формируются псевдослучайные двоичные последовательности, обладающие свойствами, определяемыми выбранным видом образующего полинома, т. е. видом обратных связей. После получения псевдослучайной последовательности нужной длины работа устройства заканчивается.

При необходимости получения псевдослучайных последовательностей с другими свойствами на входы 1 — n — 1 устройства подается соответствующая двоичная комбинация, далее работа . устройства происходит аналогично описанному.

В режиме сигнатурного анализатора на вход 3n+1 управления режимом работы устройства подается уровень логической единицы, запись информации об обратных связях в регистр 3, установка триггеров 1.1—

l.n в исходное состояние происходит точно также как при работе устройства в режиме генератора. После установки в исходное состояние устройства на информационном входе триггера 1.1 присутствует информация, образованная как результат сложения по модулю два сигнала с входа и устройства и выхода триггера l.п, на информационных входах триггеров 1.2 — l.n присутствует информация, образованная как результат сложения по модулю два сигналов с входов и+ 1 — 2n — 1 устройства соответственно, выходов предыдущих триггеров и сигнала, присутствующего на выходе элементов И

2.1 — 2n — 1 соответственно первого блока 2 элементов И, образованных как результат логической операции И выходов регистра 3 и выхода триггера l.п. После первого синхросигнала, поданного на вход Зп устройства, 1467750

Составитель С. Кулишин

Редактор J1. Зайпева Техред И. Верес Корректор I. Пилипенко

Заказ !2!3!55 Тираж 879 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям прн ГКНТ СССР! !3035, Москва, 7K — 35, Раушская наб., д. 4, 5

Производственно-издательский комбинат «Патент», г. Ужгород, ул. Гагарина, !Ol соответствующая информация будет записана в триггеры 1.1 — !.и. На информационных входах триггеров 1.1 — 1.и установятся новые логические состояния, образованные в полном соответствии с описанным. Таким образом, с определенной тактовой частотой на входы n — 2n — 1 устройства подаются двоичные сигналы, представляющие собой анализируемый цифровой поток данных. С такой же частотой, но с некоторой задержкой относительно анализируемой информации на вход 3п синхронизации устройства, подаются сигналы синхронизации. Когда весь цифровой поток данных будет исчерпан, на выходах 2а — 3n — 1 устройства будет присутствовать информация, представляющая собой сигнатуру. На этом работа устройства заканчивается. При необходимости обеспечения работы устройства с другим видом обратных связей в регистр 3 может быть записана новая информация. Работа устройства с новым видом обратных связей аналогична описанному.

Устройство за счет возможности изменения вида обратных связей позволяет формировать тактовые последовательности с различными свойствами. Данная особенность устройства делает более широкими его функциональные возможности, так как при этом можно обеспечить полноту функциональных тестов для множества объектов, характеризующихся индивидуальными требованиями к свойствам псевдослучайных тестовых воздействий, подаваемых на их входы, тогда как устройство с фиксированной обратной связью какого-либо вида формирует тестовые последовательности оптимальные в смысле полноты контроля лишь для ограниченного класса контролируемых объектов.

Технико-экономические преимущества анализатора в сравнении с известным определяются снижением трудоемкости работ по обеспечению контроля логических блоков и микросхем разного типа за счет упрощения подготовки, тестирующего оборудования при переходе с одного типа контролируемого объекта на другой. Такая подготовка

40 сводится лишь к изменению информации, подаваемой на входы 1 — и — устройства.

Формула изобретения

Многоканальный анализатор, содержащий триггеры, первую группу элементов

ИСКЛ ЮЧАЮШЕЕ ИЛИ, причем выход каждого триггера, кроме последнего, соединен с первы м входом соответствующего элемента ИСКЛ ЮЧА ЮЩЕЕ ИЛ И, orëè÷ аюи!ийся тем, что, с целью расширения класса контролируемых объектов, в анализатор введены регистр, первая и вторая группы элементов И, вторая группа элементов

ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, причем выход элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с информационным входом первого триггера, информационные входы регистра являются первой группой информационных входов анализатора, вход синхронизации регистра соединен с S-входом первого триггера и К-входами остальных триггеров и является входом установки в исходное состояние анализатора, выходы регистра соединены с первыми входами соответствуюгцих элементов И первой группы, вторые входы которых соединены с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выходом последнего триггера, выходы элементов И первой группы соединены с первыми входами элементов

ИСКЛЮЧАЮЩЕЕ ИЛИ второй группы, вторые входы которых подключены к выходам соответствующих элементов ИСКЛ ЮЧАЮЩЕЕ ИЛИ первой группы, выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ второй группы соединены с информационными входами соответствующих триггеров, вторые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ первой группы и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с выходами соответствующих элементов И второй группы, первые входы которых являются второй группой информационных входов анализатора, вторые входы элементов И второй группы являются входом задания режима анализатора, входы синхронизации триггеров являются синхровходом анализатора, выходы триггеров являются информационными выходами анализатора.