Устройство для контроля дискретных каналов связи
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи. Цель изобретения - сокращение времени контроля при резких изменениях качества канала связи. Устр-во содержит анализатор 1 принимаемых сигналов, счетчики ошибок 2 и 3, блок сравнения 4, дешифратор 5 циклов измерения, реверсивный счетчик 6, дешифратор 7 номеров состояния, блок 8 регистров задания чисел, блок 9 импульсных линий задержки, элементы ИЛИ 10-12, счетчик 13 импульсов. Цель достигается введением в устр-во элементов задержки 14 и 16, элемента ИЛИ 15 и элемента И 17. Принятие решения о переходе в худшее состояние осуществляется непосредственно при выполнении условия ,.,i ( текущее значение числа ошибок в канале связи ; N,,,, -- предельное число ошибок), не дожидаясь, когда закончится заданный интервал контроля Г,, что повышает достоверность результатов контроля. При этом наибольший эффект достигается при резких изменениях качества канала связи. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51) 4 Н 04 В 3/46
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCHOMV СВИДЕТЕЛЬСТВУ циклов измерения, реверсивный счетчик 6, дешифратор 7 номеров состояния, блок 8 регистров задания чисел, блок 9 импульсных линий задержки, элементы ИЛИ 10 — 12, счетчик 13 импульсов. Цель достигается введением в устр-во элементов задержки 14 и 16, элемента ИЛИ 15 и элемента И 17. Принятие решения о переходе в худшее состояние осуществляется непосредственно при выполнении условия Л N;; i (У," — текущее значение числа ошибок в канале связи; N,, предельное число ошибок), не дожидаясь, когда закончится заданный интервал контроля Т;, что повышает достоверность результатов контроля. При этом наибольший эффект достигается при резких изменениях качества канала связи. 1 ил.
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
rlPPt ГКНТ СССР (6) ) ) 223379 (2I) 4157422/24-09 (22) 02.12.86 (46) 23.03.89. Бюл. № 11 (72) В. Н. Авдеев, Н. С. Жигулев, В. В. Симакин и Е. Н. Хохлачев (53) 62! 396.664 (088.8) (56) Авторское свидетельство СССР № 1223379, кл. Н 04 В 3/46, 1986. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ
ДИСКРЕТНЪ|Х КАНАЛОВ СВЯЗИ (57) Изобретение относится к электросвязи.
Цель изобретения — сокращение времени контроля при резких изменениях качества канала связи. Устр-во содержит анализатор принимаемых сигналов, счетчики ошибок 2 и 3, блок сравнения 4, дешифратор 5
»ЯО„» 1467762 A 2
1467762
1О
20
Изооретение относится к электросвязи, может быть использовано в аппаратуре контроля дискретных каналов связи и является усовершенствованием изобретения по авт. св. Хо 1223379.
Цель изобретения — сокращение времени контроля при резких изменениях качества канала связи.
На чертеже представлена структурная электрическая схема устройства для контроля дискретных каналов связи.
Устройство содержит анализатор 1 принимаемых сигналов, первый 2 и второй 3 счетчики ошибок, блок 4 сравнения, дешифратор 5 циклов измерения, реверсивный счетчик 6, дешифратор 7 номеров состояния, блок 8 регистров задания чисел, блок 9 им.пульсных линий задержки, первый 10, второй 11 и третий 12 элементы ИЛИ, счетчик 13 импульсов, первый элемент 14 задержки, четвертый элемент ИЛИ 15, второй элемент 16 задержки и элемент И 17.
Устройство работает следующим образом.
Выбрано и квазистационарных состояний в течение которых статистические свойства канала связи считаются неизменными. Качеству i-го состояния канала соответствуют определенные длительности времени контроля: Т, — для определения момента перехода в (i — 1) -е («худшее») состояние, задаваемое одной из и импульсных линий задержки блока 9 импульсных линий задержки;ИТ, — для определения момента перехода в (i+1) -е («лучшее») состояние канала
Кроме того, заданы пределы числа ошибок для принятия решения о переходе изi-rc в (!---1)-е или (I+!)-е состояния: N;; и
N,;, соответственно, записанные в одном из п регистров блока 8 регистров задания чисел.
Сигналы об обнаруженных ошибках с выхода анализатора 1 поступают на информацио ные входы первого 2 и второго 3 счетчиков ошибок, а также на вход первого элемента 14 задержки, время 1 „задержки которого равно времени срабатывания первого счетчика 2 ошибок. Через время 4,, равное времени записи сигнала ошибки в счетчик 2 ошибок, с выхода первого элемента 14 задержки через четвертый элемент ИЛИ 15 на считывающий вход первого счетчика 2 ошибок поступает сигнал и подсчитанное первым счетчиком 2 ошибок текущее значение числа ошибок в канале связи N," перезаписывается в блок 4 сравнения, где сравнивается с пределом числа ошибок N, При выполнении условия N;(N;; на втором выходе дешифратора 5 циклов измерений появляется импульс, который поступает на вход элемента И 17. При отсутствии сигнала на другом входе элемента И 17 он оказывается закрытым и изменений в состоянии блоков устройства не происходит. Сигнал на втором входе элемента И 17 не появ25
55 ляется в течение времени контроля Т;. По окончании времени контроля Т; на -выходе блока 9 импульсных линий задержки появляется импульс, который через второй 11 и четвертый 15 элементы ИЛИ поступает на считывающий вход первого счетчика 2 ошибок, а через второй элемент ИЛИ 11— на информационный вход счетчика !3 импульсов и на вход второго элемента 16 задержки, время задержки которого 4 равно сумме времен срабатывания блока 4 сравнения и дешифратора 5 циклов измерения.
Через указанное время на первом и втором входах элемента И 17 появляются импульсы и импульс с его выхода поступает на установочный вход реверсивного счетчика 6 и через третий элемент ИЛИ 12 на установочные входы первого счетчика 2 ошибок и блока 4 сравнения, в результате чего первый счетчик 2 ошибок и блок 4 сравнения обнуляются, а реверсивный счетчик 6 остается вi-м состоянии. Сигнал с реверсивного счетчика 6, соответствующий i- м у состоянию канала, поступает на вход устройства передачи данных, которое в этом случае остается в прежнем режиме работы, и на вход дешифратора 7 номеров состояния, сигнал с -го выхода которого поступает на i-e выходы блока 8 регистров задания чисел и блока 9 импульсных линий задержки. С -го регистра блока 8 регистров задания чисел в блок 4 сравнения записываются прежние значения
N;; i и М;;+, а через -ю имг!ульсную линию задержки блока 9 по истечении времени Т; через второй 11 и четвертый 15 элементы
ИЛИ поступает импульс на считывающий вход первого счетчика 2 ошибок, а через второй элемент ИЛИ 1 — на информационный вход счетчика 13 импульсов и на вход второго элемента 16 задержки.
Если за К последовательных измерений длительностью Т, на выборках число ошибок, подсчитанное первым счетчиком 2 ошибок, не превышает предельного числа ошибок
N; для принятия решения о переходе из
i-го в (1 — 1)-е состояние, то по приходу К-го импульса на вход счетчика 13 импульсов, рассчитанного на (К вЂ” 1) импульс, счетчик
13 переполняется и с его выхода переполнения поступает импульс на считывающий вход второго счетчика 3 ошибок, с выхода которого подсчитанное за время kT; число
os) ошибок N; переписывается в блок 4 сравнения, где сравнивается с пределом числа ошибок N,;+ для принятия решения о переходе из -го в (i+I)-e состояние. При Л", ( (N;,+i на третьем выходе дешифратора 5 циклов измерения появляется импульс, который поступает на вход суммирования реверсивного счетчика 6, через первый элемент
ИЛИ 10 — на установочные входы второго счетчика 3 ошибок и счетчика 13 импульсов, а через первый 10 и третий 12 элементы
ИЛИ вЂ” на установочные входы блока 4
1467762
Формула изобретения
Составитель Н. Месяшная
Редактор И. Шмакова Техред И. Верес Корректор М. Самборская
Заказ 12 I 4/55 Типаж 627 Г1одписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР ! 13035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Производственно-издательский комбинат «Патент», г. Ужгород, ул. Гагарина. IOI сравнения и первого счетчика 2 ошибок, в результате чего первый 2 и второй 3 счетчики ошибок, счетчик 13 импульсов, блок 4 сравнения обнуляются, а реверсивный счетчик 6 переводится в (i+1) -е состояние. Сигнал с реверсивного счетчика 6,соответствующий (i+1.)-му состоянию канала, поступает на выход устройства (для перенастройки ап- . паратуры передачи данных на (+1) -й режим работы) и на вход дешифратора 7 номеров состояния, сигнал с (i+1)-ro выхода которого поступает на (i+1)-е входы блока 8 регистров задания чисел и блока 9 импульсных линий задержки. С (i+1)-ro регистра блока 8 регистров задания чисел в блок 4 сравнения записываются значения N;q, и
N;y ;yg, а через (i+ 1 )-ю импульсную линию задержки блока 9 по истечении времени Ti+I через второй l I и четвертый 15 элементы
ИЛИ поступает импульс на считывающий вход первого счетчика 2 ошибок, а через первый элемент ИЛИ 11 — на информационный вход счетчика 13 ошибок и вход второго элемента 16 задержки.
При выполнении условия N;)N; на первом выходе дешифратора 5 циклов измерения появляется импульс, который поступает на вход вычитания реверсивного счетчика 6 и через первый элемент ИЛИ 10 на установочные входы второго счетчика 3 ошибок и счетчика !3 импульсов, а через первый 10 и третий 12 элементы ИЛИ вЂ” на установочные входы первого счетчика 2 ошибок и блока 4 сравнения, в результате чего первый 2 и второй 3 счетчики ошибок, счетчик 13 импульсов и блок 4 сравнения обнуляются, а реверсивный счетчик 6 переводится в (i — 1)е состояние. Сигнал с реверсивного счетчика 6, соответствующий (— 1)-му состоянию канала, поступает на выход устройства (например, в аппаратуру передачи данных для ее перенастройки на (/ — 1) -й режим работы), и на вход дешифратора 7 номера состояния, сигнал с (/ — 1) -го выхода которого поступает на (i — 1)-е входы блока 8 регистров задания чисел и блока 9 импульсных линий задержки. С (/ — 1) -го регистра блока 8 регистров задания чисел в блок 4 сравнения записываются значения N; ; и Ф;
Таким образом, принятие решения о переходе в «худшее» состояние осуществляется непосредственно при выполнении условия
Л/ N;;, не дожидаясь, когда закончится заданный интервал контроля Т;, что повыша1 ет достоверность результатов контроля. При этом наибольший эффект достигается при резких изменениях качества канала связи.
20 Устройство для контроля дискретных каналов связи по авт. св. № 1223379, отличающееся тем, что, с целью сокращения времени контроля при резких изменениях качества канала связи, введены последова тельно соединенные первый элемент задержки, вход которого соединен с выходом анализатора принимаемых сигналов, и четвертый элемент ИЛИ, второй вход которого соединен с выходом второго элемента ИЛИ, а выход подключен к считывающему входу
30 первого счетчика ошибок, последовательно соединенные второй элемент задержки, вход которого соединен с выходом второго элемента ИЛИ, и элемент И, второй вход которого соединен с вторым выходом дешифратора циклов измерения, а выход подключен к ус35 тановочному входу реверсивного счетчика и первому входу третьего элемента ИЛИ.