Резервированное вычислительное устройство

Реферат

 

1. Резервированное вычислительное устройство, содержащее генератор импульсов, элемент запрета, мультиплексор, блок управления, два блока памяти, процессор, информационный выход и выход обращения которого соединены с одноименными входами блоков памяти, информационные выходы которых через мультиплексор подсоединены к информационному входу процессора, первый и второй управляющие выходы блока управления соединены с соответствующими входами элемента запрета и мультиплексора, а синхровход - с первым выходом генератора импульсов, второй выход которого соединен со вторым входом элемента запрета, выход которого соединен с синхровходом процессора, отличающееся тем, что, с целью повышения надежности устройства, оно дополнительно содержит элемент И, элемент ИЛИ и дешифратор, входы которого подключены к шинам контроля блоков памяти и ко входам элемента ИЛИ, выход которого соединен с первым входом блока управления, первый и второй выходы дешифратора подключены соответственно к второму и третьему входам блока управления, первый вход элемента И соединен с контрольной шиной второго блока памяти, второй вход - со вторым выходом блока управления, а выход - с четвертым входом блока управления.

2. Устройство по п.1, отличающееся тем, что блок управления содержит элемент И, счетчик и два триггера, первый вход первого триггера соединен с первым входом блока, второй вход которого соединен через элемент И со вторым входом первого триггера, третий вход которого соединен с третьим входом второго триггера, со счетным входом счетчика и с синхровходом блока, первый управляющий выход которого соединен с выходом первого триггера и входом запуска счетчика, выход которого подключен к второму входу элемента И, второй управляющий выход блока соединен с выходом второго триггера, первый вход которого соединен с третьим входом блока, а второй вход - с четвертым его входом.