Цифровое устройство задержки
Иллюстрации
Показать всеРеферат
Изобретение относится к измерительной и вычислительной технике и может быть использовано при построении цифровых фильтров, в ревербераторах, для получения широкого набора звуковых эффектов. Цель изобретения - расширение области применения устройства путем формирования им задержек по нескольким каналам. Поставленная цель достигается тем, что устройство содержит арифметико-логический блок 5, второй счетчик 1, регистры 8-10, блок 3 хранения коэффициентов задержки, дешифратор 4 с соответствующими связями. Количество каналов определяется разрядностью счетчика 1, а задержка по каждому каналу - информацией, хранящейся в блоке 3. В результате информация, поступающая на вход блока 6, задерживается на заданное количество тактов по каждому каналу. 1 ил.
1223 А1
СОЮЗ СОВЕТСКИХ сощмлистических
РЕСПУБЛИК (}9) (11) (5у 4 С 11 С 19/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ ГОСУДАРСТВЕННЫЙ КОМИТЕТ по изоБРетаниям и отнРытиям
ПРИ П1НТ СССР
Н АВТОРСИОМУ СВИД=ТЕЛЬСТВУ (21) 4295910/24-24 (22) 10.08.87 (46) 07.04.89. Бюл. И 13 (72) В.Г.Брыч, Я.И.Костик, В.В.Древняк и Н.В.Яворский (53). 681.327.6 (088 ° 8) (56) Авторское свидетельство СССР
Ф 1119077, кл. G 11 С 19/00, 1982.
Авторское свидетельство СССР
В 1411831, кл. G 11 С 19/00, 1987. (54) ЦИФРОВОЕ УСТРОЙСТВО ЗАДЕРЖКИ (57) Изобретение относится к измерительной и вычислительной технике и может быть использовано при построении цифровых фильтров в ревербераторах, для получения широкого набора звуковых эффектов. Цель изобретения— расширение области применения устройства путем формирования им задержек по нескольким каналам. Поставленная цель достигается тем, что устройство содержит арифметико-логический блок
5, второй счетчик 1, регистры 8-10, блок 3 хранения коэффициентов задержки, дешифратор 4 с соответствующими связями. Количество каналов определяется разрядностью счетчика 1 а задержка по каждому каналу — информацией, хранящейся в блоке 3 ° В результате информация, поступающая на вход блока 6, задерживается на заданное количество тактов по каждому каналу. 1 ил.
1471223
Изобретение относится к измери тельной и вычислительной технике и может быть использовано при построении цифровых фильтров, и ревербераторах, для получения широкого набора звуковых эффектов.
Цель изобретения — расширение области применения устройства за счет формирования задержек по нескольким 1р каналам.
На чертеже приведена функциональная схема многоканального цифрового устронства задержки .
Устройство содержит первый и второй счетчики 1 и 2, блок 3 хранения коэффициентов задержки, дешифратор 4, арифметико-логический блок 5, блок 6 памяти и блок 7 регистров 8-10.
Тактовый вход устройства является 20 счетным входом счетчика 1, .информаци. онная емкость которого соответствует количеству обрабатываемых каналов.
Количество переполнений счетчика фиксируется в счетчике 2. В блоке 3, 25
-который может быть выполнен на ПЗУ, хранятся коэффициенты задержек для каждого обрабатываемого канала. Пер- вый выходной разряд дешифратора 4 управляет работой блока 5 и устанав- 30 ливает режим, считывания или записи для блока 6 памяти.
Группа выходов дешифратора 4 управляет попеременной перезаписью, по каядому тактовому импульсу, кода с выхода блока 6 памяти в один из выходов регистров 8-10. Блок 5, в зависимости от состояния первого выходного разряда дешифратора 4, выполняет функции вычитания (суммирования) из @> числа зафиксированного в счетчике 2 числа с выхода блока 3 mm устанавливает на адресном входе блока 6 код с выхода счетчика 2.
Устройство работает следующим об- <> разом.
Б момент, когда счетчик 1 находится в нулевом состоянии, на первом выходном разряде дешфиратора 4 устанавливается значение логической 1", по которому блок 6 памяти переводит-ся в режим записи и на его адресном входе через блок 5 устанавливается код с выхода счетчика 2. Тактовым импульсом данные с информационного входа устройства записываются в блок
6 памяти по адресу с выхода счетчика
2. Следующий тактовый импульс устанавливает код единицы на выходе счетчика t. При этом логическая 1 появляется на втором выходе дешифратора
4, блок 5 переводится в режим вычитания, блок 6 памяти переходит в режим считывания, а на управляющем входе регистра 8 появляется сигнал, разрешающий запись.
По тактовому импульсу данные, адрес которых соответствует разности кодов с выхода счетчика 2 и блока 3, считываются из блока 6. памяти и перезаписываются в регистр 8 . Та же динамика работы повторяется и но приходу следующего тактового импульса с той лишь разницей, что в счетчике 1 устанавливается код двойки, из блока 6 памяти считываются данные по адресу, равному разности кода с выхода счетчика 2 и кода задержки, соответствующего второму каналу, и эти данные переэаписываются в регистр 9. Такое чтение информации из блока 6 памяти продолжается до тех пор, пока после прихода очередного тактового импульса данные по последнему каналу запишутся в регистр 10 и произойдет переполнение счетчика 1. Счетчик 1 обнуляется, а содержимое счетчика 2 увеличчвается на единицу и новая информация но коду с выхода счетчика 2 за,писывается в блок памяти. После чего опять повторяется цикл считывания задержанной информации по всем каналам и т1де
Максимальная глубина задержки устройства определяется информационной емкостью счетчика 2 и блока 6 памяти.
Быстродействие предлагаемого устройства определяется временем считывания информации и количеством обрабатываемых каналов.
Формула и з о б р е т е н и я
Цифровое устройство задержки, содержащее первый счетчик, блок памяти, информационный вход которого является информационным входом устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства за счет формирования задержек пз нескольким каналам, оно содержит арифметико-логический блок, регистры, блок хранения коэффициентов задержки, дешифратор, второй счетчик, счетный вход которого является тактовым входом устройства и
1471223
Составитель С.Королев
Редактор А.Мотыль Техред Л.Сердюкова Корректор С.Черни
Заказ 1612/52 Тираж 558 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Иосква, Ж-35, Раушская наб., д. 4/5
Производственно -издательский комбинат "Патент", г.ужгород, ул. Гагарина, 101 соединен с входом выборки блока памяти и тактовыми входами регистров, информационные выходы второго счетчика соединены с соответствующими входами дешифратора и блока хранения коэффициентов задержки, выход переполнения второго .счетчика соединен со счетным входом первого счетчика, выход которого соединен с первым информацион- 1ð ным входом арифметико-логического блока, второй информационный вход которого соединен с выходом блока хранения коэффициентов задержки, а вход управления режимом работы - с входом разрешения записи блока памяти и выходом дешифратора, группы выходов которого соединены с входами выборки соответствующих регистров, выходы которых являются выходами устройства а информационные входы соединены с соответствующими выходами блока памяти, адресные входы которо1го соединены с соответствующими выходами арифметико-логического блока.