Устройство для отображения информации на экране электронно- лучевой трубки
Иллюстрации
Показать всеРеферат
Изобретение относится к области автоматики и вычислительной технике и может быть использовано в устройствах отображения информации. Целью изобретения является повышение точности устройства. Поставленная цель достигается тем, что в устройство, содержащее электронно-лучевую трубку 1, блок 2 сопряжения, блок 3 управления, первый блок 4 памяти, первый и второй цифроаналоговые преобразователи 5, 6, знакогенератор 7, первый и второй усилители 8, 9 и отклоняющую систему 10, введены второй и третий блоки 11, 12 памяти, первый и второй блоки 13, 14 вычитания с их связями. По сигналу с блока 3 управления из блоков 13, 14 вычитания в блоки 11, 12 памяти заносится разность напряжения, равная "дрейфу нуля", которая затем корректирует величину выходного тока усилителей 7, 8, поступающего на отклоняющую систему 10. 1 з.п. ф-лы, 6 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
А1
„„Я0„„147294 (51)4 G 09 G 1/08
ОПИСЛНИК ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4297003/24-24
Ф р (22) 24.08.87 (46) 15.04.89. Бюл. № 14 (72) П.Н. Телень (53) 681.327.11(088.8) (56) Патент США ¹ 3614764, кл. 340/324А, опублик. 197!.
Авторское свидетельство СССР № 1070599, кл. G G 1/08, 1982. (54) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ ЭЛЕКТРОННО-ЛУЧЕВОЙ ТРУБКИ
,57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах отображения информации. Целью изобретения является повыщение точности устройсгва. Поставленная цель достигается тем, что в устройство, содержащее электронно — лучевую трубку 1, блок 2 сопряжения, блок 3 управления, первый блок 4 памяти, первый и второй цифроаналоговые преобразователи 5,6, знакогенератор 7, первый и второй усилители 8, 9 и отклоняющую систему 10, введены второй и третий блоки 11, 12 памяти, первый и второй блоки 13, 14 вычитания с их связями.
По сигналу с блока 3 управления из блоков 13, 14 вычитания в блоки 11, 12 памяти заносится разность напряжения, равная дрейфу нуля", которая затем корректирует величину выходного тока усилителей 7,8, поступающего на отклоняющую систему 10. 1 з.п. ф-лы, 6 ил.
147294!
Изобретение относится к автоматике и вычислительной технике и может бьггь использовано в устройствах, отображения информации, построенных на электронно-лучевых трубках (ЭЛТ).
Целью изобретения является повышение точности устройства за счет исключения дрейфа нуля тракта формирования отклоняющих сигналов ЭЛТ. 10
На фиг.l представлена структурная схема устройства; на фиг. 2 — функциональная схема блока сопряжения; на фиг ° 3 — функциональная схема блока управления; на фиг. 4 — упрощен- 15 ная временная диаграмма работы блока управления; на фиг, 5 — функциональная схема первого блока памяти; на фиг. 6 — функциональная схема первого (второго ) усилителя.
Устройство (фиг. 1) содержит ЭЛТ 1, блок 2 сопряжения, блок 3 управления, первый блок 4 памяти, первый цифроаналоговый преобразователь (ЦАП) 5, второй цифроаналоговый преобразова- 25 тель (ЦАП) 6, знакогенератор 7, первый усилитель 8, второй усилитель 9, отклоняющую систему !О, второй блок
11 памяти, третий блок 1 2 памяти, первый блок .13 вычитания и второй 30 блок 14 вычитания.
На фиг.) обозначены: 1 5 — информационный вход блока 2 сопряжения;
16 — первый выход блока 2 сопряжения; 17 — второй выход блока сопря- . жения; !8 — первый выход блока 3 управления: 19 — третий выход блока 2 сопряжения; 20 — второй выход блока 3 управления; 21 — третий выход блока 3 управления; 22 — четвертый 40 выход блока 3 управления; 23 — выход знакогенератора;; 24 — первый выход первого блока 4 памяти; 25 — второй выход первого блока 4 памяти; 26 третий выход первого блока 4 памяти; 45
27 — выход первого ЦАП 5; 28 — выход второго ЦАП 6; 29 — первый выход первого усилителя 8; 30 — первый выход второго усилителя 9; 31 и 32— второй и третий выходы первого усилителя 8; 33 и 34 — второй и третий выходы второго усилителя 9; 35 = выход первого блока 13 вычитания; 36 выход второго блока вычитания; 37 пятый выход блока 3 управления; 38 выход второго блока памяти; 39 — выход третьего блока памяти, Блок 2 сопряжения (фиг.2) служит для асинхронной связи с источником г информации и содержит триггер 40, первый элемент И 41, первый элемент
ИЛИ 42, второй элемент И 43, RS-триггер 44, блок 45 контроля, второй элемент ИЛИ 46, синхронизатор 47 и коммутатор 48.
Блок 3 управления,фиг.3) обеспечивает прием и отображение принимаемой информации, а также вырабатывает управляющие сигналы для коррекции нулевых уровней координатных усилителей. Блок 3 управления содержит счетчик 49, первый триггер 50, первый элемент И 51, второй триггер 52, первый элемент 53 задержки, третий триггер 54, второй элемент 55 задержки, первый элемент ИЛИ 56,второй элемент
ИЛИ 57, второй элемент И 58 ðàñïðåäåлитель 59 импульсов, третий, четвертый и пятый элементы ИЛИ 60-62, третий элемент 63 задержки, третий элемент И 64, четвертый элемент 65 задержки, пятый элемент 66 задержки, шестой элемент ИЛИ 67 и генератор 68 тактовых импульсов., Блок 4 памяти (фиг. 4) предназначен для записи, хранения и выдачи дискретной информации для отображения и содержит распределитель 69 за— писи и распределитель 70 считывания, первый блок 71 элементов И, содержащий n n элементов И, блок 72 тригге— ров, содержащий пкп триггеров, блок
73 элементов И, содержащий и! п элементов И и блок 74 элементов ИЛИ.
Усилители 8 и 9 преобразуют входные напряжения в токи отклоняющей системы 10. Каждый из усилителей 8 и 9, например, по координате Х содержит согласующий усилитель 75, предварительные усилители 76 и 77 и усили-тели 78 и 79 мощности (тока), выполненные на транзисторах, Пассивные элементы (резисторы )80-90 обеспечивают необходимый режим работы усилителя 8.
Блок 2 сопряжения функционирует следующим образом.
По сигналу "Сброс общий" (CO) с выхода 20 триггер 40 переключается и на одну из цепей выхода 16 выдается сигнал "Готовность приемника" (ГП) . На одной из цепей входа 15 мо11 жет быть установлен сигнал Готовность источника (ГИ), который поступает на один из входов элемента
И 41. При отсутствии сигнала УИ на выходе элемента ИЛИ 42 устанавливает1472941 ся высокий уровень. Таким образом, на все входы элемента И 41 поступают сигналы с высоким уровнем, в том числе и тактовые импульсы (ТИ), которые поступают с выхода блока 3 управч
5 ления . Элемент И 4 срабатывает, и тактовый импульс через элемент И 43, подготовленный сигналом высокого уровня с нулевого выхода триггера 44, lð устанавливает его в единичное состояние. Сигнал управления приемника (УП) с единичного выхода триггера 44 поступает на выход 16, В ответ на этот сигнал от источника данных на вход 15
15 выдается сигнал УИ и код информа— ции lр...np. По сигналам УИ с входа
15 и тактовым импульсам (ТИ) с входа 21 синхронизатор 47 вырабатывает сигнал "Ввод". Приходящий из внешне- 20
ro устройства код lр...np контролируется на нечетность в блоке 45 контроля. При неисправности внешнего устройства ипи линии связи блок 45 вырабатывает сигнал ошибки (Olll). На выхо- 25 де инвертора 46 появляется сигнал, запирающий коммутатор 48. Ложная информация не поступает на отображение.
При контроле информации, поступающей из внешнего устройства, на нечет- 30 ность блок контроля можно выполнить на микросхеме 564СА1, которая представляет собой сумматор по модулю 2 для двенадцати разрядов. При отсутствии сигнала ОШ коммутатор 48 пропускает код lр...np на выход 19 для ввода в блок 4 памяти. Следующий сигнал УП формируется при снятом сигнале УИ. Процесс передачи повторяется.
После передачи всего сообщения от ис- 4р точника поступает сигнал "Конец передачи" (КП), приводящий схему блока 2 сопряжения в исходное состояние. Сигнал КП с выхода 17 выдается на блок
3 управления. Синхронизатор 47 обес- 45 печивает привязку входных сигналов
УИ к тактовой частоте и формирование сигнала "Ввод" для приема данных.
Блок 3 управления функционирует следующим образом.
При включении питания в блоке 3 управления формируется разовый импульс "И.Вкл." который через элемент
ИЛИ 56 поступает на вторые входы триггеров 50,52 и 54, Триггер 50 переключается в состояние "0", запрещая прохождение через элемент И 51 сигнала "И.Вкл." с выхода элемента
ИЛИ 62, задержанного на элементе 63 задержки (время задержки определяется временем переключения триггера 50), и ра зрешая прохождение тактовых импульсов с генератора 68 через элемент И 58 на счетный вход счетчика 49, которьп отсчитывает время, по истечении которого необхо-,лмо включать коррекцию усилителей (обычно
20-30 мс) .
Одновременно сигнал "И.Вкл," переводит в состояние "0" триггер 54, а триггер 52, в состояние "1", при этом триггер 52 разрешает прохождение через элемент И 64 сигналов КП, поступающих с выхода !7, а триггер
54 снимает сигнал с вьгхода 37.
Кроме того, с выхода элемента
ИЛИ 62 сигнал "11,Вкл." поступает на выход 20 в качестве сгп нана 00.
В ответ на сигнал СО (после обмена с внешним источником) на блок 3 управления приходит импульс КП, который с выхода 17 поступает на второй вход элемента И 64. Так как на первом входе элемента И 64 присутствует уровень "l", то на выходе элемента И 64 формируется сигнал, который через элементы ИЛИ 57 и 67 поступает на выход 18 для вызова из блока 4 памяти кода координат, Кроме того, сигнал с выхода элемента ИЛИ 57 подается на элемент 65 задержки (время задержки определяется временем установления координаты и обычно составляет 30-50 мкс), с выхода которо= го через элементы ИЛИ 61 и 67 поступает на выход 18 для вызова из блока 4 памяти кода первого знака формуляра, а задержанньп на элементе 66 сигнал с выхода элемента ИЛИ 61 поступает на выход 22 для синхронизации знакогенератора 7.. Время задержки составляет несколько микросекунд и определяется работой знакогенератора 7. Коды следующих знаков в формуляре будут вызываться -из блока 4 памяти сигналами конца записи (СКЗ), которые поступают из знакогенератора 7 по шине 23 на распределитель 59, С выхода распределителя 59 1,,.. ...,n-1-е СКЗ через элементы ИЛИ 60, 61 и 67 поступают на выход 18, По" следний и-й СК3 (СКЗ последнего знака в формуляре) через элемент ИЛИ 62 и элемент 63 задержки поступает на вход элемента И 5! (на выход элемента И 51 СК3 не проходит, так как на второй вход его подан низкий уровень
5 !4 напряжения с триггера 50) и на выход
20 в качестве сигнала СО, В ответ nal
СО приходит очередной КП, Процесс обмена и отображения повторяется до тех пор„ пока счетчик 49 »е отсчитает время 20-30 мс, Импульс переполнения счетчика 49 переключает триггер
50 в состояние "1", запрещая! прохождение тактовых импульсов с выхода генератора 68 через элемент И 58 на счетный вход счечика 49 и подготавливая элемент И 51 к работе. Одновременно сигнал переполнения счечика 49 переведет его в исходное состояние.
Очередной СО (последний CK3) через элемент ИЛИ 62 и выход 20 сбрасывает ЦАП 5, ЦАП 6, все триггеры и регистры блока 4 памяти в исходное состояние и запускает в работу блок 2 сопряжения. Запись в блок 4 памяти происходит, а считывания нет, так как КП через элемент 64 не проходит по той причине, что СО, задержанный на элементе 63 задержки и совпавший на элементе И 51 с ")" с триггера 50, переключает триггер 52 в состояние
0", которое не позволяет пройти КП дальше в схему. Процесс отображения приостанавливается, так как нет КП, нет вызова информации из блока 4 памяти (луч ЭЛТ заперт), Сигнал с выхода элемента И 51 поступает также на элемент 53 задержки, где задерживается на время, необхо— димое для установки луча ЗЛТ в центр экрана, и переключает триггер 54 в состояние "1". Уровень "1" поступает на выход 37 для включения коррекции усилителей.
Одновременно с выхода элемента 53 задержки сигнал подается на элемент
55 задержки, где задерживается на время, необходимое для запоминания корректирующего сигнала (обычно время запоминания составляет несколько микросекунд )и через элемент ИЛИ 56 переключает триггер 50 в состояние
"0", триггер 52 — в состояние "1", триггер 54 — в состояние "0", в результате триггер 50 блокирует элемент И 51 и подготавливает элемент
И 58 (счетчик 49 начинает отсчитывать 20-30 мс следующего интервала времени), триггер 52 подготавливает элемент И 64 для приема очередно го импульса КП, а триггер 54 снимает с выхода 37 сигнал разрешения коррекции чсилителей.
72941 6
Кроме того, импульс с выхода элемента 55 задержки через элементы
ИЛИ 57 и 67 поступает на выход 18 для вызова из блока 4 памяти кода очеред5 ной координаты, я с выходя элемента
ИЛИ 57 через элемент 65 задержки, элементы ИЛИ 61 и 67 — на выход 18 для вызова кода первого знака формуляра координаты. Цальше процесс отображения и обмена информацией повторя ется .
Блок 4 памяти осуществляет запись, хранение и выдачу информации для отображения. Сигналы "Ввод" с выхода 19 поступают на вход распределителя 69 записи,а разрядная информация lp... ...np — на первые входы блока 7) соответствующих элементов И 1-1, ...,l-n, n-l,...,n-n, на вторые входы которых поступают импульсы с распределителя 69 ° Там, где происходит совпадение, на выходе соответствующего элемента И появится сигнал, ко25 торый установит один из триггеров
1 -1,...,)-n, п-l,...,n-n блока 72 в единичное состояние. Сигнал "1" с выхода каждого триггера блока 72 триггеров поступит на первый вход соответствующего ему элемента И блока 73 элементов И 1-),...,l-п, п-l,;.. ...,п-п. На вторые входы элементов
И блока 73 импульсы считывания поступают из распределителя 70. При
35 совпадении импульсов из т ригг ера блока 72 и распределителя 70 на выходе соответствующего элемента И блока 73 сформируется импульс, который поступит на выход блока 4 памяти. Напри40 мер, при появлении на входе 18 первого сигнала (фиг.4) распределитель
70 выдаст сигналы на элементы И
)-l,...,п-l и 1-2. ..n-2 блока 73 °
С выходов блока 73 элементов
45 И 1-1,...,n-l параллельный код координаты Х поступает с выхода 25 на
ЦАП 5 (Х), а с выходов блока 73 элементов И 1-2,. ° .,n-2 параллельный код координаты Y — с выхода 26 на
5О )01 ()
Второй импульс с выхода 18 через распределитель 70 поступает на вторые входы блока элементов И 1-3,...,n-3
С выходов элементов И блока 73, в которых произошло совпадение, сигналы
55 через соответствующие элементы ИЛИ блока .74 lрЗн,...,прЗн параллельным кодом с выхода 24 поступают на знакогенератор 7.
1472941
Перец началом работы и после отображения каждого формуляра распреде— лители 69 и 70, а также триггеры блока 72 устанавливаются в исходное состояние сигналом СО, поступающим
5 выхода 20.
ЦАП 5 и 6 преобразуют код о местоположении отображаемого объекта в аналоговые напряжения соответствующей амплитуды для управления усили гелями отклонения. Каждый из них состоит из регистра параллельного дво— ичного кода, ключей и резисторов.
В исходном состоянии, когда инАорма — 15 ция отсутствует, синхросигналы СО) обеспечивают на выходах 27 и 28 ЦАП
5 и 6 среднее значение напряжения, которому соответствует центр экрана
ЭЛТ 1. Знакогенератор 7 предназначен 20 для формирования векторов знака по координатам Х и У, импульсов подсвета и сигналов конца знака (СКЗ).
С выхода 2 на инвертирующий вход согласующего усилителя 75 из ЦАП 5 25 (канал Х, канал Y работает наалогич— но) через резистор 81 поступает поло— жительное напряжение U „. С выхода усилителя 75 проинвертированное напряжение через резистор 86 подается на инвертирующий вход предварительного усилителя 76, а через резистор
84 — на инвертирующий вход усилите— ля 77. На неинвертирующие входы уси— лителей 75 и 76 подается положительное напряжение Е „= „„,/2, которое сдвигает напряжение на выходе усилителей 75 и 76 в область положительных сигналов (напряжений ). Парафазные положительные напряжения с вы- 40 ходов предва ри тель н m усилителей 7 6 и 77 поступают на базы транзисторов соответствующих усилителей 78 и 79 мощности, Коллекторные токи этих транзисторов с выхода 29 подаются в отклоняющую систему !О. В последовательной цепи коллектор — эмиттер транзисторов усилителей 78 и 79 включены соответственно резисторы 89 и
90, на которых выделяется напряже50 ние, пропорциональное току коллектора соответствующего транзистора. Эти напряжения с выходов 31 и 32 подаются на блок 13 вычитания. Через резисторы 83, 87 и 88 на соответствую55 щие усилители 75-77 подается местная обратная связь. С выхода 38 на резистор 80 поступает корректирующее напряжение., При равенстве токов в каллекторных цепях транзисторов усилителей 78 и
79 Х вЂ” координаты (ЦАП 5 находится в сброшенном состоянии сигналом СО), а также при равенстве токов в коллек— торных цепях транзисторов усилителей
78 и 79 Y-координаты (ЦАП 6 сброшен сигналом СО) луч ЭЛТ находится в центре экрана. Это вытекает из того, что парафазные токи протекают по встречно включенным секциям соответственно Х- и Y-составляющих обмоток катушек отклоняющей системы 10, в результате магнитные поля как для
X-составляющей, так и цля Y-составляюцей равны нулю.
Блоки 11 и 12 памяти слулгйт для запоминания в аналогогой форме раз— ности напряжений, поступающих соответственно с выхода 35 для канала
X-отклонения и с выхода 36 — для ка— нала Y-отклонения. Запоминание происходит при наличии на выходе 37 импульса управления (высокий уровень напряжения ). При отсутствии управляющего импульса (низкий уровень) информационные входы блоков 11 и 12 памяти отключаются и блоки 11 и 12 переходят в режим хранения и выдачи разности напряжений с выхода 38 на вход усилителя 8 Х вЂ” координаты (для канала X) и с выхода 39 на вход усилителя 9 Y-координаты (для канала Y).
Устройство работает следующим образом.
При включении устройства блок 3 управления формирует сигнал СО, который с выхода 20 поступает на ЦАП
6 и 5 и блок 4 памяти и готовит их к приему информации. Кроме того, сиг— нал СО поступает на блок 2 сопряжения, где обеспечивает прием информа— ции из внешнего устройства. Прини1маемая информация (сообщение М слов, каждое содержит и разрядов) поступает на вход 15 блока 2 сопряжения, где каждое слово контролируется и с выхода 19 подается на вход блока 4 памяти. С выхода 19 на блок 4 памяти для записи информации в память поступают синхросигналы "Ввод". После приема последнего слова кодовой посылки от источника на вход 15 приходит импульс конец передачи (КП), который отключает приемник от внешнего устройства и с выхода 17 поступает на блок 3 управления. Блок 3 управления формирует импульс вызова
УЪ
1472941 координаты для от6бражения, который с выхода 18 поступает в блок 4 памяти. В ответ из блока 4 памяти с выходов 25 и 26 на ЦАП 5 и 6 соответственно поступает параллельный код
5 составляющих Х- >r Y-координат. ЦАП 5 и 6 преобразуют цифровые коды в аналоговые напряжения, которые с выходов 27 и 28 поступают па соответствующие усилители 8 и 9. В усилителях
8 и 9 аналоговые напряжения преобразуются в парафазные отклоняющие токи, которые с выходов 29 и 30 поступают в отклоняющую систему 10, магнитное поле которой отклоняет луч в заданную точку. Иэображение с экрана
ЭЛТ 1 при помощи объектива проецируется на экран, на котором нанесена карта местности (объектив и экран 2(1 с картографическим фоном не показаны). После установления луча ЭЛТ 1 в заданную точку экрана блок 3 управления формирует им-ульс вызова кода
1-го знака в формуляре, который с вы- 25 хода 18 поступает в блок 4 памяти.
В ответ на этот сигнал из блока 4 па- ° мяти с выхода 24 в знакогенератор 7 поступает параллельный код знака, а иэ блока 3 управления на звакоге- 30 нератор 7 с выхода 22 подается синхроимпульс (СИ), который запускает в работу задающий генератор знакогенератора 7, Знакогенератор 7 по коду знака и СИ вырабатывает векторы по координатам Х и Y знака, импульсы подсвета знаков и сигналы конца знака (СКЗ). Векторы знака по координатам Х и Y. через знаковые усилители поступают в знаковую отклоняющую ка- 40 тушку, а импульсы подсвета через видеоусилитель подаются на катод, Иэ
СКЗ формируются ступеньки адресной развертки, которые через адресный . усилитель поступают На адресную Ка 45 тушку (знаковые адресный тракт и тракт подсвета не показаны).
Первый СКЗ, который поступает с выхода 23 знакогенератора 7 на блок
3 управления, формирует на выходе 18
50 импульс для вызова кода второго знака из блока 4 памяти. Код второго знака из блока 4 памяти с выхода 24 и синхроимпульс (СИ) из блока 3 уп-. равления с выхода 22 поступают на знакогенератор 7, который формирует векторы по координатам Х и Y второго знака, импульсы подсвета второго знака и импульс СКЗ второго знака, который поступает на блок 3 управления, где формируется сигнал для вызова очередного знака, и т,д, Последний знак идет на отображение, а сигнал
СКЗ последнего знака в блоке 3 управления формирует сигнал СО, который с выхода 20 устанавливает ЦАП 5 и 6 и блок 4 памяти в исходное состояние (луч следует в центр экрана) и, кроме того, поступает в блок 2 сопряжения для обеспечения ввода в блок 4 памяти очередной порции информации.
После приема информации блоком 4 памяти с выхода 19 на блок 3 управления с выхода 17 поступает очередной импульс КП, который формирует сигнал вызова на блок 4 памяти кода координаты очередного формуляра, который с выходов 25 и 26 поступает на
ЦАП 5 и 6 соответственно, и т.д. Процесс обмена и отображения информации продолжается до тех пор, пока счетчик 49 блока 3 управления не сосчитает время, равное 20-30 мс (время определяет точность коррекции усилителей, если нужна большая точность, то время нужно уменьшать) . Импульс переполнения счетчика 49 переключает триггер 50, который первым выходом (высокий уровень напряжения) подготавливает элемент И 5) к работе, а вторым выходом (низкий уровень напряжения), будучи приложенным к первому входу элемента И 58>запрещает прохождение тактовой. частоты из генератора
68 на счетчик 49, Очередной СО через элемент ИЛИ 62 и выход 20 устанавливает ЦАП 5 и 6 и блок 4 памяти в исходное состояние, включает в работу блок 2 сопряжения и поступает через элемент 63 задержки на элемент И 51 блока 3 управления. Элемент И 51 срабатывает и переключает триггер 52 в состояние 0, запрещая продолжение очередного КП из блока 2 сопряжения через элемент 64 блока 3 управления °
В результате запись в блок 4 памяти происходит по сигналу СО, а отображения нет. В это время сигнал с элемента И 51 задерживается на элементе 53 задержки на время, необходимое для установления координаты в центр экра-на (обычно 30-50 мкс) и переключает триггер 54 в состояние "1", при котором на выходе 37 появляется уровень
"1", который поступает на управляющие входы блоков 11 и 12 памяти, включая их в режим запоминания, На
1472941
12 информационные входы блоков ! и 12 памяти соответственно с выходов 35 и 36 блоков 13 и 14 в..читания поступают сигналы коррекции усилителей 8 и 9, которые запоминаются блоками 11 и 12 памяти. Сигнал с выхода элемента 53 задержки, кроме того, поступает на элемент 55 задержки. С выхода элемента 55 задержки импульс, задержанный на несколько микросекунд (время задержки определяется временем запоминания), через элемент ИЛИ 56 переключает триггеры 50,52 и 54 в исходное состояние. При этом триггеры 50 и 54 переключаются в состояние "0", а триггер 52 — в состояние "1", тем самым триггер 50 блокирует элемент
И 51 и разрешает прохождение тактовых импульсов с выхода генератора 68 через элемент И «58 на счетный вход счетчика 49 ° Триггер 52 подготавливает элемент И 64 для приема очередного импульса КП, а триггер 54 снимает с выхода 37 сигнал разрешения коррекции усилителей, переключая блоки 11 и 12 памяти из режима запоминания в режим хранения, Запомнившиеся разностные уровни напряжений из блоков 11 и 12 памяти с выходов 38 и 39 прикладываются к вторым входам соответствующих усилителей 8 и 9, где складываются с уровнями напряжений, поступающих из ЦАП 5 и 6 соответственно .с выходов 27 и 28 на первые информационные входы усилителей
8 и 9. В результате токи в выходных транзисторах 78 и 79 усилителя Х-координаты (тоже самое можно сказать про токи в транзисторах 78 и 79 усилителя Y-координаты) выравниваются и луч находится в исходной точке строго в центре экрана. Коррекция происходит при отсутствии информации, поэтому- луч заперт и экран не светится.
Таким образом, произошла коррекция (выравнивание) нулевых уровней исходной точки, соответствующей центру экрана, от которой в дальнейшем будет происходить развертка луча и отображение динамической информации, пока счетчик 49 не выдаст команду на очередную коррекцию усилителей, и так далее °
Рассмотрим процесс корректировки усилителей при изменении нулевого уровйя (дрейф нуля), например, на вы-, ходе 27 ЦАП 5 Х-координаты.
В исходном состоянии, н случае когда ЦАП 5 сброшен и дрейф нуля отсутствует, на выходе 27 присутствует напряжение Ц =U „,, /2, которое через резистор 81 блока S усилителя прикладывается к инвертирующему входу согласующего усилителя 75. С выхода усилителя 75 проинвертированное напряжение U „ /2 поступает через резисторы 85 и 84 соответственно на инвертирующий вход усилителя 76 и неинвертирующий вход усилителя 77. На неинвертирующие входы усилителей 75 и 76 через соответствующие резисторы
82 и 86 подается +Е,„=U „,„,/2, которое смещает выходные сигналы усилителей 75 и 76 в область положительных напряжений. С выходов усилителей 76 и 77 парафазные напряжения, каждое из которых равно П„,„,/2, поступают на базы соответствующих транзисторов 78 и 79, где преобразуются в отклоняющие токи и с выхода 29 поступают в парафазные обмотки Х-составляющей отклоняюцей системы 10. Луч
ЭЛТ 1 находится в центре экрана ° При этом напряжения на выходах 31 и 32 равны между собой, так как резисторы
89 и 90 равны между собой, а также равны и токи, протекающие через них.
Поэтому на выходе 35 блока 13 вычитания разность этих напряжений равна нулю, которая запоминается блоком II памяти и с выхода 38 поступает навход усилителя 8, где суммируется с входным напряжением, поступающим с выхода 27 ЦАП 5. Так как дрейф нуля отсутствует, то с усилителем 8 никаких изменений не происходит °
Предположим, что нулевой уровень напряжения на выходе 27 ЦАП 5 увеличился ° Этот положительный уровень напряжения через резистор 81 поступит на инвертирующий вход предварительного усилителя 75, на выходе которого уровень напряжения понизится и станет более отрицательным, чем в исходном состоянии, когда дрейфа нуля не было.
Следовательно, на выходе 31 уровень напряжения повысится, так как он инвертируется усилителем 76, а на выходе 32 уровень напряжения станет более отрицательным (ниже среднего).
Блок 13 вычитания выдаст на выходе 35 отрицательную разность напряжений
40=Узq -U, которая запомнится блоком 11 памяти и с выхода 38 через резистор 80 поступит на вход предва13
147294! рительного усилителя 75, где сложится с входным сигналом, поступающим с выхода 27 цАП 5. Таким образом, на инвертированном входе предвяритель5 ного усилителя 75.суммарное напряже ние становится равным напряжению среднего уровня напряжения, прп котором напряжения »а выходах 31 и 32 становятся равными между собой, которые, в свою очередь, определяют равенство токов в исходном состоянии в парафазных обмотках X-составляющей отклоняющей системы 10.
После коррекции усилителей 8 и 9 сигнал с элемента 55 задержки (вместо сигнала КП) через элементы ИЛИ 57 и 67 с выхода 18 поступает в блок 4 памяти для вызова кода очередной координаты, которая была принята бло- 2р ком 4 памяти по сигналу 00 (последнего перед коррекцией усилителей), но не отобразилась, так как началась коррекция усилителей.
В дальнейшем устройство работает 25 аналогично описанному.
Изобретение позволяет повысить точность отображения информации более чем в 2 раза за счет исключения влияния дрейфа нуля ЦАП, источников опор- 3р ного напряжения и координатных уси— лителей. Это достигнуто за счет того, что на выходе каждого парафазного усилителя (X(Y)-координаты) регули— руется постоянство средних. уровней напряжения тока, получаемого за счет сравнения этих уровней и выделения на разностных усилителях сигнала обратной связи, который запоминается аналоговой памятью и поступает 40 на вход соответствующего усилителя для его коррекции °
Фо рмула и з об рет е ни я
1. Устройство для отображения информации на экране электронно-лучевой трубки ЭЛТ,, содержащее блок сопряжения информационный вход которого является информационным входом уст50 ройства, первый выход блока сопряжения является синхронизирующим выходом устройства, второй выход блока сопря—
>кения соединен с входом сигнала "Ко— нец передачи" блока управления, первый выход которого соединен с входом уйравления считыванием первого блока памяти, информационный вход которого подключен к третьему выходу блока сопряже»»я, вход сброса которого»од— ключе» к второму выходу блока управления, соединенному с входами сбросапервого блока памяти, перво1 о и вто— рого цифроаналоговых преобразователей, третий выход блока управления подключен к тактирующему входу блока сопряжения, четвертый выход блока уп— равленпя подключен к синхро входу зна— когенератора, выход которого подклю— чен к информационному входу блока управления, информационный вход знакогенератора подключен к первому выходу первого блока памяти, второй и третий выходы которого подключены к информационным входам соответственно первого и второго цифроаналоговых преобря зовя елей, выходы которых под— ключены к первым информационным входам соответственно первого и второго усилителей, первые выходы которых подключены к отклоняющей системе ЭЛТ, отличающ ее с ятем,что, с целью повышения точности устройства, оно содержит второй и третий блоки памяти, первый и второй блоки вычитания, первый и второй информацион— ные входы которых подключены к вторым и третьим выходам соответственно пер— вого и второго усилителей, выходы первого и второго блоков вычитания подключены к информационным входам соответственно второго и третьего блоков памяти, выходы которых подключены к вторым информационным вхоцам соответственно первого и второго усилителей, управляющие входы второго и третьего блоков памяти подключены к пятому выходу блока управления.
2. Устройство по и, 1, о т л ич а ю щ е е с я тем, что. блок управления. содержит счетчик, выход переполнения которого подключен к его входу сброса и входу "Установка единицы" первого триггера, первый выход которого подключен к первому входу первого элемента И, выход которого соединен с входом "Установка единицы" второго триггера и с входом первого элемента задержки, выход которого подключен к входу Установка единицы" третьего триггера и к входу второго элемента задержки, выход которого соединен с первыми входами первого и второго элементов ИЛИ, вы— ход первого элемента ИЛ14 подкпочен к входам "Установка пуля" .",ервого, 1472941
Фиг.2 второго и третьего триггеров, второй выход первого триггера соединен с первым входом второго элемента И, Bbl ход которого подключен к счетному
5 вхолу счетчика, распрспелитель импульсов, информационный вход которого явля ется инфо рма ционным входом блока, а выходы распределителя импульсов, кроме последнего, подключены к входам третьего элемента ИЛИ, выход ко— торого подключен к первому входу четвертого элемента ИЛИ, последний выход распределителя импульсов соединен с первым входом пятого элемента ИЛИ,, 15 выход которого является вторым выходом блока, соединенным с входом третьего элемента задержки, выход ко торого подключен к второму входу первого элемента И, вторые входы пер- 20 вого и пятого элементов ИЛИ являются входом сигнала "Включение блока ", выход второго тригг ера подключен к первому входу тре Tbåãî клемента И, второй вход которого является oõoäoM сигнала "Конец передачи" блока, выход третьего элемента !1 подключен к второму входу второго элемента ИЛИ, выход которого подключен к первому входу шестого элемента И."1И и входу четвертого элемента задержки, выход которога подключен к второму входу четвертого элемента ИЛИ, выход которого подключен к входу пятого элемента задержки, выход которого является четвертым выходом блока, и к второму входу шестого элемента ИЛИ, выход которого является первьм выходом блока, выход третьего триггера является пятым выходом блока, генератор тактовых импульсов, выход которого является третьим выходом блока и соединен с вторым входом Btopol элемента И.
l 47294!
H. В л
7р.50
Тр. 52
Тр.54. ВыкоУ 37
864
I 47294I
1472941
Составитель Л. Абросимов
Редактор А. Лежнина Техред А.Кравчук Корректор Л. Зайцева
Заказ 1716/50 Тираж 470 Подписное
ВККЯПК Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4!5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина,)01