Устройство для приема и распознавания широкополосных сигналов с линейной частотной модуляцией

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике. Цель изобретения - расширение функциональных возможностей. Устр-во содержит приемник 1, смеситель 2, гетеродин 3, ключи 4 и 7, частотный детектор 5, амплитудный детектор 6, сжимающие фильтры 8 и 11, дифференцирующие блоки 9,10 и 18, блоки совпадения 12 и 13, накопители 14 и 15, пороговые блоки 16 и 17, однополосный вентиль 19, формирователь 20 импульсов и решающий блок 21. В данном устр-ве осуществляется раздельный прием и анализ сигналов. Цель достигается путем обеспечения приема и распознавания широкополосных сигналов с квадратичной частотной модуляцией. 3 ил.

СОЮЗ СОНЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„Я0„„1474862 А1 (51)4 Н 04 L 27/14

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСН0МУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4208030/24-09 (22) 06.03.87 (46) 23.04.89. Бюл. Р 15 (72) В.И.Дикарев, А.В ° Новиков и В.Б.Потапов (53) 621 376.5(088.8) (56) Авторское свидетельство СССР

У 771901, кл. Н 04 ? 27/14, 1978, (54) УСТРОЙСТВО ДЛЯ ПРИЕМА И РАСПОЗНАВАНИЯ ШИРОКОПОЛОСНЫХ СИГНАЛОВ С

ЛИНЕЙНОЙ ЧАСТОТНОЙ МОДУЛЯЦИЕЙ (57) Изобретение относится к радиотехнике. Цель изобретения — расширение функциональных возможностей.

Устр-во содержит приемник 1, смеситель 2, гетеродин 3, ключи 4 и 7, частотный детектор 5, амплитудный детектор 6, сжимающие фильтры 8 и 11, дифференцирующие блоки 9, 10 и 18, блоки совпадения 12 и 13, накопители

14 и 15, пороговые блоки 16 и 17, однополосный вентиль 19, формирователь 20 импульсов и решающий блок 21.

В данном устр-ве осуществляется раздельный прием и анализ сигналов. Цель достигается путем обеспечения приема и распознавания широкополосных сигналов с квадратичной частотной модуляцией, 3 ил, 1 14748

Изобретение относится к радиотехнике и может найти применение в системах радиосвязи и радиотелеметрии, где широко применяются широкополосные сигналы с линейной и квадратичной частотной модуляцией, Целью изобретения является расширение функциональных воэможностей путем приема и распознавания широкополосных сигналов с квадратичной час- 10 тотной модуляцией.

На фиг.1 изображена структурноэнергетическая схема устройства, на фиг.2 и 3 — эпюры напряжений, пояснякнцие работу устройства. 55

Устройство содержит приемник 1, смеситель 2, гетеродин 3, первый ключ

4, частотный 5 и амплитудный б детекторы, второй ключ 7, первый сжимающий фильтр 8, первый 9 и второй 10 20 дифференцирующие блоки, второй сжимающий фильтр 11, первый 12 и второй 13 блоки совпадения, первый 14 и второй

15 накопители, первый 16 и второй 17 пороговые блоки, третий дифференцирующий блок 18, однополосный вентиль

19, формирователь 20 импульсов и решающий блок 21.

Устройство работает следующим об,разом. 30

Первый 4 и второй 7 ключи в исходном состоянии закрыты. Если на вход устройства поступает сигнал с линейной частотной модуляцией

U (t) = 7 - cos(u t + р t2 + p ), О ñ (t 4 „ где V ы, ц,, С„- амплитуда, начальная частота, начальная фаза и 40 длительность импульсного сигнала, — скорость изменены

"n ния частоты внут-45 ри импульса, — девиация частоты, то он с выхода приемника 1 поступает на первый вход смесителя 2, на второй 5р вход которого подается напряжение гетеродина 3

U„(t) = UÃ, cos(„t + qð)», где V cd Ц, — амплитуда, частота и начальная фаза напряжения гетеродина 3.

В смесителе 2 внутриимпульсная частота заполнения сдвигается по час-

62 2 тотной оси в область промежуточной частоты (фиг,2а)

U пр(t) — V пр сов(пр "Р )i

0 е с „ „

1 где V р = 2 KVC Vг

К вЂ” коэффициент передачи смесителя 2; рр = 4 с — 4 г — промежуточная частота, °, "Р г

Напряжение V„ (t) с выхода смесителя 2 одновременно поступает на входы первого 4 и второго 7 ключей, частотного 5 и амплитудного б детекторов. С выхода частотного детектора 5 видеосигнал (фиг.2в), форма которого соответствует закону изменения часто-. ты (фиг.2 б)

< Ф (t) dcd y

cd(t) = — — — = ы + 2 t д пр поступает на вход первого дифференцирующего блока 9, выходной сигнал которого (фиг.2г) подается на вход второго дифференцирующего блока 10 и на первый, вход первого элемента 12 совпадения. Выходной сигнал второго дифференцирующего блока 10 (фиг.2к) подается на первый вход второго блока

13 совпадения. Амплитудный детектор

6 выделяет огибающую принимаемого сигнала (фиг.2д), которая поступает на входы первого 12 и второго 13 блоков совпадения и третьего дифференцирующего блока 18. На выходе третьего дифференцирующего блока 18 образуются короткие разнополярные импульсы (фиг.2е), которые поступают на вход однополярного вентиля 19. Последний пропускает только положительный импульс (фиг.2ж), который поступает на вторые входы первого 14 и второго 15 накопителей и сбрасывает их содержимое на нулевое значение. Выходные напряжения первого блока 12 совпадения (2з) и второго блока 13 совпадения (фиг.2м) интегрируются в первом 14 и втором 15 накопителях с целью уменьшения числа ложных срабатываний за счет воздействия-шумов.

Напряжения первого 14 и второго 15 накопителей поступают на входы первого 16 и второго 17 пороговых блоков, где сравниваются с пороговым уровнем

V „ (фиг .2и,н) . Напряжение (фиг. 2м) вследствие малости его площади не превышает пороговый уровень во втором пороговом блоке 17 (фиг.2н). Пер- вый.пороговый блок 16 в момент пре1474862 вышения напряжением порогового уровня 7„ (t „) формирует постоянное на-, пряжение (фиг.2к), которое поступает на первый вход ключа 7, открывая его, При этом принимаемый сигнал с линей5 ной частотной модуляцией после преобразования по частоте в смесителе 2 поступает через открытый второй ключ

7 на вход второго сжимающего фильтра 11. Напряжение с выхода первого дифференцирующего блока 9 (фиг,2г) одновременно поступает на вход формирователя 20 импульсов, на выходе которого образуются короткие импульсы в моменты времени, соответствующие моментам смены знака наклона функции частотной модуляции принимаемого сигнала (фиг.2л). Эти импульсы вместе с информационными импульсами с выхода второго сжимающего фильтра 11 поступают на соответствующие входы решающего блока 21, обеспечивая тактовую синхронизацию при приеме решения.

Следовательно, если напряжение по-25 является на первом входе. решающего блока 21, то этот факт является признаком приема и распознавания сигнала с линейной частотной модуляцией.

Если на вход устройства поступает периодический импульсный сигнал с линейной частотной модуляцией, то работа устройства происходит аналогичным образом.

Если на вход устройства поступает сигнал с квадратичной частотной модуляцией

U (t) = V cos(u t + p t2 + Ус ), 0 «(с("и у то в смесителе 2 внутриимпульсная частота заполнения сдвигается по частотной оси в область промежуточной частоты (фиг.Зв) (г) = пр сов(< прt + И + 4 пр ) т пр ,04t 4 i< ° 45

С выхода частотного детектора 5 видеосигнал (фиг.Зв), форма которого соответствует закону изменения частоты (фиг.Зб) йф(е1 Didy 50

u(t) = — — 1=ы +3 — — t2 пр л поступает на вход первого дифференцирующеро блока 9, выходной сигнал которого (фиг.3r) поступает на входы второго дифференцирующего блока 10 и формирователя 20 импульсов и на первый вход первого блока 12 совпадения.

Выходной сигнал второго дифференцирующего блока 10 (фиг.Зд) подается на первый вход второго блока 13 совпадения. Амплитудный детектор 6 выделяет огибающую принимаемого сигнала с квадратичной частотной модуляцией (фиг.3e), который поступает на входы первого 12 и второго 13 блоков совпадений и на вход третьего дифференцирующего блока 18. Выходные напряжения первого блока 12 совпадения (фиг.Зи) и второго блока 13 совпадения (фиг ° Зм) интегрируются в первом

14 и втором 15 накопителях соответственно. На выходе третьего дифференцирующего блока 18 образуются короткие раэнополярные импульсы (фиг.Зж), . которые поступают на вход однополярного вентиля 19. Последний пропускает только положительный импульс (фиг,Зз), который поступает на вход сброса первого 14 и второго 15 накопителей и сбрасывает их содержимое на нулевое значение. Напряжения первого 14 и второго 15 накопителей поступают на входы первого 16 и второго 17 пороговых блоков, где сравниваются с пороговым уровнем V „>p (фиг.Зк,н), При превышении порогового уровня Ч первый 16 и второй 17 пороговые блоки формируют постоянные напряжения (фиг.Зл,о), которые поступают на первые входы первого 4 и второго 7 ключей, открывая их. При этом принимаемый сигнал с квадратичной частотной модуляцией после предварительного преобразования по частоте в смесителе 2 через открытые первый 4 и второй 7 ключи поступают на первый 8 и второй

11 сжимающие фильтры, а затем на первый и второй выходы решающего блока 21.

Следовательно, появление напряжения на двух входах решающего блока 21 является признаком приема и распознавания сигнала с квадратичной частотной модуляцией.

Таким образом, устройство обеспечивает прием и распознавание широкополосных сигналов с линейной и квадратичной частотной модуляцией. Это достигается раздельным приемом и анализом сигналов.

Формула изобретения

Устройство для приема и распознавания широкополосных сигналов с линейной частотной модуляцией, содержа ð К

K л.

Филд

Фиа2

Составитель О.Андрушко

Техред Л.Олийнык Корректор М.Демчик

Редактор И.Шмакова

Заказ 1912/57 Тираж 627 . Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

I 113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат Патент, г. Ужгород, ул. Гагарина, 1

11 1!

Га а ина 101

5 14 щее первый и второй сжимающие фильтры, гетеродин и последовательно соединенные приемник, смеситель, частотный детектор, первый дифференцирующий блок, формирователь импульсов и решающий блок, второй и третий входы которого соединены соответственно с выходами первого и второго сжимающих фильтров, а выход гетеродина подключен к второму входу смесителя, о т— л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей путем приема и распознавания широкополосных сигналов с квадратичной частотной модуляцией, введены последовательно соединенные первый блок совпадения, первый накопитель, первый пороговый блок и первый ключ, последовательно соединенные второй дифференцирующий блок, второй блок

74862 ь совпадения, второй накопитель, второй пороговый блок и второй ключ, последовательно соединенные амплитуд5 ный детектор, третий дифференцирующий блок и однополосный вентиль, выход которого подключен к вторым входам первого и второго накопителей, выход смесителя подключен к вторым входам первого и второго ключей и входу амплитудного детектора, выход которого подключен к первому входу первого блока совпадения и второму входу второго блока совпадения, выходы первого и второго ключей подключены соответственно к входам первоГо и второго сжимающих фильтров, а выход первого дифференцирующего блока подключен к второму входу первого блока совпадения и входу второго дифференцирующего блока.