Устройство для индикации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах отображения, подключенных к шине микроЭВМ. ЦЕЛЬ ИЗОБРЕТЕНИЯ - УВЕЛИЧЕНИЕ ИНФОРМАЦИОННОЙ ЕМКОСТИ ПУТЕМ ОБЕСПЕЧЕНИЯ ОДНОВРЕМЕННОГО ОТОБРАЖЕНИЯ НЕСКОЛЬКИХ ДЕСЯТИЧНЫХ ЧИСЕЛ. ПОСТАВЛЕННАЯ ЦЕЛЬ ДОСТИГАЕТСЯ ТЕМ, ЧТО В УСТРОЙСТВО, СОДЕРЖАЩЕЕ БЛОК 1 ПАМЯТИ, ДЕШИФРАТОРЫ 3 И 4, ГЕНЕРАТОР 6 ТАКТОВЫХ ИМПУЛЬСОВ, СЧЕТЧИК 11, ВВЕДЕНЫ БЛОК 2 ПАМЯТИ, ШИФРАТОР 12, ДЕШИФРАТОР 5, RS - триггер 7, элемент И 8, одновибратор 9, элемент И-ИЛИ 10, что обеспечивает автономную работу устройства в режиме отображения и увеличение количества выводимой на индикатор информации. 1 ил.

СОЮЗ СОВЕТСКИХ .

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (59 4 С 09 С. 3/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ПАТЕ Tii, -::..."Е"@ .П

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4154625/24-24 (22) 01. 12. 86 (46) 07.05,89. Еюл, N 17 (71) Ленинградский политехнический институт им. Y.И.Калинина (72) С.И.Кошелев (53) 681,327 (088.8) (56) Авторское свидетельство СССР

У 1381479, кл. С 09 G 3/20, 1986.

James Т. Arnold. Simplified digital automation wich microprocessors.

Academic press. New-York, 1979, :р, 202"204. (54) УСТРОЙСТВО ДЛЯ ИНДИКАЦИИ (57) Изобретение относится к автоматике и вычислительной технике и может

„„SU„„1478247 А1 быть использовано в устройствах отобра- ° жения, подключенных к шине микроЭВИ.

Цель изобретения — увеличение информационной емкости путем обеспечения одно- временного отображения нескольких десятичных чисел. Поставленная цель дости.гается тем,что в устройство, содержаmee блок 1 памяти, дешифраторы 3 и 4, генератор 6 тактовых импульсов, счетчик 11, введены блок 2 памяти, шифратор 12, дешифратор 5, RS-триггер 7, элемент И 8, одновибратор 9, элемент

И-ИЛИ 10, что обеспечивает автономную работу устройства в режиме отображения и увеличение количества выводимой на индикатор информации. 1 ил, 1478247

Изобретение относится к автоматике и вычислительной технике и может быть использовано в индикаторных устройствах, подключенных к шине микроЭВК.

Пель изобретения — повышение информационной емкости.

На чертеже представлена функциональная схема устройства.

Устройство содержит первый 1 и lp второй 2 блоки памяти, первый 3, второй 4 и третий 5 дешифраторы, генератор 6 тактовых импульсов, RS-триггер 7, элемент И 8, одновибратор 9, элемент И-ИЛИ 10, счетчик 11, шифратор 12, Устройство работает в двух режимах: запись передаваемой информации в запоминающие устройства (ЗУ) и вывод информации из ЗУ на индикатор. 20

Устройство работает следующим образом.

Информация для отображения передается через параллельный регистр передачи данных (например, восьмиразряд- 25 ный регистр цифрового выхода микроЭВ1,") последовательно, побайтно, Старший полубайт содержит двоичный код одной передаваемой цифры, В младшем полубайте один разряд передает синх- ЗО ронизирующий сигнал (СС), поступающий на тактовый вход устройства, сопровождающий передачу каждой цифры, другой — признак первой передаваемой цифры (Ill), поступающий на убтановоч- 35 ный вход устройства, а два оставшихся разряда содержат двоичный код, поступающий на управляющий вход устройства, и предназначены для передачи признаков: признака последней передавае- 40 мой цифры (П2), признака запятой (ПЗ), признака отрицательного числа (П4) или иного признака, например признака ошибки (П5), Все разряды регистра передачи данных выставляются и снимаются одновременно, что обеспечивается коротким сигналом сброса, поступающим на установочный вход устройства, который может быть сформирован, например, одновибратором.

Ввод в устройство для индикации (УИ) первой цифры, т.е. начало записи информации в ЗУ, сопровождается признаком Пl, по переднему фронту которого формируется короткий импульс, устанавливающий триггер 7 в режим приема информации и сбрасывающий в .ноль адресный счетчик 11. В таком состоянии триггер прямым выходом запрещает прохождение через элемент И-ИЛИ IO тактовых импульсов, вырабатываемых тактовым генератором

6. Инверсный выход триггера блокируе работу дешифратора 4 индицируемых разрядов, но разрешает прохождение синхросигнала СС через элемент И 8 на одновибратор 9, который формирует по его переднему фронту короткий импульс записи данных в ЗУ, Этот импульс, пройдя через элемент И-ИЛИ 10, задним своим фронтом увеличивает на единицу содержимое адресного счетчика, т,е. готовит адрес для записи в

ЗУ следующего передаваемого кода. Р. первое ЗУ 1 записывается код цифры, а во второй ЗУ 2 — один из признаков

ПЗ-II5.

Таким образом, признак запятой

ПЗ может быть принят несколько раз, соответственно запятая может быть инициирована несколько раз и в любом разряде (кроме последнего). Признаки

П4 и П5 не привязаны жестко-к номеру разряда и должны передаваться так, чтобы не мешать П2 и ПЗ. Последнюю передаваемую на УИ цифру сопровождает признак П2, задний фронт которого переключает триггер 7 в режим индика— ции. В таком состоянии триггер выключает элемент И 8 и, следовательно, запрещает формирование одновибратором 9 сигнала записи в ЗУ, переключая их тем самым в режим считывания, снимает блокировку дешифратора 4 и разрешает прохождение тактовых импульсов через элемент И-ИЛИ 10 на счетчик 11, текущее состояние которого определяет теперь не только адрес

ЗУ, но и номер индуцируемого разряда индикатора, Состояние счетчика дешифрируется дешифратором 4 и управляет включением соответствующего разряда.

Одновременно четырехразрядный двоичный код цифры, считанный из ЗУ 1, преобразуется дешифратором 3 в код семисегментного индикатора и подается на его сегменты. Если считанный из

ЗУ l.код превышает код цифры "9", шифратор 12 блокирует работу дешифратора 4 разряда на один такт, в результате через разряд не индицируется, Таким образом, организуется интервал между несколькими числами, одновременно вводимыми на индикатор, или же расположение числа в любой его части. Код признака ПЗ-П5, считанный из ЗУ 2, управляет соответст1478247

Формула изобретения

Составитель Е.Конюшенко

Редактор A.Ìoòûëü Техред Л.Олийнык

Корректор А,ОбРУчаР

Заказ 2366/50 Тираж 470 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж 35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент". г.Ужгород, ул. Гагарина,101 вующими сегментами (например, запятой) непосредственно без дешифрации.

Предлагаемое устройство допускает подключение к микропроцессорной сис5 теме, Для этого сигнал выбора устройства (select PORT) подключается к шине П1 и дешифратору 5, строб записи (I/O MRITE) подключается к шине ОС, разряды Д7-Д4 шины данных подключаются аналогично к ЗУ, а оставшиеся четыре линии связи не используются.

Предлагаемое УИ требуется для подключения к микропроцессорной системе от шести до восьми линий связи, позволяет выводить на индикацию несколько независимых чисел любого знака и с любым расположением на индикаторе, Кроме того, предлагаемое устройст- 0 во позволяет значительно увеличивать количество выводимой информации без каких-либо изменений связи с источником, единственное требование к временному соотношению сигналов на вхо.де УИ состоит в том, чтобы синхросигнал устанавливался не раньше любого из остальных сигналов.

Устройство для индикации, содержащее первый блок памяти, информационные входы которого являются информационным входом устройства, а выходы соединены с входами первого дешифратора, выходы которого соединены с информационными входами индикаторов, управляющие входы которых подключены к выходам второго дешифратора, входы которого соединены с выходами счетчи-

40 ка, генератор тактовых импульсов, отличавщееся тем,что, с целью увеличения информационной емкости за счет обеспечения одновременного отображения нескольких десятичных чисел, в него введены третий дешифратор, RS-триггер, элемент И, одновибратор, шифратор, элемент

И-ИЛИ, второй блок памяти, информа" ционные входы которого соединены с выходами группы третьего дешифратора, информационные входы которого являются управляющими входами устройства, выход третьего дешифратора соединен с входом "Установка единицы" RS-триггера, вход "Установка нуля" которого соединен с установочным входом счет- чика и является установочным входом устройства, инверсный выход RS-триг" гера соединен с первым управляющим входом второго дешифратора и с первым входом элемента И, второй вход которого является тактовым входом устройства, выход элемента И соединен с входом одновибратора, выход которого соединен с управляющими входами блоков памяти и с первым входом элемента

И-ИЛИ, второй вход которого соединен с прямым выходом RS-триггера, а тре" тий вход — с выходом генератора так" товых импульсов, выход элемента И-ИЛИ соединен с тактовым входом счетчика, выходы которого соединены с адресными входами блоков памяти, выходы первого блока памяти соединены с входами дешифратора, выход которого соединен с вторым управляющим входом второго дешифратора, выходы второго блока памяти соединены с входами управления запятой индикаторов.