Устройство адаптивного приема дискретных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи. Цель изобретения - повышение точности адаптации за счет обеспечения возможности перестройки по частотному диапазону. Поставленная цель достигается введением в устройство двух элементов И 7 и 8, элемента НЕ 9, трех элементов ИЛИ 10-12, одновибратора 13, двух сумматоров 14,15, двух ЦАП 16,18, трех регистров сдвига 17,20,21, реверсивного счетчика 22, двух интеграторов 19,23, компаратора 24, счетчика 25. Выбором необходимой разрядности регистров 20 и 21 сдвига и сумматоров 4 и 14 обеспечивается требуемая инерционность устройства, при которой исключается влияние случайных помех в линии связи. Отсутствие в схеме устройства нерегулируемого нерекурсивного фильтра позволяет в достаточно широких пределах изменять рабочую частоту без ухудшения качественных показателей, а использование большого числа цифровых узлов приводит к повышению надежности работы устройства. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU,» 1478344 А1 (51) У Н 04 В 1/10

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMY СВИДЕ ТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4236164/24-09 (22) 24. 04.87 (46) 07. 05.89. Бюл. К- 17 (72) Б.К, Федоров (53) 621. 391. 1 (088. 8) (56) Авторское свидетельство СССР

Ф 1309319, кл. Н 04 В 1/10, 1986. (54) УСТРОЙСТВО АДАПТИВНОГО ПРИЕМА

ДИСКРЕТНЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи. Цель изобретения — повышение точности адаптации эа счет обеспечения воэможности перестройки по частотному диапазону. Поставленная цель достигается введением в устройство двух элементов И 7 и 8, элемента НЕ 9, трех элементов ИЛИ

10-12, одновибратора 13, двух сумматоров 14, 15, двух ЦАП 16, 18, трех регистров сдвига 17, 20, 21, реверсивного счетчика 22, двух интеграторов 19, 23, компаратора 24, счетчика 25. Выбором необходимой разрядности регистров 20 и 21 сдвига и сумматоров 4 и 14 обеспечивается требуемая инерционность устройства, при которой исключается влияние случайных помех в линии связи. Отсутствие в схеме устройства нерегулируемого нерекурсивного фильтра позволяет в достаточно широких пределах изменять рабочую частоту без ухудшения качественных показателей, а использование большого числа цифровых узлов при- с водит к,повышению надежности работы

Ф устройства. 1 ил .

1478344

Изобретение относится к электросвязи и может использоваться в технике передачи данных.

Цель изобретения — повышение точ5 ности адаптации за счет обеспечения возможности перестройки по частотному диапазону.

На чертеже представлена функциональная электрическая схема устрой- fp ства адаптивного приема дискретных сигналов.

Устройство адаптивнс го приема дискретных сигналов содержит блок 1 автоматической регулировки уровня 15 сигнала, фильтр. 2, биполярный аналого-цифровой преобразователь 3, первый сумматор 4, первый и второй элементы И 5 и 6, а также содержит третий и четвертый элементы И 7 и 8, 20 элемент НЕ 9, первый, второй и третий элементы ИЛИ 10-12, одновибратор 13, второй сумматор 14, третий сумматор 15, первый цифроаналоговый преобразователь 16, первый регистр 25

17 сдвига, второй цифроаналоговый преобразователь 18, первый интегратор 19, второй и третий регистры 20 и 21 сдвига, реверсивный счетчик 22, второй интегратор 23, компаратор 24 и счетчик 25.

Устройство адаптивного приема дискретных сигналов работает следующим образом.

На аналоговый вход устройства 35 поступает последовательность импульсов, не имеющая постоянной составляющей. После прохождения через блок

1 автоматической регулировки уровня сигнале и фильтр 2 нормированный 4р входной сигнал поступает на биполярный аналого-цифровой преобразователь 3. Одновременно тактовые импульсы с тактового входа устройства поступают через второй интегратор 23 íà 45 второй вход компаратора 24. Постоянная времени второго интегратора 23 выбирается такой, чтобы получаемая длительность фронтов тактовых импульсов не превышала половины периода их следования. Опорное напряжение, поступающее с выхода первого цифроаналогового преобразомателя 16 на первый вход компаратора 24, определяет величину задержки тактовой последова-5 тельности на выходе компаратора 24.

Биполярный аналого-цифровой преобразователь 3 работает по передним фронтам выходных импульсов компаратора

?4 и на его выходах появляются два вида сигналов — сигнала о знаке и амплитуде преобразуемого сигнала.

Сигналы об амплитуде преобразуемого сигнала поступают на первые входы первого 4 и второго 14 сумматоров и на информационные входы первого регистра 17 сдига, а сигнал о знаке на вход одновибратора 13 и на второй вход четвертого элемента И 8. В случае, если сигналом о знаке является логическая "1", то тактовые импульсы с выхода компаратора 24 проходят через четвертый элемент И 8 и вызывает запись в первый регистр 17 сдвига сигнала об амплитуде преобразуемо го сигнала. Код, записанный в первом регистре 17 сдвига, преобразуется в управляющее напряжение с помощью второго цифроаналогового преобразователя 18. Это напряжение после прохождения через первый интегратор 19 поступает на управляющий вход блока 1 автоматической регулировки уровня сигнала. При этом вид передаточной характеристики второго цифроаналогового преобразователя 18 определяет среднюю амплитуду импульсов на входе фильтра 2, а постоянная времени первого интегратора 19 — инерционность процесса регулировки.

На выходе счетчика 25 вырабатываются импульсы, поступающие через третий сумматор 15 на первый цифроаналоговый преобразователь 16, что приводит к периодическому изменению опорного напряжения компаратора 24 и, следовательно, к изменению фазы

его выходных импульсов.

С выхода счетчика 25 импульсы поступают также через элемент НЕ 9, первый и второй элементы ИЛИ 10 и 11 на вторые входы первого и второго элементов И 5 и б, на первые входы которых поступают импульсы с выхода одновибратора 13, вырабатываемые при смене знака преобразуемого сигнала.

При этом на выходе одного из.элементов И (5 и б) появляется импульс, по которому в соответствующий ре-" гистр (20 или 21) сдвига заносится результат сложения текущего значения полученной амплитуды с результатом предыдущего сложения, хранящемся в регистрах (20 или 21) сдвига. Суммирование чисел осуществляется соответственно в первом 4 и втором 14 сумматорах. Во втором регистре 20 сдвига

1478344 4 хранятся результаты сложения, полученные при положительных сдвигах момента срабатывания комиаратора 24 (что соответствует наличию логичес- . кой "1" на выходе счетчика 25), а в третьем регистре 21 сдвига — результаты сложения при логической

"0" на выходе счетчика 25.

Ф

В процессе работы устройства во втором 20 и третьем 21 регистрах, сдвига будут накапливаться числа до тех пор, пока не произойдет переполнения одного из сумматоров 4 или 14.

В.этом случае имульс с выхода пере- коса поступает на соответствующий управляющий вход реверсивного счетчика 22 и через третий элемент ИЛИ 12 и далее через первые и вторые элементы ИЛИ 10 и 11 и элементы И 5 и 6 поступая на оба входа третьего элемента И 7, что вызывает появление импульса на входах установки регистров, 20 и 21 сдвига и изменение на единицу содержимого реверсивного счетчика 22, а следовательно, и изменение постоянной составляющей выходного напряжения первого цифроаналогового преобразователя 16.

В результате значение фазового сдвига между входными тактовыми импульсами и импульсами на выходе компаратора 24 изменится на постоянную величину. "Направление" этого изменения таково, что при обоих значениях фазового сдвига (задаваемые счетчиком 2Я будет регистрироваться одинаковая средняя амплитуда сигнала, i поступающего на аналоговый вход устРойства. Выбором необходимой разрядности регистров 20 и 21 сдвига и сумматоров 4 и 14 обеспечивается требуемая инерционность устройства, 1при которой исключается влияние слуЧайных помех в линии связи. !

Таким образом, отсутствие в схеме предлагаемого устройства нерегулируемого нерекурсивного фильтра позволяет в достаточно широких пределах изменять рабочую частоту без ухудшения качественных показателей, а использование большого числа цифровых узлов приводит к повышению на.дежности работы устройства, 10 ватель, последовательно соединенные первый регистр сдвига, второй цифроаналоговый преобразователь и первый интегратор, второй и третий регистры сдвига, реверсивный счетчик, второй

25 интегратор и последовательно соединенные компаратор и счетчик, выход которого подключен к первому входу первого элемента ИЛИ, входу элемента

НЕ и первому входу третьего сумматора, вторые входы которого соединены с выходами реверсивного счетчика, тактовый и первый и второй управ35

50

Формула из о бр ет ения

Устройство адаптивного приема дискретных сигналов, содержащее последовательно соединенные блок автоматической регулировки уровня сигнала, фильтр и биполярный аналогоцифровой преобразователь, первый сумматор и первый и второй элементы

И, причем сигнальный вход блока автоматической регулировки уровня сигнала является аналоговым входом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения точности адаптации за счет обеспечения возможности перестройки по частотному диапазону, введены третий и четвертый элементы И, элемент НЕ, первый, второй и третий элементы ИЛИ, одновибратор, второй сумматор, последовательно соединенные третий сумматор и первый цифроаналоговый преобразоляющие входы которого подключены соответственно-к выходу третьего элемента И и первым выходам первого и второго сумматоров, первые входы которых соединены с первыми выходами биполярного аналого-цифрового преобразователя, тактовый вход и второй выход которого подключены соответственно к выходу компаратора и входу одновибратора, выход которого соединен с первыми входами первого и второго элементов И, выходы которых подключены к входам третьего элемента

И и тактовым входам соответственно второго и третьего регистров сдвига, входы установки которых соединены с выходом третьего элемента И, при этом информационные входы второго и третьего регистров сдвига соединены с вторыми выходами соответственно первого и второго сумматоров, выход первого цифроаналогового преобразователя подключен к первому входу компаратора, выходы первого и второго элементов ИЛИ соединены с вторыми входами соответственно первого и второго элементов И, выход элемента НЕ подключен к первому входу второго!

478344

Составитель В. Зенкин

Техред Л.Сердюкова Корректор T. Малец

Редактор Л. Зайцева

Заказ 2374/55 Тираж 627 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, 8-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.Óæãoðoä, ул. Гагарина,!01 элемента ИЛИ, вторыс входы первого и второг0 сумматоров соединены с выходами соответственно второго и третьего Регистров сдвига, первые выходы биполярного аналого-цифрового преоб5 разователя подключены к информационным входам первого регистра сдвига и являются первыми выходами устройства, тактовым входом и вторым выходом которого являются соответственно вход второго интегратора и второй выход биполярного аналого-цифрового.преобразователя, причем выход первого ингегратора подключен к управляющему входу блока автоматической регулировки уровня сигнала, выход второго интегратора соединен с вторым входом компаратора, первый и второй входы и выход четвертого элемента И соединены соответственно с выходом компаратора, вторым выходом биполярного аналогоцифрового преобразователя и тактовым входом первого регистра сдвига, а вторые входы первого и второго элементов ИЛИ подключены к выходу третьего элемента ИЛИ, входы которого соединены с первыми выходами первого и второго сумматоров.