Устройство стабилизации динамического диапазона сигнала
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике. Цель изобретения - повышение точности стабилизации при одноканальном и многоканальном источниках входного сигнала. Устройство стабилизации содержит мультиплексор 1, эл-т 2 с регулируемым коэф.передачи, сумматоры 3, 9 и 15, АЦП 4, блок выделения 5 минимального и максимального уровней сигнала, вычитатели 6, 7, 16, 18 и 20, весовой усилитель 8, перемножители 10 и 17, эл-ты постоянной памяти 11 и 19, цифровой компаратор 12, эл-ты памяти 13 и 21, дешифратор 14, ЦАП 22 и блок формирования 23 управляющих импульсов. Устройство имеет два режима работы: режим калибровки и рабочий режим. При многоканальном источнике входного сигнала осуществляется опрос всех источников сигнала и цикл процесса калибровки повторяется. В рабочем режиме сигналы не формируются, а лишь происходит считывание информации из эл-тов памяти 13 и 21. Цель достигается за счет использования цифровых эл-тов и введения поправки при определении величины смещения, обусловленной тем, что сумматор 3 включен после эл-та 2, а также за счет простоты ступенчатой аппроксимации гиперболической регулировочной характеристики эл-та 2. 1 з.п.ф-лы, 7 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1
„„SU„„4 0096 (51)4 Н 03 G 3/20
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ / ","
„!
H А ВТОРСИОМУ СВИДЕТЕЛЬСТВУ (21) 4096353/24-09 (22) 01.08.86 (46) )5.05.89, Бюл. ¹ 18 (72) 10.М.Коршунов, А.В.Симкин, Н.И.Вираховский, В.Г.Буткевич и В.Д.Бочков (53) 621.396.662(088.8) (56) Авторское свидетельство СССР
N- 1298857, кл. Н 03 G 3/20, 1985. (54) УСТРОЙСТВО СТАБИПИЗАЦИИ ДИНАМИЧЕСКОГО ДИАПАЗОНА СИГНАЛА (57) Изобретение относится к радиотехнике. Цель изобретения — повышение точности стабилизации при одноканальном и многоканальном источниках .входного сигнала. Устройство стабилизации содержит мультиплексор 1, эл-т 2 с регулируемым коэф. передачи, сумматоры 3,9 и 15, АЦП 4, блок выделения 5 минимального и максимального уровней сигнала, вычитатели 6,7, 16,18 и 20, весовой усилитель 8, пе8юд1
Br ремножители 10 и 17, эл-ты постоянной памяти 11 и 19, цифровой.компаратор 12, эл-ты памяти 13 и 21, дешифратор 14, ЦАП 22 и блок формирования
23 управляющих импульсов. Устройство имеет два режима работы: режим калибровки и рабочий режим. При многоканальном источнике входного сигнала осуществляется опрос всех источников сигнала и цикл процесса калибровки повторяется. В рабочем режиме сигналы не формируются, а лишь происходит считывание информации из эл-тов памяти 13 и 21 Цель достигается за счет использования цифровых эл-тов и введения поправки при определении величины смещения, обусловленной тем, что сумматор 3 включен после эл-та 2, а также за счет простоты ступенчатой аппроксимации гиперболической регулировочной х — кн эл — та 2. 1 з.п. ф-лы, 7 ил.
1 1480096
Изобретение относится к радиотехнике, в частности к системам автоматической регулировки усиления, и может быть использовано при калибровке
5 коэффициентов передачи каналов.
Цель изобретения — повышение точности, а также повышение точности при многоканальном источнике входного сигнала. 10
На фиг. 1 представлена структурная электрическая схема устройства стабилизации динамического диапазона сигнала; на фиг. 2 — структурная электрическая схема блока формирова- 15 ния управляющих импульсов; на фиг. 3диаграммы, поясняющие его работу, где с — сигнал на входе тактовых импульсов, Б — сигнал на входе выбора режима, и — сигнал на входе пуска, 20 д и е — сигналы на первом, третьем и втором выходах, - сигнал установки, з, u — соответственно первый и второй сигналы синхронизации блока выделения минимального и макси- 25 мального уровней сигнала (BBMMC) к — сигнал синхронизации устройства; на фиг. 4 — структурная электрическая схема SBMMC на фиг. 5 — диаграммы, поясняющие его работу, где a — 30 сигнал на управляющем входе, сигнал на входе установки, s — сигнал на первом входе синхронизации, сигнал на втором входе синхронизации, 8 p — сигналы на выходах чет- 35 вертого и пятого элементов И; на фиг. 6 — структурная электрическая схема цифрового компаратора; на фиг. 7 — диаграммы, поясняющие его работу, где ч — сигнал на входе ус- 40 тановки, — сигнал на управляющем входе, 8 — сигнал на входе синхронизации, - сигнал на входе второго инвертора, 0 — сигнал на входе пятого сумматора. 45
Устройство стабилизации динамического диапазона сигнала содержит мультиплексор 1, элемент 2 с регулируемым коэффициентом передачи, первый сумматор 3, аналого-цифровой преобразователь (АЦП) 4, блок 5 выделения минимального и максимального уровней сигнала БЯИМС, первый вычитатель 6, второй вычитатель 7, весовой усилитель 8, второй сумматор 9, первый перемножитель 10, первый элемент ll постоянной памяти, цифровой компаратор 12, первый элемент 13 па-. мяти, дешифратор 14, третий сумматор 15, третий вычитатель 16, второй перемножитель 17, четвертый вычитатель 18, второй элемент 19 постоянной памяти, пятый вычитатель 20, второй элемент 21 памяти, цифроаналоговый преобразователь (ЦАП) 22, блок 23 формирования управляющих импульсов.
Блок 23 формирования управляющих импульсов содержит счетчики 24 и 25, тактовый генератор 26, первый триггер 27, первый и второй формирователи импульса 28 и 29, дешифратор
30, второй, третий и четвертый триггеры 31, 32 и 33, первый, второй и третий элементы И 34, 35 и 36, при этом входы счетчика 24 и второго формирователя импульса 29 образуют. вход тактовых импульсов устройства, первые входы первого, второго и третьего элементов И 34, 35 и 36, и вход счетчика 25 — вход выбора режима, вход сброса счетчика 25 — вход пуска, выход третьего элемента И третьего триггера 32, четвертого триггера 33 и счетчика 24 являются первым, вторым, третьим и четвертым выходами блока формирования управляющих импульсов.
Кроме того, выход тактового генератора является выходом сигнала синхронизации устройства, выходы первого и второго элементов И.34 и 35 выходами первого и второго сигналов синхронизации для SBMMC соответственно, выход второго формирователя импульса 29 — выходом сигнала установки устройства.
Блок выделения минимального и максимального уровней сигнала БВММС содержит первый, второй и третий регистр 37, 38 и 39, первый и второй коммутатор 40 и 41, четвертый сумматор 42, четвертый и пятый элементы
И 43 и 44 и первый инвертор 45, вход первого регистра 37 является входом
bBMMC вторые входы четвертого и пятого элементов И 43 и 44, управляющим входом БВМИС, управляющие входы второго и третьего регистров 38 и 29— входом установки, управляющий вход первого регистра 37 — первым входом синхронизации, управляющие входы коммутаторов — вторым входом синхронизации, а выходы — второго и третьего регистров 38 и 39 являются выходами сигналов максимальноro и минимального уровней соответственно.
1480096
R, = V, tl +p(ZZ,. — 1)1 (1)
К . = 1/Ч
) 1 (2) 25 где R — управляющее напряжение элеJ мента 2 на j такте;
V. — управляющее напряжение на
j -1 такте, 30
К вЂ” коэффициент передачи элемента 2 на j такте;
7 7. макс j мин )
2 ) макс и Z, — максимальное и минимальное
) мин значения выходного сигнала 35 на j-м такте; — коэффициент, учитывающий случайнь)е возмущения сигнала определяющей инерционность и помехоустойчивость устройства 0 р 4 1.
Необходимое смещение первого сумматора определяется следующим выражением 45
S.= 1/211-d(nn) (K Z -2S, 23 (3)
) ) < 1 смещение сигнала на j такте; 50 макс) мин ) 1
° + Е
n+. — n (j) ()- ) где Я
8Z .
n+. (j! и n<., коды, определяющие коэффициенты передачи элемента
Перед началом работы устройства в первый элемент 11 постоянной памяЦифровой компаратор 12 содержит шестой элемент И 46, третий счетчик 47, блок 48 постоянной памяти, пятый сумматор 49 и второй инвертор
50, при этом вычитающий вход пятого сумматора 49 является входом цифрового компаратора, первый вход шестого элемента И 46 является управляющим входом, вход сброса третьего счетчи- 10 ка 47 является входом установки, второй вход шестого элемента И 46 является входом синхронизации цифрового компаратора, а выход третьего счетчика 47 — выходом цифрового компаратора.
Устройство стабилизации динамического диапазона сигнала работает следующим образом.
Управление элементом 2 происходит 20 в соответствии со следующим выражением ти заносятся следующие коэффициенты в двоичном коде: с-м
V; = W ны: (4) — W
Э где i = -N, N.
В блок 48 постоянной памяти цифрового компаратора 12 внесены пороговые значения выходного управляющего сигнала U = Х ÄÄÄW ", (5) где i = О, N.
В устройстве возможны два режима работы: режим калибровки и рабочий режим.
В режиме калибровки на вход выбора режима устройства поступает сигнал единичного уровня, С появлением сигнала на входе пуска устройства счетчики 24 и 25 блока 22 формирования устанавливаются в нулевое состояние, а регистр БВММС 5 - в единичное. На вход элемента с регулируемым коэффициентом передачи поступает один из входных сигналов.
Входной сигнал на j --м такте через элемент 2, первый сумматор 3 и АЦП 4 поступает на вход БВММС 5. В этом блоке в результате операции сравнения, производимой на четвертом сумматоре 42, значения 7.„,„ и Z „,„, фиксируются на регистрах 39 и 38 соответственно. где i = 1,...,N;
W — допустимый диапазон разброса нормированного выходного сигнала;
Ь вЂ” требуемый уровень выходного нормированного сигнала;
N — количество дискретных коэффициентов, определенных по выражению N = 1 +
+ ent(ln D/1n W);
1) = Х /Х „„, — динамический диапазон изменения сигнала; имально и мак мально возможные уровни входного сигнала, т.е. первый элемент 11 памяти осуществляет хранение числа V; обратного установленному коэффициенту усиления К;.
Во второй элемент 19 постоянной памяти заносятся следующие величи1480096
На выходах первого вычитателя 6 и третьего сумматора 14 появляются результаты А Z; и 7 Z соответственно.
Разностный сигнал Л Z поступает
) на второй вычитатель 7, на входе которого формируется сигнал ошибки по размаху. Этот сигнал через весовой усилитель 8 с коэффициентом усиления поступает на первый сумматор 9 и далее на первый перемножитель 10, где преобразуется к величине R
= V;, C) +p(hZ )
Индекс j озйачает номер шага калибровки устройства и показывает, что состояние канала на данном j-м этапе калибровки в общем случае отличается от состояния (величина смещения, коэффициент передачи) на предыдущем (j - 1) шаге. Результат вычислений R = (1 +р (д Š— 1)3 поJ ) 1 ступает в цифровой компаратор 12, где формируется новый код управления, определяющий коэффициент передачи на данном j-м этапе калибровки.
Процесс определения нового кода n . . J сводится к нахождению такого n =i при котором выполняется условие
U(1 сК. i П;, (6) гдето=1, N.
Найденное число n + .и определяет
1 новое состояние канала после проведения калибровки. Временная диаграмма на фиг. 6 поясняет работу цифрового компаратора 12.
Одновременно суммарный сигнал
>Z 1 с выхода третьего сумматора 15.. поступает на третий вычитатель 16, на вход вычитаемого которого поступает сигнал S ., где Я, — смешение, вычисленное на предыдущем j-1 такте с выхода второго элемента 21 памяти. На третьем вычитателе 16 формируется разность ((Z мо„+ Z „„)
2S „,1.
Разность кодов и = n п,, полученная в пятом вычитателе 20, поступает на второй элемент 19 памяти, где формируется значение поправочного коэффициента d(an), учитывающего изменившийся коэффициент передачи элемента 2, и во втором перемножителе 17 формируется произведение
d(n) иткс+ 2 мин 28 „., 1 вычитаемое в четвертом вычитателе 19, где и определяется окончательно необходимое смещение сигнала на данном этапе.
Поскольку код требуемого коэффи- циента передачи и требуемое смещение сформированы, то на первом выходе блока формирования управляющих импульсов формируется сигнал и производится запоминание величины кода коэффициента усиления в первом элементе 11 памяти, а смещение - во втором элементе 19 памяти, Код коэффициента усиления далее поступает в дешифратор 14, где формируется величина коэффициента усиления в двоичном коде. А величина смещения преобразуется в ЦАП 22 в аналоговую величину, причем так как опорное на" пряжение ЦАП 22 уменьшено вдвое, то минимальное значение выходного сигнала близко к нулю.
При многоканальном источнике входного сигнала с приходом следующего импульса на вход тактовых импульсов устройства происходит изменение состояния первого счетчика 24 блока ?2 формирования на единицу, что приводит к подключению к входу элемента 2 с регулирующим коэффициентом передачи другого источника входного сигнала, а также к изменению сигнала на входах адреса бло" ков 13 и 21 памяти, Цикл процесса калибровки повторяется. После опроса всех источников сигнала процесс калибровки заканчивается.
В рабочем режиме на вход выбора режима поступает сигнал нулевого уровня, на первом, втором и третьем выходах блока 23 формирования сигналы не формируются, а происходит считывание информации из первого и второго блоков 13 и 21 памяти.
Таким образом, благодаря использованию цифровых элементов, введению поправки при определении величины смещения, обусловленной тем, что первый сумматор включен после элемента с регулируемым коэффициентом, простоте ступенчатой аппроксимации гиперболической регулировочной характеристики элемента с управляемым коэффициентов передачи в устройстве достигается высокая точность.
Формула изобретения
1. Устройство стабилизации динамического диапазона сигнала, содержащее последовательно соединенные эле.мент с регулируемым коэффициентом
1480096 передачи и первый сумматор, выход которого является выходом устройства, блок выделения минимального и максимального уровней сигнала, последовательно соединенные первый вычитатель, входы уменьшаемого и вычитаемого которого подключены соответственно к выходам максимального и минимального сигналов блока выделения минимального и максимального уровней сигнала, второй вычитатель, вход вычитаемого которого является входом сигнала единичного уровня, весовой усилитель, второй сумматор, другой вход которого подключен к входу сигнала единичного уровня, первый перемножитель и первый элемент памяти, выход которого подключен к управляющему входу элемента с регулируемым коэффициентом передачи, последовательно соединенные третий сумматор, входы которого подключены к выходам блока выделения минимального и максимального уровней сигнала, и третий вычитатель, последовательно соединенные четвертый вычитатель, вход уменьшаемого которого подключен к входу сигнала единичного уровня, и второй элемент памяти, выход которого подключен к входу вычитаемого третьего вычита-. теля, а также блок формирования управляющих импульсов, первый вход которого является входом тактовых импульсов устройства, первый выход подключен к входам разрешения записи первого и второго элементов памяти, о т л и ч а ю щ е е с я тем, что, с целью повышения точности, в него введены аналого-цифровой преобразователь, включенный между выходом первого сумматора и входом блока выделения минимального и максимального уровней сигнала, второй перемножитель, включенный между выходом третьего и входом вычитаемого четвертого вычитателей, цифроаналоговый преобразователь, включенный между выходом второго элемента памяти и другим входом первого сумматора, первый
5 элемент постоянной памяти включенЭ ный между выходом первого элемента памяти и вторым входом первого перемножителя, последовательно соединенные пятый вычитатель и второй элемент постоянной памяти, выход которого подключен к другому входу второго перемножителя, а также дешифратор и цифровой компаратор, при этом первый перемножитель подключен к первому элементу памяти через цифровой компаратор, управляющий вход которого подключен к второму выходу блока формирования управляющих сигналов, выход первого элемента памяти подключен к управляющему входу элемента с регулируемым коэффициентом передачи через дешифратор, третий выход блока формирования управляющих импульсов подключены к управляющему
2 входу блока выделения минимального и максимального уровней сигнала, входы вычитаемого и уменьшаемого пятого вычитателя подключены соответственно к выходам первого элемента памяти и цифрового компаратора, а второй и третий входы блока формирования управляющих импульсов являются входами пуска и выбора режима соответственно.
2. Устройство по п. 1, о т л и— ч а ю щ е е с я тем, что, с целью повышения точности при многоканальном источнике входного сигнала, в него введен мультиплексор, входы которого являются входами устройства,. выход подключен к входу элемента с регулируемым коэффициентом передачи, четвертый выход блока формирования управляющих сигналов подключен к управляющему входу мультиплексора и входам адреса первого и второго элементов памяти.
1480096 иг.
1480096
Каналого ц иркбому преобраз обителью
Фиг. Ч д
Фиг.б
1480096
Составитель Л. Закс
Техред M. Моданич Корректор Н. Гунько
Редактор M. Недолуженко
Заказ 2557/55 Тираж 885 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5 юс ll
Производственно-издательский комбинат Патент, г. Ужгород, ул. Гагарина, 101