Устройство для передачи и приема цифровой информации
Иллюстрации
Показать всеРеферат
Изобретение относится к технике передачи цифровой информации по проводной линии связи и может быть применено в системах телеуправления, телесигнализации, телесбора данных. Цель изобретения - повышение функциональной надежности устройства и достоверности приема передаваемой информации за счет формирования на передающей стороне двоичного кода информации в прямом и инверсном видах и сигнала синхронизации, состоящего из единиц, который отличается от любого кода информации, а на приемной сторонезаписи информации только в случае совпадения прямого и инверсного кодов информации и выделенного тактового импульса. Причем запись в выходной регистр памяти будет осуществляться только после приема и выделения сигнала синхронизации. Устройство содержит на передающей стороне мультиплексор 2, источники информации 3, счетчики 4, 7, генератор 5 тактовых импульсов, ключ 6, передатчик 8, элементы ИЛИ 9, 10, регистры сдвига 14, 15, блок элементов НЕ 16, делитель частоты 18, дешифратор 17, элементы И 12, 19, 200, элемент НЕ 13 на приемной стороне 21 - приемник 22, регистры сдвига 23, 32, счетчик 24, дешифраторы 25, 35, элементы И 19, 29, блок ключей 27, блок памяти 28, элемент ИЛИ 30, блок поразрядного сравнения 33, блок элементов НЕ 31, делитель частоты 34. Приемная сторона соединена с передающей проводной линией связи 36. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (Я) 4 G 08 С 19/28
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСИОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4336849/24-24 (22) 23. 10. 87 (46) 23,05. 89. Бюл. И - 19 (72) В.Д.Русаков (53) 621.398(088.8) (56) Авторское свидетельство СССР
Ф 785886, кл. С 08 С 19/28, 1978.
Авторское свидетельство СССР
Ф 1322344, кл. G 08 С 19/28, 1987.
„, SU„„1481832 А1 (54) УСТРГ1СТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕИА
ЦИФРОВОЙ ИНФОРЬЖЦИИ (57) Изобретение относится к технике передачи цифровой информации по проводной линии связи и может быть применено в системах телеуправления, телесигнализации, телесбора данных.
Цель изобретения — повьгшение функциональной надежности устройства и до1481832 стоверности приема передаваемой информации за счет формирования на передающей стороне двоичного кода информации в прямом и инверсном видах и сигнала синхронизации, состоящего из единиц, который отличается от любого кода информации, а на приемной стороне — записи информации только в случае совпадения прямого и инверсного кодов информации и выделенного тактового импульса. Причем запись в выходной регистр памяти будет осуществляться только после приема и выделения сигнала синхронизации.
Устройство содержит на передакпцей стороне мультиплексор 2, источники
Изобретение относится к технике передачи цифровой информации по проводным линиям связи и может быть применено в системах телеуправления, телесигнализации и телесбора двоичной информации.
Цель изобретения — повышение функциональной надежности приема передаваемой информации и ее достоверности.
На чертеже представлена функциональная схема устройства для передачи и приема цифровой информации.
Устройство для передачи и приема цифровой информации содержит на передающей стороне i: мультиплексор
2, источники 3 информации, первый счетчик 4, генератор 5 тактовых импульсов, ключ 6, второй счетчик 7, 20 передатчик 8, первый 9 и второй 10 элементы ИЛИ, вход 11 начальной установки устройства, элемент И 12, элемент НЕ 13, регистры 14 и 15 сдвига, блок 16 элементов НЕ, дешифра- 25 тор 17, делитель 18 частоты, третий
19, второй 20 элементы И, на приемной стороне 2 1: приемник 22, первый регистр 23 сдвига, счетчик 24, первый дешифратор 25, второй эле- 30 мент И 26, блок 27 ключей, блок памяти 28,первый И 29, элемент ИЛИ 30, блок 31 элементов НЕ, второй регистр 32 сдвига, блок 33 поразрядноинформации 3, счетчики 4, 7, генератор 5 тактовых импульсов, ключ 6, передатчик 8, элементы ИЛИ 9, 10, регистры сдвига 14, 15, блок элементов НЕ 16, делитель частоты 18, дешифратор 17, элементы И 12, 19, 20, элемент НЕ 13; на приемной стороне
21 — приемник 22, регистры сдвига
23, 32, счетчик 24, дешифраторы 25, .35, элементы И 19, 29, блок ключей
27, блок памяти 28, элемент ИЛИ 30, блок поразрядного сравнения 33, блок элементов НЕ 31, делитель частоты
34. Приемная сторона соединена с передающей проводной линией связи
36. 1 ил, го сравнения, делитель 34 частоты, второй дешифратор 35, линию 36 связи,, Устройство работает следующим образом.
При включении устройства напряжение питания на передающей стороне подается на вход 11, и через элемент ИЛИ 10 обнуляются делитель
18 частоты и счетчик 4. Состояние других элементов памяти в этот момент времени не имеет значения.
Генератор 5 вырабатывает импульсы прямоугольной формы с параметрами, соответствующими цифровым интегральным схемам, и частотой, необходимой и допустимой для передачи цифровой информации по проводной линии связи. Эти импульсы непосредственно поступают на счетный вход счетчика
7, который обнуляется импульсами, поступившими с выхода генератора 5 через ключ 6 на его установочный вход нуля.
Импульсы с выхода генератора 5 подаются также на счетный вход делителя 18 .частоты, который осуществляет деление частоты импульсов, например, с коэффициентом, равным восьми.
Дешифратор 17 выделяет, например, нулевое состояние делителя 18 и формирует сигнал записи информации, поступившей от источника 3 через
1481832
45 мультиплексор 2 на информационные входы первого 14 и второго 15 регистров, причем на первый регистр
14 информация записывается в инверс5 ном коде (через блок 16 элементов
НЕ). Этот же сигнал с выхода дешифратора 17 поступает через открь;тый элемент И 20 на счетный вход счетчика 4, который формирует код адреса источника 3 информации для мультиплексора 2 и который изменяет свое состояние только после поступления фронта сигнала записи ка регистры
14 и 15. 15
После окончания записи информации в регистры 14 и 15 она продвигается по ним поразрядно под действием тактовых импульсов, поступающих с выхода генератора 5. С выхода второго ре- 20 гистра 15 информация поступает через открытый элемент И 19 и элемент
ИЛИ 9 на информационный (первый) вход передатчика 8, с выхода которого она подается в проводную линию 36 25 связи.
Каждый раз под действием сигнала, поступившего с выхода дешифратора
17 через открытый элемент И 20 на счетный вход счетчика 4, последний 30 изменяет свое состояние. В результате код адреса, формируемый с выходов счетчика 4 на адресные входы мультиплексора 2, подключает на входы регистров 14 и 15 цифровую информацию с другого (очередного по номеру)
-источника 3.
После заполнения счетчика 4 (окончания перебора всех адресов) с приходом следующего импульса на его 40 счетный вход все разряды счетчика 4, выходы которых подключены к адресным входам мультиплексора 2, обнуляются, а последний разряд счетчика 4, подключенный к входу элемента НЕ 13, устанавливается в состояние логической единицы. Теперь ключ 6 и элементы И 19 и 20 закрываются сигналом логического нуля, формируемым с выхода элемента НЕ 13. На счетный вход счетчика 4 и установочный вход счетчика 7 прекращаются поступления импульсов, но на счетный вход счетчика 7 они продолжают поступать.
С приходом восьмого импульса на счетный вход счетчика 7 его четвертый разряд переключается в состояние логической единицы. В результате на выходе элемента И 12 формируется сигнал логической единицы, который через элемент ИЧИ 10 поступает ка установочный вход нуля делителя 18 (подтверждает его нулевое состояние) и на установочный вход нуля счетчика 4, который обнуляется. Сигнал логического нуля поступает с выхода счетчика 4 на первые входы элементов ИЛИ 9, И 12 и на вход элемента
HE 13, который формирует сигнал логической единицы на входы элементов И 19 и 20 и вход ключа 6.
Теперь счетный вход счетчика 4 снова открыт для импульсов с выхода дешифратора 17, а на установочный вход нуля счетчика 7 опять поступают импульсы с генератора 5 через ключ 6, которые устанавливают счетчик 7 в нулевое состояние.
Таким образом, каждый цикл опроса источников 3 информации, число коЛ, торых может быть 2, завершается форMHpoBGHHpM сигнала синхронизации, содержащего 2.п разрядов единиц, где
n — разрядность одного регистра сдвига.
На приемной стороне 21 включение напряжения питания, а значит и формирование сигнала обнуления (начальной установки) может осуществляться в произвольный момент времени. Формируемый при этом на входе устройства сигнал начальной установки поступает через элемент ИЛИ 30 на установочные входы куля делителя 34 частоты и счетчика 24.
С передающей стороны 1 по линии
36 связи на приемник 22 информация может поступать в произвольный момент времени. В этом случае с информационного (первого) выхода приемника
22 на последовательный вход регистра 23 начинает поступать информационная последовательность, а на входы синхронизации регистров 23 32 и счетный вход делителя 34 частоты— тактовая частота. Информация продвигается последовательно, поразрядно с первого регистра 23 на второй регистр 32.
Код информации, записанный во втором регистре 32, подается на первые входы блока 33 без инверсии, а код информации, записанный в первом регистре 23, подается на вторые входы блока 33 сравнения через блок 31 элементов НЕ, В случае совпадения кодов блок 33 формирует сигнал на
5 148 первый вход элемента И 26. На второй вход последнего должен поступить сигнал с. выхода дешифратора 35, который выделяет, например, код нулевого состояния делителя 34 частоты, осуществляющего деление частоты тактовых импульсов с таким же коэффициентом, что и у делителя 18 на передающей стороне 1.
Только при совпадении во времени двух сигналов, поступивших на входы элемента И 26, последний формирует сигнал записи информации через один из открытых ключей блока 27 на соответствующий вход синхронизации блока 28 памяти.
Передний фронт этого сигнала поступает на вход синхронизации соответствующей ячейки памяти блока 28 раньше, чем задний фронт импульса, поступающего на счетный вход счетчика 24, который формирует код адреса принятой информационной посылки.
Дешифратор 25 декодирует код адреса, поступающий на его входы с выходов счетчика 24 и формирует сигнал для открывания соответствующего ключа блока 27. Выход каждого из ключей блока 27 подключен к соответствуг ющему входу синхронизации блока 28 памяти, на информационные входы которого уже поступил цифровой код информации с выходов регистра 23 через блок 31 элементов НЕ.
Несмотря на то, что информация, поступающая на приемную сторону 21, записывается в первый 23 и второй
32 регистры сдвига до прихода сигнала синхронизации запись ее в регистр памяти не происходит, так как делитель 34 с помощью дешифратора
35 формирует сигнал на один из входов элемента И 26 в момент времени, не совпадающий с моментом времени равенства кодов, поступающих на входы блока 33, и в момент формирования сигнала дешифратором 35 не будет совпадения информации, записанной в первом 23 и втором 32 регистрах сдвига. Информация в регистре 23 должна быть в противофазе или инверсна по отношению к информации, записанной в регистре 32.
После прихода сигнала синхронизации, код которого содержит, например, восемь единиц и отличается от любой информационной посылки, он вы деляется с помощью элемента 29, и
1832 6 через элемент ИЛИ 30 на установочных входах нуля счетчика 24 и делителя 34 формируется сигнал обнуления.
Начиная с момента окончания сигнала синхронизации, поступающая информация записывается в ячейки блока 28 памяти, если ее прямая и инверсная части соответствуют порозрядно и совпадают на входах блока 33. В случае появления ошибки хотя бы в одном из разрядов информационной посылки,записанной в регистрах 23 и
32 сдвига, в блок 28 памяти эта информация не записывается, так как не сформирован сигнал на выходе блока 33. В случае короткого замыкания или обрыва в линии связи на вход приемника 22, а значит и в регистры
23 и 32 сдвига не поступает информационная последовательность, а значит предыдущая информация, записанная в блоке 28 памяти, сохраняется. формула изобретения
Устройство для передачи и приема цифровой информации, содержащее на . передающей стороне источники инфор- мации, выходы которых подключены к информационным входам мультиплексора, к адресным входам которого подключены выходы группы первого счетчика, выход которого подключен к входу элемента НЕ и первым входам перЗВ вых элементов И и ИЛИ, выход последнего из которых соединен с первым входом передатчика, генератор тактовых импульсов, выход которого соединен с синхронизирующим входом второ40
ro счетчика, первым входом ключа и вторым входом передатчика, выход которого подключен к входу линии связи, выход элемента НЕ соединен с вторым входом ключа, первый вход второго элемента ИЛИ является входом начальной установки устройства, вы.ход вторбго элемента ИЛИ подключен к установочному входу первого счетчика, выход второго счетчика соеди50 нен с BTopbM входом первого элемента И, выход которого соединен с вторым входом второго элемента ИЛИ, выход ключа подключен к установочному входу второго счетчика, на приемной стороне — приемник, вход которого соединен с выходом линии связи, первый выход приемника подключен к информационному входу первого регист7 148 ра сдвига, выходы группы которого соединены с соответствующими входами первой группы первого элемента И, выход которого подключен к первому входу элемента ИЛИ, второй вход которого является входом начальной установки устройства, выход элемента ИЛИ подключен к установочному входу счетчика, выходы которого соединены с одноименными входами первого дешифратора, второй элемент И, блок памяти, выходы которого являются выходами устройства, второй выход приемника соединен с синхронизирующим входом первого регистра сдвига, о т л и ч а ю щ е е с я тем, что, с целью повышения функциональной надежности устройства и достоверности приема передаваемой информации, в него введены на передающей стороне первый и второй регистры сдвига, второй и третий элементы И,.дешифратор, делитель частоты и блок элементов НЕ, выходы мультиплексора соединены с одноименными информационными входами первого регистра сдвига непосредственно и через блок элементов НЕ с одноименными информационными входами второго регистра сдвига, выход генератора тактовых импульсов соединен с синхронизирующими входами первого и второго регистров сдвига и делителя частоты, установочный вход которого подключен к выходу второго элемента ИЛИ, выходы-к одноименным входам дешифратора, выход которого соединен с первым входом второго элемента И и управляющими входами первого и второго регистров сдвига, вход второго регистра сдвига соединен с шиной нулевого потенциала, выход — с входом перво1832
f0
40 го регистра сдвига, выход которого подключен к первому входу третьего элемента И, выход которого соединен с вторым входом первого элемента
ИЛИ, выход элемента НЕ подключен к вторым входам второго и третьего элемента И, выход второго элемента
И соединен с синхронизирующим входом первого счетчика, на приемной стороне введены второй регистр сдвига, блок поразрядного сравнения, делитель частоты, блок элементов НЕ, второй дешифратор и блок ключей, выходы которого подключены к одноименным синхронизирующим входам блока памяти, второй выход приемника соединен с синхронизирующими входами второго регистра сдвига иделителя частоты, выходы которого подключены к одночмеHHblM входам второго дешифратора, выход которого соединен с синхронизирующим входом счетчика и первым входом второго элемента И, выход которого подключен к входу блока ключей, входы группы которого соединены с одноименными выходами первого дешифратора, выходы второго регистра сдвига подключены к одноименным входам второй группы первого элемента И и одноименным входам первой группы блока поразрядного сравнения, выход которого соединен с вторым входом второго элемента И, выходы группы первого регистра сдвига подключены к одноименным входам блока элементов
НЕ, выходы которого соединены с одноименными входами второй группы блока поразрядного сравнения и информационными входами блока памяти, выход элемента ИЛИ соединен с установочным входом делителя частоты.
Составитель З,Низамутдинова
Редактор И.Горная Техред И..1и::ык
Корректор Л.Пилипенко
Заказ 2694/53 Тираж 519 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Чосква, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.Óæãîðîä, ул. Гагарина„!01