Цифровой фильтр
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике. Цель изобретения - повышение точности фильтрации. Цифровой фильтр содержит элемент И-НЕ 1, элемент ИЛИ-НЕ 2, реверсивный счетчик 3, блок 4 сравнения и RS=триггеры 5 и 6. Цифровой фильтр позволяет сформировать на выходе сигнал, длительность которого равна длительности входного сигнала. Цель достигается введением элемента ИЛИ-НЕ 2, блока 4 сравнения и RS=триггера 6, с помощью которых подавляются помехи типа ложный импульс и пропадание импульса, а также пакеты помех. 2 ил.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН (51)4 Н 03 И 17 00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
4ь
CO
CO 3
С0
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО И306РЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГНКТ СССР
К АSTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 4267699/24-09 (22) 24.06.87 (46) 30,06.89. Бюл. У 24 (72) В.И. Ярыч (53) 621.394.044 (088.8)
{56) Заявка ФРГ У 2722981, кл. Н 03 К 5/153, 1980. (54) ЦИФРОВОЙ ФИЛЬТР (57) Изобретение относится к радиотехнике. Цель изобретения — повышение точности филътрадии. Цифровой (19) (II)
А1
2 фильтр содержит элемент И-НЕ 1, элемент ИЛИ-HE 2, реверсивный счетчик
3, блок 4 сравнения и RS-триггеры 5 и 6. Цифровой фипьтр позволяет сформировать на выходе сигнал, длительность которого равна длительности входного сигнала. Цель достигается введением элемента ИЛИ-НЕ 2, блока 4 сравнения и RS-триггера 6, с помощью которых подавляются помехи типа ложный импульс" и "пропадание импульса", а.также пакеты помех. 2 ил.
1490705
Изобретение относится к радиотехнике и может быть использовано для фильтрации импульсных сигналов.
Цель изобретения — повышение точ5 нос ти фил ьтр ации .
На фиг. 1 представлена электрическая структурная схема цифрового фильтра; на фиг. 2 — временные диаграммы, поясняющие его работу. 1О
Цифровой фильтр (фиг. 1) содержит элемент И-НЕ 1, элемент ИЛИ-НЕ 2, реверсивный счетчик 3, блок 4 сравнения, первый и второй RS-триггеры 5 и и 6, тактовый вход 7, информационный вход 8, входы 9 опорного сигнала и вывыход 10 цифрового фильтра.
Цифровой фильтр работает следующим образом.
В исходном состоянии (при отсутст- 2О вии на информационном входе 8 цифро-. вого фильтра сигнала или помехи) на выходе элемента И-НЕ 1 присутствует потенциал логической единицы, разрешающий работу реверсивного счетчика 25
3 в режиме сложения (вычитания) поступающих на его С-вход тактовых импульсов. Однако, реверсивный счетчик
3 удерживается в нулевом состоянии потенциалом логической единицы с выхода элемента ИЛИ-НЕ 2 ° На выходах блока 4 сравнения и первого и второго RS-триггеров 5 и 6 присутствует . потенциал логического нуля. На входы
9 опорного сигнала блока 4 сравнения подана опорная двоичная комбинация, соответствующая пороговому значению длительности сигнала.
При появлении на входе цифрового фильтра сигнала или помехи — потен40 циала логической единицы (фиг. 2б) на выходе элемента ИЛИ-НЕ 2 возникает потенциал логического нуля, paspeшающий работу реверсивного счетчика
3, который суммирует (фиг. 2в) поступающие на его С-вход тактовые импульсы (фиг. 2а). Если сигнал окончился раньше, чем реверсивный счетчик
3 успел досчитать до некоторой предварительной пороговой комбинации, задаваемой k-м разрядом (k <и), то на выходе элемента ИЛИ-НЕ 2 появляется потенциал логической единицы, сбрасывающий реверсивный счетчик 3 в нулевое состояние и удерживающий его в этом состоянии до прихода следующего сигнала или помехи. Если на информационном входе фильтра будет пакет помех типа "ложный импульс", то после каждой помехи пакета реверсивный счетчик 3 сбрасывается в нулевое состояние, что исключает возможность накопления помех и выделения ложного сигнала.
Если реверсивный счетчик 3 досчитает до пороговой комбинации, то второй RS-триггер 6 переключается сигналом с выхода k-ro разряда реверсивного счетчика 3 в единичное состояние и на его выходе появляется потенциал логической единицы (фиг ° 2д), который устанавливает на выходе элемента
ИЛИ-НЕ 2 потенциал логического нуля независимо от наличия или отсутствия сигнала на входе цифрового фильтра (фиг. 2е). Таким образом цифровой фильтр переходит в режим подавления помех типа "пропадание импульса .
Если в этом режиме реверсивный счетчик 3, суммируя и вычитая тактовые импульсы, достигает до значения опорного сигнала, то на выходе блока
4 сравнения появляется сигнал, который переключает первый RS-триггер
5 в единичное состояние и приводит к появлению на выходе элемента И-НЕ 1 потенциала логического нуля, запрещающего счет тактовых импульсов. На выходе первого RS-триггера 5 присутствует потенциал логической единицы, свидетельствующий о том, что на входе цифрового фильтра — полезный сигнал. Появляющиеся в этот момент -. помехи типа пропадание импульса интегрируются реверсивным счетчиком
3 и не проходят на выход 10 цифрового фильтра. По окончании сигнала реверсивный счетчик 3 дочитает до состояния, при котором на его выходе переноса возникает сигнал (фиг. 2г), который переключает первый и второй
RS-триггеры 5 и 6 в нулевое состояние, и цифровой фильтр возвращается в исходное состояние.
В
Таким образом, на выходе фильтра образуется сигнал, длительность которого равна длитжьности входного сигнала, а помехи типа "ложный импульс" и "пропадание импульса" и пакеты помех подавляются.
Формула и з о б р е т е н и я
Цифровой фильтр, содержащий элемент И-НЕ, первый вход которого является информационным входом цифроsoro фильтра, реверсивный счетчик, Л
Ф д
Фиг. Р
Составитель 3 . .Борисов
Техред lI. Сердюкова Корректор Т. Малец
Редактор А. Огар
Заказ 3759/56 Тираж 884 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.ужгород, ул. Гагарина,101
5 1490705 е первый RS-триггер, S-вход которого дом элемента И-НЕ, а выход — c R-ь:. соединен с вторым входом элемента дом реверсивного счетчика, вход у
И-НЕ, а выход является выходом цифро- равления которого соединен с вторым вого фильтра, о т л и ч а ю щ и и - входом элемента И П1-НЕ, вход разрешес я тем, что, с целью повышения точ- ния — с выходом элемента И-HF.„ етности фильтрации, введены блок срав- ный вход является тактовым входом . нения, выход которого соединен с цифрового фильтра, выход переноса со
S-входом первого Rs-триггера, после- единен с R-входами первого и второго довательно соединенные второй КЯ- 1p RS-триггеров, а выходы и разрядов триггер, S-вход которого соединен с (k c n) соединены с первыми входами выходом k-го разряда реверсивного блока сравнения, вторые входы котосчетчика, и элемент ИЛИ-НЕ, второй рого являются входами опорного сигнавход которого соединен с первым вхо- ла цифрового фильтра.