Умножитель частоты с дробным коэффициентом умножения

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике и может быть использовано в радиотехнике, автоматике и измерительной технике. Целью изобретения является повышение точности умножения путем формирования равномерной выходной последовательности импульсов, синхронизованной входными импульсами, что достигается за счет введения второго вычитающего счетчика 14 импульсов и использования многовходового элемента ИЛИ 15. Устройство содержит также генератор 1 опорной частоты, первый 2 и второй 5 делители частоты, счетчик 4 импульсов, первый вычитающий счетчик 3 импульсов, формирователь 6 импульсов, первый 8 и второй 9 элементы И, первый элемент ИЛИ 10, RS - ТРИГГЕР 11, ПЕРВЫЙ 16 И ВТОРОЙ 17 ЭЛЕМЕНТЫ ЗАДЕРЖКИ, ШИНУ 7 ОБНУЛЕНИЯ, ВХОДНУЮ 12 И ВЫХОДНУЮ 13 ШИНЫ. 1 ИЛ.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1492475 (51) 4 Н 03 К 23/68, Н 03 В 19/00

1

I"

I ь

1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

М А BTOPCKOIVIV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4216154/24-21 (22) 25. 03 .87 (46) 07.07.89. Бюл. М 25 (72) Е.В. Иньков и H.È. Иалышев (53) 621.374.4 .(088.8) (56) Авторское свидетельство СССР и 953739, кл. Н 03 К 23/68, 02.02.81.

Авторское свидетельство СССР

М 1337988, кл. Н 03 В 19/00, 19. 08,85. (54) УИНОЖИТЕЛЬ ЧАСТОТЫ С ДРОБНЫМИ"1

КОЭФФИЦИЕНТОИ УМНОУ(ЕНИЯ (57) Изобретение относится к импульсной технике и может быть использoвано в радиотехнике, автоматике и измерительной технике. Полью изобретения является повышение точности ум2 ножения путем формирования равномерной выходной последовательности имIt ул ьсов си нхро ни зова иной входными импульсами, что достигается за счет введения второго вычитающего счетчика 14 импульс он и и спод ьзова ния многовходового элемента ИЛИ 15. Устройство содержит также генератор 1 опорной частоты, первый 2 и второй 5 делители частоты, счетчик 4 импульсов, первый вычитающий счетчик 3 импульсов, формирователь 6 импульсов, первый 8 и второй 9 элементы И, первый элемент ИГП1 1О, RS-триггер 11, первый 16 и второй 17 элементы задержки, шину 7 обнуления, входную 12 и выходную 13 шины. 1 ил.

1492475

Изобретение относится к импульсной технике и может быть использовано в радиотехнике, автоматике и измерительной технике.

Целью изобретения является повышение точности умножения путем формирования равномерной выходной последовательности импульсов, синхронизованной входными импульсами. 1О

На чертеже представлена структурно-зле ктрич ес кая схема ус тр ойс т ва .

Устройство содержит генератор 1 опорной частоты, первый делитель 2 частоты, первый вычитающий счетчик 3, вход обратного счета которого соединен со счетным входом первого делителя 2 частоты и выходом генератора

1 опорной частоты, счетчик 4, счетныи вход которого соединен с выходом 20 первого делителя 2 частоты, второй делитель 5 частоты, формирователь 6 импульсов, информационные входы которого соединены с информационными выходами второго делителя 5 частоты, шину 7 обнуления, которая соединена с входом установки в "О" второго дев лителя 5 частоты, первый 8 и второй 9 элемент И, первый элемент 1ПИ 10, RS-триггер 11, входную 12 H выходную 30

13 шины, второй вычитающий счетчик ! 4, второй элемент ИЛИ 15, первый 16 и второй 1 7 элементы задержки.

Входная шина 12 устройства соедииена с первым входом первого элемента

И 8 и входом первого элемента 16 задержки, выход которого саецинен со счетным входом вторагo делителя 5 частоты и входом установки RS-триггера 11.

Второй вход первого элемента И 8 соединен с выходом RS-триггера 11 и входor> разрешения первого вычитающего счетчика 3, вход установки в "О" которого соединен с выходом первого элемента И 8, а выход — с входом

45 установки в "О" RS-триггера 11 и первым входом первого лемента ИЛИ 10, которого coB éнеH с вь ходной шиной 13 устройсTBÿ.

Входы второго элемента ИЛ11 15 со- 5О единены с информационными выходами второго вычитающего счетчика 14 и информационными входами первого вычи— тающего счетчика 3, а выход соединен с первым входом второго элемента И 9, 55 второй вход которого соединен с выходом первого целителя 2 частоты, а выход — с входом обратнаi а счета НТо рога вычитающега счетчика 14, информационные входы которого соединены с

1 информационными выходами сч етчика 4, а вход установки в О" соединен с входом установки в "0" первого делителя 2 частоты, с вторым входом пер— ваго элемента ИЛИ 10 и выходом формирователя 6 импульсов.

Вход второго элемента 17 задержки соединен с выходом формирователя 6 импульсов, а выход — с входом установки в "О" счетчика 4.

Умножитель работает следующим образом.

В п п ериодов входной п осл едовательности укладывается (n+1) период выходной и оследоват ел ьности импул ь— сов. Совпадающие импульсы этих посв ледовательностей называют первыми, После второго входного импульса формируется третии выходной импульс и после 1-го входного импульса (1 i (п) формируегся (i+1) é выходной ими ул ьс .

Для формирования выходной послецонательности в устройстве используется генератор 1 опорной частоты

Г „ Г8„„, причем код выходного пе1о риоца равен К „= nТ

6х и+1

Таким образом, для получения кода

К „„необходимо частоту f р поделить на (и+1) и подсчитать количество импульсов за и входных периодов, для чего сигнал с выхода генератора 1 опорной частоты поступает на первый делитель 2 частоты на (п+1) и с его выхода на счетный вход счетчика 4, формирующего код К,„по прошествии п периодов входного сигнала, определяемых с помощью второго делителя 5 частоты на и и формирователя 6 импульсов.

Синхронизация первого делителя 2 частоты и счетчика 4 осуществляется сигналами с. выхода формирователя 6 импульсов, который формирует сигнал через каждые и периодов входного сигнала. Следовательно, сигнал с вы— хода формирователя 6 импульсов совпадает с каждым первым импульсом входной последовательности.

Формирование кода задержки ДТ .

1 (Ll Т; — задержка между i-м входным и (i+1) -м выходным импульсами) осуществляетсяетс я во втор ом вычитающем счетчике 14, B который па импульсу с выхода формирователя 6 записывает75 6

f{v flcpBhtIi вход первого элемента И соединен с выходом RS-триггера и

14924

10 си «режим счета осуществляется с помощью RS-триггера 11 при поступлении на его вход установки очередноходами второго вычитающего счетчика и информационными входами первого очередного кода

Фс>р мул аизобретения лителя частоты, втс>рс>й делитель час— тоты, формирователь импульса, илфор— мационные входы KoT<>p(>I соединены с информационными выходами второго делителя частоты, шп«у <>6>tуления, которая соединена с «хс>дом установки в "0" второго JE!Iè г»IR частоть>, первый и второй элемс «ты И, первый элемент ИЛИ, RS-три> гер, входную ши40

Составитель О. Бодряшова

Техред А.Кравчук

Редактор Н. Рогулич

Корректор Н. Король

Заказ 3894/57 Тираж 884 Подписное

ВНИИПИ Государстве««ого комитета по изобретениям и открытиям при ГКНТ СССР

11ttt) i, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-и>д.> »зьский комбинат "Патент", r.Óæãîðîä, ул. Гагарина,101 ся код К „„со счетчика 4, а на сче т ний вход егo поступает с иг tt;Iл через элемент И 9 с делителя 2 час— тоти Н1 и+1 .

Код задержки Л Т с выхода второго

> вьгштающегo счетчика 14 переписывается «первый вычитающий счетчик 3 для формир»вания импульсов выходной последователь«ости ° Перевод первого вычитающего счетчика 3 из режима запиго импульса «ходHolt последовательности через элемент 16 задержки.

На счетный вход вычитающего счетчика 3 подается сигнал с генератора

1. При этом вычитающпй счетчик 3 доситывяет до нуля и ф<>рмирует на с во 20 ем выходе импульс, который через элемент ИЛИ 10 поступает на выход устройства, переключае г RS-триггер

1 1 в нуле вое состояние, а вычитаю>ций счетчик 3 пере«одит в режим записи

Умножитель час тоти с дробным коэф—

30 фициентом умножения, содержащий генератор опорной частоты, первый делите >ь частоты, первый «ычит;It>>ttttttt счетчик, счетный вход первого пс итсля частоты соединен с выходом ге«ератора опорной частоты, счетчик, счетный «хоп которого соединен с выходом первого девходом разрешения первого вычитающего счетчика, вход установки в "0" которого соединен с выходом первого э >емента И, а выход — с .входом установки в "0" RS-триггера и первым входом первого элемента ИЛИ, выход которого соединен с выходной шиной устройства, а второй вход — с выходом формирователя импульсов, о т л и ч а ю шийся тем, что, с целью повыше ния точности умножения путем формирования равномерной выходной посл едоват ел ьности импульсов, синх-. ронизованной входными импульсами, в него введены второй вычитаннций счетчик, второй элемент ИЛИ, входы которого соединены с информационными вывычитающего счетчика, а выход соединен с первым входом второго элемента И, второй вход которого соединен с выходом первого делителя частоты, а выход — с входом обратного счета второго вычитающего счетчика, информационные входы которого соединены с и«формационными выходами счетчика, а вход установки в "0" соединен с входом установки н "0" первого делителя частоты и выходом формирователя, первый элемент задержки, вход которого а соединен с входной шиной устройства, а выход — со с четным входом второго делит еля частоты и входом установки в "1" RS — триггера, и второй элемент задержки, вход которого соединен с выходом формирователя, а выход — с входом установки н "0" счетчика, причем вход обратного счета первого вычитающего счетчика соединен с выходом генератора опорной частоты, а второй вход первого элемента И соединен с входной шиной устройства.