Устройство для передачи дополнительной низкоскоростной цифровой информации по каналу связи с дельта-модуляцией

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике связи. Цель изобретения - уменьшение уровня искажений передаваемого дельта-модулированного (ДМ) сигнала. Устройство содержит передающую и приемную стороны. На передающей стороне формируется чередующаяся последовательность 2-элементных комбинаций символов низкоскоростной цифровой информации (НЦИ) и (N -2)-элементных отрезков ДМ-сигнала с учетом осуществляемого предыскажения. Этот сформированный сигнал из цифрового тракта передачи поступает на приемную сторону, где происходит его разделение на составляющие. При этом осуществляется восстановление ДМ-сигнала и преобразование символов НЦИ к нормированному виду. Устройство позволяет уменьшить влияние НЦИ на передачу аналоговых сообщений за счет укрупнения вставок НЦИ и предыскажения ДМ-сигнала с учетом исключаемых информационных символов. 2 з.п. ф-лы, 2 ил.

СОЮЗ СОЕЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (ll) (5() 4 Н 04 М 11/06

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ формирователь 4 коротких импульсов, первый элемент 5 запрета, первый элемент ИЛИ 6, первый формирователь 7 символов, первый 8 и второй 9 блоки коррекции, первый элемент И 10 вход

11 синхронизации передающей стороны, вход 12 синхронизации передачи низкоскоростной цифровой информации, информационный вход 13, цифровой тракт

14 передачи, первый ключ 15, регистр

16 сдвига, первый делитель 17 частоты, первый распределитель 18, первый триггер 19, второй элемент ИЛИ 20, первый 21 и второй 22 инверторы, вто-рой элемент И 23, второй триггер 24, третий элемент И 25, элемент 26 saдержки, четвертый элемент И 27, треГОСУДАРСТВЕННЫЙ KOMHTET

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4312794/24-09 (22) 02.10.87 (46) 15.07.89. Бюл. ))- 26 (72) M.Ä.Âåíåäèêòîâ, Б.Ш.Златкин и А.С.Евженков (53) Ь21.395.49 (088,8) (56) Авторское свидетельство СССР

М - Ь04181, кл. Н 04 М 11/06, 1976. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДОПОЛНИТЕЛЬНОЙ НИЗКОСКОРОСТНОЙ ЦИФРОВОЙ

ИНФОРМАЦИИ IIO КАНАЛУ СВЯЗИ С ДЕЛЬТАМОДУЛЯЦИЕЙ (57) Изобретение относится к технике связи. Цель изобретения — уменьшение уровня искажений передаваемого дельта-модулированного (ДМ) сигнала.

З

Устр-во содержит передающую и прием,ную стороны. На передающей стороне

Изобретение относится к технике связи, в частности к системам импульсной радиосвязи, и может быть использовано в каналах служебной связи с дельта-модуляцией для передачи по каналу низкоскоростной цифровой информации.

Цель изобретения — уменьшение уровня искажений передаваемого дельта-модулированного сигнала.

На фиг. 1 приведена структурная схема передающей стороны предлагаемого устройства; на фиг.2 — структурная схема приемной стороны.

Передающая сторона устройства (фиг.1) содержит кодер 1, первый 2 и второй 3 блок 4 задержки, первый

2 формируется чередующаяся последовательность 2-элементных комбинаций символов низкоскоростной цифровой информации (НЦИ) и (N-2)-элементных отрезков ДМ-сигнала с учетом осуществляемого предыскажения. Этот сформированный сигнал из цифрового тракта передачи поступает на приемную сторону, где происходит его разделение на составляющие. При этом осуществляет ся восстановление ДМ-сигнала и преобразование символов НЦИ к нормированному виду. Устр-во позволяет уменьшить влияние НЦИ на передачу аналоговых сообщений за счет укрупнения вставок НЦИ и предыскажения

ДМ-сигнала с учетом исключаемых информационных символов. 2 э.п. ф-лы, 2 ил.

3 149424

rk;tt триггер 28, пятыи элемент И 29 и формирователь 30 импульсов.

Приемная сторона ус гройства (фиг.2) содержит второй формирователь

31 символов, второй формирователь 32 коротких импульсов, второй делитель

33 частоты, второй распределитель 34, второй элемент 35 запрета, второй ключ 36, формирователь 37 символов низкоскоростной цифровой информации, третий ключ 38, третий элемент KIII 39, четвертый элемент И.1И 40, приемный триггер 41, формирующий триггер 42, четвертый ключ 43, третий элемент 44 запрета, пятый элемент ИЛИ 45, третий формирователь 46 символов, декодер

47, вход 48 синхронизации приемной стороны и вход 49 синхронизации низкоскоростной гвгфровой информации. 20

Устройство работает следующим образом.

Двоичный дел ьта-модулированный с»> нал (ДМ), формируемый кодером с тактовой частотой f, численно рав- 25 ной скорости следования симво IOB в цифровом тракте 14 передачи, проходит посл довательно через первый 2 и и;орой 3 б IoKkt задержки, первый

Ьор пгрователь 4, первый элемент 5 30 запре ra, первый элемент ИЛ!! 6 и пер",ый формирователь 7 символов.

Регулярно с частотой, которая в два раза ниже опорной частоты низкоскоростной цифровой информации

35 (ОЧ Н!!!!), поступающей с входа 12

t..»ktx," онпз внии, и равна Г /Y,, в пергэм элем-.нте 5 запрета блокируются

2--элемс нтные комбинации символов, взамен ко горых с помощью первого эле- 40 мента И П1 6 вводятся 2-элементные комбинации символов IЩИ. Таким обра",îì, в цифровой тракт 14 г.ередачи поступаеr чередующаяся последовательность 2- лементных комбинаций симво45 лов Н1!11 и (Y-2) -элементных отрезков

ДМ вЂ” сигнала с учетом осуществляемого г р едыс к аъ - ни я, Пр едыс кажени е соответствующих символов ДМ-сигнала осуществляется сле50 дующим образом.

Еомбинации символов ДМ-сигнала, соответствующие гаузным последовательностям„ не изменяются (комбинации "01" и "10"). Символы изменения уровня "11" и "00" корректируются !! н соответствующей заменой символа 0 на символ " 1" и наоборот. При этом фронты импульсов ОЧ Н!!И на передающей стороне опережают подменяемые символы цифрового сигнала на два периода тактовой частоты. На приемной стороне осуществляется стробирование принятого сигнала, задержка его во времени и формирование символов «ЩИ по длительности.

Восстановление ДМ-сигнала осуществляется заменой пар принятых символов Н!!И паузными комбинациями символов "10" / "01" .

Такая интерпретация ДМ-сигнала как последовательности 2-элементных комбинагГий эквивалента переходу от двоичной к троичной дельта-модуляции.

Данный алгоритм коррекции структуры,,II — сигнала реализуется с помощью первого 8 и второго 9 блоков коррекции и первого 2 и второй 3 блоков задержки.

Исходный ДМ-сигнал и задержанный на такт поступают соответственно на первый и четвертый входы первого 8 и второго 9 блоков коррекции, на третьи входы которых подается последовательность коротких импульсов, сдвинутая относительно фронтов опорных импульсов Н!!1! «а 1,5Т (где Т период следования символов НЦИ). Ес— ли символы подменяют в ДМ-сигнале комбинации cHMBQJIOH "01" и;tH " 10 то на выходах второго 23 и четвертого 27 элементов 1! импульсы отсутствуют, а следовательно, нет сигналов коррекции на выходах первого 8 и второго 9 блоков коррекции. При комбинации символов ДМ-сигнала типа " 11" формируется импульс на выходе четвертого элемента И 27, который запускает третий триггер 28, выходной сигнал которого подготавливает пятый элемент

И 29 к формированию сигнала коррекции в момент поступления в ДМ-сигнале ближайшего по времени символа "1", при поступлении которого формируется импульс длительностью = Т на выхо— де второго блока 9 коррекции, который с помощью первого элемента 5 запрета запрещает в ДМ-сигнале соответствующий символ. Аналогично работает первый блок 8 коррекции, где при комбинации символов "00" формируется сигнал коррекции в виде импульса, поступающего на первый вход первого элемента И3П! 6.

Временные задержки сигналов при формировании сигналов коррекции ском149424

55 пенсированы дополнительной задерж-! кой Д1(-сигнала осуществляемой вто I рым блоком 3 задержки.

На интервале между передаваемыми символами 1!ЦИ может не оказаться условий для осуществления коррекции

ДИ-сигнала. В этом случае могут оказаться запущенными как второй 24, так и третий 28 триггеры, выходные сигналы которых формируют на первом элементе И 10 сигнал, сбрасывающий их в исходное состояние. При этом сигналы коррекции не формируются.

Иэ цифрового тракта 14 передачи сформированный сигнал поступает на второй формирователь 31 символов (= Т), с выхода которого подается на второй формирователь 32 коротких 2р импульсов и на второй ключ 36. С выхода второго формирователя 32 сигнал проходит через третий элемент 44 запрета и третий элемент ИЛИ 39, где взамен символов НЦИ формируются ком- 25 бинации символов " 10" или "0 1" в зависимости от предшествующего символа

ДИ-сигнала. С этой целью фронты импульсов ОЧ НЦИ с входа 49 синхронизации опережают символы НЦИ в цифро- 30 вом сигнале на период. Восстановленный Д!1-сигнал с длительностью Т поступает на вход декодера 47.

С помощью второго ключа 36, управляемого регулярной последовательностью сдвоенных коротких импульсов с выхода четвертого элемента ИЛИ 40 выделяются символы НЦИ, которые затем с помощью формирователя 37 символов преобразуются к нормированному виду.

Вход записи формирователя 37 символов объединен с входом управления второго ключа 36, а вход считывания — к входу 49 синхронизации.

Управление формированием цифрового сигнала, содержащего символы ДМ.-сигнала и НЦИ на передающей стороне, и разделением этого сигнала на составляющие на приемной стороне осуществляется частотой в два раза ниже опорной частоты НЦИ. Для этого используются фаэируемые первый 17 и второй

33 делители частоты, а в роли сигналов фазирования — наиболее низкие опорные частоты системы передачи (ие приведены). Первый распределитель 18 формирует пять импульсных последовательностей, сдвинутых относительно (5 фронте.я опорно< и".к.у с .1 с«.: " .. тс венпо ча 1,5Т; ?Т; 2,5Т; 3,5 i .. 4Т. помощью нмп,,ьсн.„,х по алело."ительностей перв«го распрел.";. -.ñ ля 1" формируются pc Г п эрны« iso; . доВ т яе ности прямоугольных импульсов 2Т: последовательность поступающая на первый элемент 5 запрета (через первый триг rep 19), и последовательное ть коротких импульсов, поступающая на регистр 16 сдвига (чегез второй элемент ИЛИ 20) .

Второй распределитель 34 формирует шесть импульсных последовательностей, сдвинутых относительно фронтов опорных импульсов ШЯ соответственно на 0,5Т; Т; 1,5Т; 2Т; 2,5Т; ЗТ. Эти импульсные последовательности используются для формирования с помощью приемного триггера 41 последовательности прямоугольных импульсов длите.:ьностью 2Т, поступакнцих на вход управления третьего элемента 44 запрета; с помощью четвертого элемента ИЛИ 40 — последовательности сдвоенных коротк ix HMI".óëüñoB, поступающих на счетный гход формирующего триггера 42, входы управления второго ключа 36 и формирователя 37 символов; с помощью пятого элемента ИЛ11 — последовательности сдвоенных коротких импульсов, поступающих через четвертый ключ 43 на второй вход третьего элемента ИЛИ 39.

Установка формирующего триггера

42 в исходное со«тояние, определяемое предшествующим символом Д11-сигнала, обеспечивается с помощью второго элемента 25 запрета и третьего ключа 38.

Таким образом, предлагаемое устройство возволяет уменьшить влияние низкоскоростной цифровой информации на передачу аналоговых сообщений sa счет укрупнения вставок НЦИ и предьккажения Д!1-сигнала с учетом исключаемых информационных символов . формула изобретения

1. Устройство для передачи дополнительной низкоскоростной цифровой информации по каналу связи с дельтамодуляцией, содержащее на передающей сторОне последовательно соединенные кодер, вход синхронизации которого соединен с входом синхронизации пере- дающей стороны, первый блок каррекс(? и 3 I;t p?3« tlt )?1(? нт (!ЛИ i! Г!> 1 13!?1! ф О р f f t p () н а т е > ь (J t (. J3 (>?! o F« Г: с (Fi! 11 I ? ? н первый и второй г>хс il! i &c! Top(l О чндчютс ч соответств(ннс ftff(?>clpt t) t;>t«, нь(н! вхоцом и нхоцом «JflfxPO?ff((31(>fft i» Р« дачи низкос коростно?! I,il,, ро,)Ji It?f«I>t)рмац?»и, первы?(-3?(с мент )алрета,;> H(l и P È С М H O и Г Т О P O 11 Р ) С « > t .; (I I 1 С; > J t O 1 «П Е редан>!((("й стороной >i(реэ I, Jf«I>p(?Ht)(f тракт передачи, декодер, вход синхp (>Itèç аi(HI! ко тоpо Г О с О(д(1 нp н с 13х ОдОм си Ftxpo Hft a 71(i!i! приемной стороны, пос†л едоват ел ьно с оедине нн. (е н тор с>й к? JK)9 и форм>tp ОВаТ(:I Ь СII>113O?! ОВ fi >i 3 K OГ КО

poc TJIoIl ц)!фровой информации, IJTopoit

Вход которо! О соединен с Вх >дом

15 с(.нхрониэации приема низкос корсн тной ц?!(?>рс Вои информа.(lf:1, 0 т ..l и ч а ю н(t> с с я т(м ч тО с ц«е.(ьK> Mс. н ь 0 шt il?lх у р Он Hя 11«к ажс нl iй и « p е дс! 13 а смol «) i(t (ЬТOI («.:И(На?> 3, В НЕго Вв е;! еньi Jii» пере;I;JK It(«If с торо?(е пос-It да(?ате?»ь?!о с(>единеHHhlt. Ilpp?)bli t блОк э (?(ер)нкl! ВхОд кО (Ор ОГО fI(!,1?(IK> чен к 1>шкоду кодера ii объe71»>f(Jt c

П« (>ВЬГМ 13 .(). ОM РВЕ?1(.HН()ГО ВТОРОГО (>?10 ка коppt ?.I?I»fi Втс-рс и б?Iс>к Hадс р.;н и

И I l E Р 13 Ыl! »> (> P >i i t P O B H Т С ? I I l(() P O T К ИХ И М

30 е

IIV? J I>Ñ() 13 1>ЬГХ()JJ, КОТОРОI 0 ПОД КЛЮЧ к > I «- p 1> (> ) > !3 х О?(у I l t > 13 0 I O э?1 с М«. н т прета, первый триггер, последОВ

Но co« ilft?tLнные и(рвыи;«едите?(ь готы, Вхс ц которого объедин«н с рым Входом t! t pHoI (кл(нча, и пер распреде.п!Тел(, псследовательно (It!le»«bJ0 13тОрой . (емент (1ЛИ и р а заате?Iь часвто35

СОЕ—

t ги«тр сдвига, Вход синхронизации которо(о

II0I1K 7K>«J «7?f J(С ООТI)E ТСТВУ ЮЩИМ ВХОДам

1!ер«Вoго формиpОВате?(Я корoтких Iiм 40 пульсов, ко",åðà, первого и второ,г-о о блоков задержки, первого распределителя, вторым входам первого и второго блоков коррекции, третьи входы которых п эдклнчсны к первому Выходу пергого рс»спрсделителя, второй и пятый

Выход?1 которого подключены соответст" венно к установочным и сбросовому входам !Jeрвого триггера, а тр«. (1»1! и четвертый Выходы — к первому и вто50 рому Входам BTopol o 0?>емента ИЛИ, причем выход. первого ключа через регистр сдв?»гЛ подк?(ючен к второму входу- первого элемента ИЛИ, третий вход которого подклн)чен к выходу первого

55 элемента запрета, второй и третий

Входы которого соединены соответственно с выходом первого триггера и первым выходом второго блока коррек(В!и, 1(п>с ртый Вхо i. которого Gf>ъедиJi«н с 13! 0,(îì Второго Глока задержки и е гв«(> it!i Входом пс рвого бчока коррекци(», пятый вхo;I которого соединен с пя !i !if I«t,J<ñ дом втор,тго Глока коррекllliJi и подключен к выходу первого элемеlil 7 И, JJ(рвый и второй Входы которого пoäê?Jючены соответственно к вторым !«ь(хо, (ал» первого и второго блоков коррекции, а на приемной стороне последовательно соединенные второй формирователь символов, выход которого полк?(ючен к Входу второго ключа, упранлян>иг(!м входам третьего ключа и второгo элемента запрета, второй форм»!рог»ате?(ь коротких импульсов, третий элемент запрета, третин элемент ИЛИ и третий формирователь символов, выхсд которого соединен с(входом декодера, последовательно соединенные второй делитель частоты и Второй распределитель, пас?(едовательно соединенные четвертый элемент ИЛИ, формирующий триггер и четвертьп(ключ, Вььход которого подклн)чен к второму входy тTрp е. тTьbе«1г о 0 эOлемента I(IIII, последовательно соединс нные пятый элемент

И(И и че TI3«ðòûJ» клн>ч, приемный триггер, выход которого соединен с управ?(ян?((Н?! Входом третье г О элемента запрета, причем Вхог(синхронизации декодера с оедине и с с оотве тс твующими входами второг о формирователя коротких импульсов, второго и третьего формирователей символов, второго распредс?(ителя, Второй выход которого !.ое;и(лен с первым входом четвертого

>лсм нта ИГ(И и входом установки приемного григгера, вход сброса которого подключен к шестому выходу второго распреде?Н»теля, четвертый и пятый выходы которого соединены соответственно с Вторым г»хбдом четвертого элемента (ПИ и первым входом пятого элемента Ш!И, второй вход которого подключен к третьему выходу второго распределителя, первый выход которого соединен через третий ключ с установочн?гм oõoäoì формирующего триггера, а через второй элемент запрета подключен к входу сброса формирующего триггера, счетнь(?» вход которого подключен к управляю(((ему входу Второго ключа и третьему входу формирователя символов низкоскоростг»ой цифровой информац?(и, второй вход которого соединен с входом второго делителя частоты.

1494245

2. Устройство по п.1, а т л и ч а ю щ е е с я тем, чта первый блок коррекции содержит последовательно соединенные первый инвертор, второй элемент И, второй триггер, третий элемент И и элемент задержки, выход которого является первым выходом первого блока коррекции, первьпi и второй входы которого являются со- 1() ответственно входами первого и второго инверторов, выход которого подключен к вторым входам второго и третьего элементов И, третий вход которого объединен с вторым входом элемента 15 задержки и является вторым входом первого блока коррек»»»»и, третий и пятый входы которого являются соответственно третьим входом второго элемента И вторым входом второго тригге- 20 ра, третий вход которого соединен с выходом третьего элемента И, а выход является вторым выходом первого блока коррекции.

3. У.трайства па п.1, а т л ч а к> щ е е с я тем,;та втс»ай Сии. коррекции содержит посл дава, eëьна соединенные четверты»» элемеэ.т :1, перв вый и второй входы катар 1га яв-чю-.ся соответственно первым и четвертым входами второго блока коррекции, третий триггер, второй вход которого является пятым входам второго блока коррекции, пятый элемент И и формирователь импульсов, выход ката— рого является первым выходом второго блока коррекции, второй вход каторага является втарь>ш входами формирователя импульсов и пятого элемента И, третий вход которого объединен с вторым входам четвертого элемента

И, à вь»хад пятого элемента И соединен с третьим входам третьего триггера, выход которого является вторым выходам второго блока коррекции, третий вхo., которого является третьим входам четвертага элемента И.

1494245

Составитель В.А.Паницкий

Техред Л.Олийнык . Корректор Т.Малец

Редактор И.Петрова

«Заказ 4132/57 Тираж 626 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101