Аналоговое запоминающее устройство
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике, а именно к запоминающим устройствам и может быть использовано в качестве аналогового запоминающего устройства в системах сбора данных для микропроцессорных систем. Цель изобретения - повышение точности - достигается введением в устройство дополнительных трех переключателей, трех пассивных элементов, накопительного элемента на конденсаторе, ключа и двух повторителей напряжения. Переключатели 1-4 и ключи 12 и 13 обеспечивают четыре этапа работы устройства, на которых осуществляется компенсация текущих напряжений смещения нуля усилителя 11 и повторителей 16 и 17 напряжения. 1 ил.
(51) 4 G 11 С 27/00 (" Г „»»
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ЫХ1 бдЕ2,„ Ф ъ
»»Щ, ЕХ Т . ., СОЮЗ СОЗЕТСНИХ О .Ф »,; :: СОНИАЛИСТИЧЕСНИХ л ; - . .»==:=»» РЕСПУБЛИК -- И
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
К А BTOPCKOMY СВИДЕТЕЛЬСТВУ (21) 4371524/24-24 (22) 02„12,87 (46) 23,07.89. Вюл. Ф 27 (71) Куйбышевский политехнический институт им, В.В.Куйбышева (72) С.М.Крылов и F..À.Ñàôðoíoâ (53) 681,327.66(088,8) (56) Алексенко А,Г. и др. Применение прецизионных аналоговых микросхем.
М.: Радио и связь, 1985, с. 15.
Патент П»1А 11 4302689, кл. G ll С 27/02, опублик. 1982. (54) АНАЛОГОВОЕ ЗАПОКИ11АКЗЩВЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике, а именно к запо„„Я0„, 1495853 А 1. л»»»нalo»»\HM устройствам, и может быть использовано в качестве аналогового запоминающего устройства в системах сбора данных для микропроцессорных систем. Цель изобретения — повышение точности — достигается введением в устройство дополнительных трех переключателей, трех пассивных элементов, накопительного элемента на конденсаторе, ключа и двух повторителей напряжения. Переключатели 1-4 и ключи
12 и 13 обеспечивают четыре этапа работы устройства, на которых осуществляется компенсация текущих напряжений смещения нуля усилителя 11 и повторителей 16 и 17 напряжения, 1 ил.
» Бдч„+Банв=Пву2-USED< >
3 49585
Нэобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано в качестве аналогового запоминающего устройства в системах сбора данных для микропроцессорных устройств, Цель изобретения — повышение точности устройства. 1О
На чертеже изображена функциональ, ная схема предложенного устройства, 1
Устройство содержит переключатели
l 4, пассивные элементы 5-!О, опера, ционный усилитель 11, ключи 12 и I5
13, накопительные элементы на конt денсаторах 14 и 15, повторители 6 и
17 напряжений, шину 18 нулевого потенциала, входы 19 и 20 и выходы 21 и 22. Пассивные элементы 5-10 выпол- 20 иены на резисторах.
Устройство работает следующим об,разом.
На входы 19 и 20 устройства по:ступают два входных напряжении Uy,y< и U „2. На первом этапе переключатели 1-4 замкнуть| на шину 18, ключ 12 замкнут, ключ 13 разомкнут, При ра венстве всех резисторов 5-!О на первом выходе 2! устройства получают на- 30 пряжение
R7 R7
Ub x =(I+ — + — )Ucu +Пси =3Ucw+Um
К6 К5 где UcÄ и Псц — напряжения смещения 35 ! нуля усилителей 16 и
17 соответственно, На втором этапе ключ !2 размыкается, ключ 13 замыкается, переключатель
2 подключает первый выход 21 устрой" ства через элемент 6 к инвертирующему входу усилителя 11, Переключатели
1, 3 и 4 остаются замкнутыми на шину 18, Тогда на втором выходе 22 устрой- 45 ства получают напряжение
R7 R7 К7
Us» =- Пв1+ (1+ -+ — ) %и+%»
К6 " К6 К5
= -Ucq<+UeB, 50 где Бвьп, =31!ем +Пси2 (предыдущий э тап);
Ueq — напряжение смещения нуля
J усилителя !7.
На третьем этапе ключ !3 размыка55 ется, ключ 12 замыкается, переключатель 3 иопключает выход усилителя
17 перс- :элемент 8 к неипвертирующему в,с, v усилителя 11, переключа3 4 тели 1 и 4 остаются замкнутыми на шину 18, переключатель 2 замыкается на шину 18.
Тогда на первом выходе 21 устройства получают напряжение (R9 !! R I 0) R7 R7
Пвьп = (!+ — + — ) в п, R8+(R9 II RI 0) R6 R5
R7 R7
"овьп +(l+ — + )U м+%я =3 с +Пся
2 К6 R5 < 2 3 где Пвщ = -Бсм2+Бсмв (предыдущий этап);
R9 !! Rl 0 — величина сопротивления, образованного путем параллельного включения элементов 9 и 10.
На четвертом этапе (собственно режим выборки) размыкается ключ 12, замыкается ключ 13, переключатель 2 подключает первый выход 21 устройства через элемент 6 к инвертирующему входу усилителя 11. Переключатели 1 и 4 подключают входы 19 и 20 соответственно, переключатель 3 замкнут на нулевую шину, Тогда на втором выходе устройства получают (R8llК!02 . Ä R7+ К7„
R9+(R8 И RI 0) К6 R5
К7 К7 . R7 R7
4 UB% U8% US@I + (I+ + )»
R5 К6 R6 R5 где Цвыл,=Зон +Пи+ (предыдущий этап);
R8 ll Rl0 — величина сопротивления, образованного путем параллельного включения элементов 8и 10, Напряжение смещения нуля усилителя 11 и повторителей 16 и 17 аналогового запоминающего устройства оказывается скомпенсированным.
При раэмыкании ключа 13 устройство переходит в режим хранения Увы»,=
ПЫ2 Usi °
Рассмотренные напряжения смещения нуля повторителей 16 и 17 и усилителя 11 есть текущие напряжения смещения нуля данных усилителей, включающие как постоянные составляющие этих напряжений, так и их временной и температурный дрейф.
Устройство позволяет также компенсировать коммутационные погрешности ключей 12 и 13 полностью или час" тично. Если коммутационная погрешность ключей 12 и 13 постоянна для всех записываемых на конденсаторах
Формула изобретения
Составитель А.Воронин
Редактор А.Козориз Техред П.Олийнык Корректор О.Кравцова
Заказ 4274/49 Тираж 558 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., ц. 4/
Производственно-издательский комбинат "Патент", г.ужгс род, л . Гагарина, 101
5 14
14 и 15 напряжений, то ее можно рассматривать как добавочную (аддитинную) погрешность к напряжению смещения нуля повторителей 16 и 17 соответственно, которая полностью компенсируется в течение четырех указанных этапов работы устройства. Если же коммутационная погрешность ключей 12 и 13 является знакопостоянной (но неконстантной} функцией от записываемых на конденсаторах 14 и
15 напряжений, то н течение четырех этапов работы происходит ее частичная компенсация. Конкретный уровень компенсации коммутационной погрешности зависит от характера знакопостоянной функции коммутационной погрешности.
Аналоговое запоминающее устройство, содержащее операционный усилитель, иннертирующий вход которого соединен с первыми выводами первого и второго пассивных элементов, выход операционного усилителя соединен с информационным входом первого ключа, первый повторитель напряжения, вход которого соединен-с выходом первого ключа, первый накопительный элемент на первом конденсаторе, одна из обкладок которого соединена с шиной нулевого потенциала устройства, первый переключатель, выход которого соединен с вторым выводом первого пассивного элемента, первый вход первого переключателя является первым информационным входом устройства, третий пассивный элемент, о т л и ч а ющ е е с я тем, что, с целью повышения точности устройства, в него введены четвертый, пятый и шестой пас95853 6
crrrrrrrre . rveaerrri!, я roporr, тре.. «rir и четвертьи1 перекчн чатели, второй ключ, второй накопительный элемент на втором койдеиса rope и второй повто5 ритель напряжения, вход которого соединен с одной из обкладок второго конденсатора и с выходом второго ключа, информационный вход которого соединен с ныходом операционного усилителя, другая обкладка нторого конденсатора подклкчена к шине нулевого потенциала устройства, выход первого повторителя напряжения является пер15 вым выходом устройстна и соединен с первым входом второго переключателя, выход которого соединен с вторым выводом второго пассивного элемента, первый вывод второго пассивного эле20 мента соединен с первым выводом третьего пассивного элемента, второй вывод которого соединен с выходом операционного усилителя, вход первого повторителя напряжения соединен
25 с другой обкладкой первого конденсатора, выход второго повторителя напряжения является вторым выходом уст" ройства и соединен с первым входом третьего переключателя, выход кото3О рого соединен с первым выводом четвертого пассивного элемента, второй вывод четвертого пассивного элемента соединен с первыми выводами пятого и шестого пассивных элементов и с неинвертирующим входом операционного усилителя, второй вывод пятого пассивного элемента соединен с выходом четвертого переключателя, первый вход которого является вторым
4р информационным входом устройства, вторые входы переключателей и второй вывод шестого пассивного элемента соединены с шиной нулевого потенциала.