Устройство для контроля дискретных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и вычислительной технике и может использовано для поиска неисправностей в цифровых устройствах. Цель изобретения - повышение достоверности контроля. Устройство содержит формирователь 1 импульсов, группу 2 триггеров, группу 3 входов контролируемых сигналов, вход 4 задания режима регистрации, вход 5 задания решения считывания, блок 6 индикации, блок 7 выделения фронтов контролируемых сигналов, блок 8 формирователей импульсов, распределитель 9 импульсов, группу 10 элементов И, шифратор 11, блок 12 памяти, элемент ИЛИ 13, блок 14 формирования адреса, элемент задержки 15, формирователь 16 импульсов, элемент задержки 17, дешифратор 18. В устройстве производятся последовательная регистрация и дальнейшее восстановление для отображения информации с контролируемых линий. Положительный эффект достигается за счет введения шифратора, дешифратора, распределителя импульсов, группы элементов И и группы триггеров. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (Я)4 СОбж 11 0

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

К ASTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 4273429/24-24 (22) 04.05.87 (46 ) 07.08.89.Бкщ . В 29 (72) В.Н.Куценко, Н.В Косиков и И.В.Стахова (53) 681,3 (088.8) (56) Патент Франции Ф 2211143, кл. G 06 F 11/ОО, опублик.1972.

Авторское свидетельство СССР

l1 750404, кл. G 01 R 31!28, 1977. (54) УстРойство ЛЯ контРОля дискРет«НЫХ СИГНАЛОВ (57) Изобретение относится к автома-. тике и вычислительной технике и может быть использовано для поиска неисправностей в цифровых устройствах.

Цель изобретения — повышение достоверности контроля. Устройство содержит формирователь 1 импульсов, группу 2 триггеров, группу 3 входов конт„„SU„„1499347 А 1

2 ролируемых сигналов, вход 4 задания режима регистрации, вход 5 задания режима считывания, блок 6 индикации, блок 7 выделения фронтов контролируемых сигналов, блок 8 формирователей импульсов, распределитель 9 импульсов, группу 10 элементов И, шифратор ll блок 12 памяти, элемент

ИЛИ 13, блок 14 формирования адреса, элемент задержки 15, формирователь

16 импульсов, элемент задержки 17, дешифратор 18. В устройстве производятся последовательная регистрация и дальнейшее восстановление для отображения информации с контролируемых линий. Положительный эфФект достигается за счет введения шифратора, дешифратора, распределителя импульсов, группы элементов И и группы триггеров. 1 ил.

3 1499347

Изобретение относится к автомати-, ке и вычислительной технике и может использоваться для поиска неисправностей в цифровых устройствах.

Цель изобретения - повышение достоверности контроля.

На чертеже дана схема устройства для контроля дискретных сигналов, Устройство содержит формирователь 1О

1 импульсов, группу триггеров 2,группу 3 входов контролируемых сигналов, вход 4 задания режима регистрации, вход 5 задания режима считывания, блок 6 индикации, блок 7 выделения 15 фронтов контролируемых сигналов, блок

8 формирователей импульсов, распределитель 9 импульсов, группу элементов И 10 шифратор ll блок 12 памяти, элемент ИЛИ 13, блок 14 формирования адреса, первый элемент 15 задержки, формирователь 16 импульсов, второй элемент 17 задержки, дешифратор 18.

Устройство работает следующим образом.

При появлении на входе 4 сигнала

"Регистрации" запускается формирователь 1 импульсов, сигнал с которого поступает на входы записи триггеров группы. Таким образом, счетные триггеры 2 группы установлены в начальное состояние, соответствующее состояниям контролируемых входов 3 в момент появления сигнала Регистра- 35 ция". Сигнал "Регистрация" разрешает также работу блока 7 выделения фронтов контролируемых сигналов, который формирует короткие импульсы, запускающие блок 8 формирователей импуль- "40 .сов, формирующий импульсы длительностью в N раз большей, чем длительность такта распределителя импульсов, При наличии на соответствующем 45 выходе распределителя 9 импульсов и на соответствукяцем выходе блока 8 формирователей импульсов сигналов единичного значения импульс единичного значения поступает через соот- 50 ветствующий элемент И 10 группы на шифратор ll. Шифратор 11 формирует код линии, на которой произошло изменение уровня входного сигнала, Импульсы с элементов И 10 поступают также на элемент ИЛИ 13, единичное значение на выходе которого свиде-тельствует об изменении логического значения сигнала на одном из контро4 лируемых входов 3 и необходимости увеличения на единицу значения адреса блока l4 формирования адреса.По сформированному адресу код с выхода шифратора 1 1 записывается в блок 12 памяти при наличии разрешающего сигнала на входе записи с выхода элемента 15 задержки, длительность которого определяется длительностями задержек шифратора 11 и блока 14.

Считывание из блока 12 памяти записанной информации с целью ее последующего анализа происходит при наличии сигнала "Считывание" на входе

5, разрешающего работу формирователя

16 импульсов, импульс с которого изменяет значение адреса блока 14 формирования адреса на единицу и поступает через второй элемент 17 задержки на управляющий вход считывания блока 12. Считанные коды номеров контролируемых. входов поступают на дешифратор 18, сигнал единичного значения с соответствующего выхода которого поступает на счетный вход счетного триггера 2 группы, изменяя его состояние на противоположное.

Информация со счетных триггеров 2 поступает на устройство индикации— блок 6.

Формула изобретения

Устройство для контроля дискретных сигналов, содержащее блок памяти два элемента задержки, элемент

ИЛИ, блок формирования адреса,первый формирователь импульсов, блок индикации, блок выделения фронтов контролируемых сигналов, блок формирователей импульсов, причем выход элемента ИЛИ соединен с первым входом синхронизации блока формирования адреса и с входом первого элемен" та задержки, выход которого соединен с входом записи блока памяти, группа адресных входов которого соединена с группой выходов блока формирования адреса, второй вход синхронизации которого соединен с входом второго элемента задержки и подключен к выходу первого формирователя импульсов, вход которого является входом задания режима считывания устройства, группа входов контролируемых сигналов которого соединена с группой входов блока выделения фронСоставитель И.Иваныкин

Редактор В.Петраш Техред М,Ходанич Корректор Н. Король

Заказ 4695/48 Тираж 668 Подписное

ВНИИПИ Государственного. комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101

5 149 тов контролируемых сигналов, выход второго элемента задержки соединен с входом считывания блока памяти, отличающееся тем,что, с целью повышения достоверности контроля, в устройство введены распределитель импульсов, группа элементов

И, шифратор, дешифратор, группа триггеров, второй формирователь импульсов, причем вход задания режима регистрации устройства соединен с входом второго формирователя импульсов и с входом разрешения блока выделения фронтов контролируемых сигналов, группа выходов которого соединена с группой входов блока формирователей импульсов, выходы которого соединены с первыми входами соответ9347 6 ствующих элементов И группы, вторые входы котороых соединены.с выходами распределителя импульсов, выход второго формирователя импульсов соединен с входами записи триггеров группы, выходы которых соединены с входами блока индикации, выходы элементов И группы соединены с входами элемента ИЛИ и с входами шифратора, группа выходов которого соединена с группой информационных входов блока памяти, группа выходов которого соединена с группой входов дешифратора, выхоДы которого соединены со счетными входами соответствующих триггеров группы, группа информационных входов которых соединена с группой входов контролируемых сигналов устройства.