Сигнатурный анализатор
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и может использоваться в контрольно-испытательной аппаратуре. Цель изобретения - расширение функциональных возможностей анализатора. Сигнатурный анализатор содержит сдвиговый регистр 1, сумматор 2 по модулю два, амплитудный компаратор 3 и триггер 4. Изобретение позволяет контролировать последовательность импульсов, длительность которых меньше длительности синхроимпульсов анализатора. 1 ил.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
< 1> 4 С О6 F»/ОО
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н Д ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И OTHPbff HAM
ПРИ ГКНТ СССР (21) 4264754/24-24 . (22) 18.06.87 (46) 15.08.89. Бюл. Р 30 (72) А.И.Каминский и M.Н.Силютин (53) 681,326,7 (088.8) (56) Электроника, 1977, Р 5, с. 23-33.
Авторское свидетельство СССР
Ф 1262501, кл. G 06 F » /00, 1985.
„„SU„„1501061 А 1
2 (54) СИГНАТУРНЬП1 AHAJIH3ATOP (57) Изобретение относится к вычислительной технике и может использоваться в контрольно-испытательной аппаратуре. Цель изобретения — расширение функциональных возможностей анализатора. Сигнатурный анализатор содержит сдвиговый регистр 1, сумматор 2 по модулю два, амплитудный компапатор 3 и триггер 4. Изобретение позволяет контролировать последовательность импульсов, длительность которых меньше длительности синхроимпульсов анализатора ° 1 ил.
3 1501061
Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля и диагностирования цифровых объектов, Цель изобретения — расширение функциональных возможностей устройства..
На чертеже представлена схема сигнатурного анализатора. 10
Анализатор содержит сдвиговый регистр 1, сумматор 2 по модулю два, амплитудный компаратор 3 и счетный триггер 4, Амплитудный компаратор 3 предназ- 15 начен для нормализации логических уровней входного (контролируемого) сигнала.
Счетный триггер 4 за счет деления частоты позволяет учитывать в 20 информационной последовательности импульсов ошибки или сбои, расположенные по времени в паузах между синхроимпульсами, а также удлинить короткие импульсы информационной последовательности так, чтобы обеспечить возможность ее контроля.
Информация в виде импульсов раз личной длительности и скважности от контролируемого объекта поступает на 30 вход амплитудного компаратора 3, в котором нормализуется амплитуда логических уровней. С выхода амплитудного компаратора информация поступает на счетный вход триггера 4. Одновре- 35 менно с подачей сигнала окна измерения на соответствующий вход сдвигового регистра 1, который предвари,тельно устанавливается в нулевое состояние, триггер 4 начинает деление 40 частоты информационной последовательности в два раза. При этом триггер
4 одинаково реагирует как на последоватедьность в виде коротких или длинных импульсов, так и на ошибки или 45 сбои в импульсной последовательности, в том числе находящиеся по времени между импульсами синхронизации.
Синхронно с окном измерения на синхровход анализатора (синхровход сдвигового регистра 1) подается час50 тота синхронизации. С выхода триггера 4 информационная последовательность поступает на пятый вход сумматора 2, где суммируется по модулю два с сигналом обратной связи сдвигового регистра 1. Затем сумма по модулю два поступает на информационный вход сдвигового регистра 1.
По окончании сигнала окна измерения в сдвиговом регистре 1 фиксируется шестнадцатиричный двоичный код— сигнатура, которая характеризует техническое состояние контролируемого объекта, а триггер 4 переходит в исходное (нулевое) состояние, I
С приходом следующего импульса окна измерения процесс повторяется.
Предлагаемый сигнатурный анализатор позволяет обнаруживать ошибки или сбои в контролируемой импульсной последовательности в интервалах между импульсами синхронизации, а также контролировать последовательность импульсов, длительность которых меньше длительности синхроимпульсов анализатора, что обеспечивает проверку формирователей коротких импульсов.
Фор мул аизобретения
Сигнатурный анализатор, содержащий сдвиговый регистр, сумматор по модулю два, амплитудный компаратор и.триггер, причем группа выходов сдвигового регистра является группой выходов анализатора, синхровход и вход разрешения которого соединены соответственно с синхровходом и управляющим входом сдвигового регистра, выходы седьмого, девятого, двенадцатого и шестнадцатого разрядов которого соединены с входами с первого по четвертый сумматора по модулю два, информационный вход сигнатурного анализатора соединен с входом амплитудного компаратора, о т л и ч а ю— шийся тем, что, с целью.расширения функциональных возможностей анализатора за счет обеспечения контроля последовательностей импульсов, длительность которых меньше длительности синхроимпульсов, выход амплитудного компаратора соединен с тактовым входом триггера, вход сброса и выхоц которого соединены соответственно с входом разрешения анализатора и пятым входом сумматора по модулю два, выход которого соединен с информационным входом сдвигового регистра,