Устройство для преобразования статистической структуры икм- сигнала
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и технике связи. Его использование в системах передачи информации с помощью ИКМ- сигналов позволяет повысить помехоустойчивость и упростить устройство, состоящее из передающей и приемной сторон 1,2, соединенных через канал 3 связи, причем на обеих сторонах 1 и 2 имеются сумматоры 4,6. Благодаря введению блоков 5,8 элементов задержки на такт и преобразователя 7 кода в дополнительный код в устройстве обеспечивается скремблирование, приближающее передаваемый сигнал к случайному. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (Н) А1 (51) 4 Н 03 1 1 7/26
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГННТ СССР (21) 4150866/24-24 (22) 24 ° 11.86 (46) 15.08.89. Бюл. 1(с 30 (71) Гродненский государственный университет (72) В.Н.Сюрин, А.А.Аутко .и Н.Н.Иванов (53) 681.3(088.8) (56) Авторское свидетельство СССР
11 - 1279496, кл. Н 03 М 7/04, 1984.
Авторское свидетельство СССР
9 1349010, кл. Н 03 М 13/02, 1986.
Электросвязь, 1979, В 11, с. 5257, рис. 1. (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ
СТАТИСТИЧЕСКОЙ СТРУКТУРЫ ИКИ-СИГНАЛА
2 (57) Изобретение относится к вычислительной технике и технике связи. его использование в системах передачи информации с помощью ИКМ-сигналов позволяет повысить помехоустойчивость и упростить устройство, состоящее иэ передающей и приемной сторон 1,2, соединенных через канал 3 связи, причем на обеих сторонах 1 и 2 имеются сумматоры 4,6. Благодаря введению блоков 5,8 элементов задержки на такт и преобразователя 7 кода в дополнительный код в устройстве обеспечивается скремблирование, приближающее передаваемый сигнал к случайному.
1 нл.
1501281
Изобретение относится к вычислительной технике и технике связи и может быть использс вано в системах передачи и««формации с помощью импуль5 сно-кодово-модулированных (ИМК) сигналов.
Цель изобретения — повь«шение помехоустойчивости и упрощение устройства, 10
Блок-схема устройства приведена на чертеже.
Устройство состоит из передающей стороны 1, приемной стороны 2 и канала 3 связи. Передающая сторона 1 содержит сумматор 4 и блок 5.элементов задержки на такт ° Приемная торона 2 содержит сумматор Ь, преобразователь 7 кода в дополнительный код и блок 8 элементов .»адержки 20 на такт, Устройство работает ела««ующим образом.
11ри подаче исходного сHI »»ë>«ä на первые входы сумматора 4 передающей 25 стороны 1 первый (««ачаль«»ый») символ
Х, сигнала проходит в канал 3 беэ измерений, так как на вторые входы сумматора 4 подан нулевой символ.
3а следующий такт преобразования 30 происходит суммирование второго символа Х исходного сигнала с первым символом преобразованного игнала
Y, = Х,, поданного на вторые входы сумматора 4 через блок 5 элементов
35 задержки, в результате чего на выходах сумматора 4 получаем второй символ преобразованного сигнала
Х z + Y . С прих- « на первые входы
1 сумматора 4 третьei о символа Х ис- 0 ход««ого сиг>«ала на вторь«» входы сумматора 4 подается символ Т,, в результате ««а»»ь«ходах сумматора 4 получается третий символ преобразованного си«нала У» Х + Y .2 и т д, R общем
45 случае на «»««ходах сумматора 4 получаем преобразона:«ный сигнал с символом
Y; = X;+ Y11.
Для обратного преобразования на приемной стороне 2 необходимо осуществить операцию вычитания У, — Y ..
Х,. Для этого принимаемый «»реобразованный сигнал на первые входь> сумматора Ь подается непосредственно, а на его втор»,»е входы — через преобразовате>»ь 7 н дополнительный «од и блок 8 элементов задержки :«а такт.
B результ»т е н определеннь»е м >менты на вхс>ды сумм;»тор.» Ь пода« тсн» e«y— щ>гй символ Y . принятого преобразо1 н>»««ного сигнала и предшествующий ему преобразованнь»й символ Y этого
Iсигнала, т. е. сумматором 6 осуществляется операция Y,, + Y;,= Y, — Y,, =
Х. и на выходах сумматора 6 полуУ чаг тся исходный информационный сигH B JI, Для преобраз.>ванного сигнала справедливо следующее выражение:
МАКС !Р (п) Р (и)! (P. «h-i
>мин где Р„,„,(n) и Р„„„(г») — соответственно максимальная и минимальная вероятно< ти появления определенных комбинаций в преобразованном сигнале на и-м иаге преобразования;
Р и Р, — соответственно »и >» максимальная и минимальная вероятности появления определенных комбинаций в исходном информационном сигнале > п — шаг преобразования, т. е. количество выполненных операций сложения или число тактов.
Как видно из этого выражения, при рассмотренном преобразовании статистической структурь> ИКМ-сигнала на некотором и-м шаге преобразования структура сигнала практически совпадает со структурой случайного сигнала. Количество п шагов преобразований зависит только от структуры исходного сигнала, и каким бы ни был последний, преобразованный сигнал неизбежно приближается по своей структуре к случайному сигналу. Исключение "ocòавляет лишь чисто нулевой сигнал, который после преобразования так и остается нулевым. Поэтому во избежание появления длинных нулев««х серий в преобразованном сиг:>але можно, например, вводить на переда«е в преобразованный сигнал для пронс рки на нечетность избыточный символ через нечетное число ш символов преобразованного сигнала, а на приеме ко««тролировать принятый сигнал
Hà нечетность.
Ф о р м у л а и з о б р е т е н и я
Устройство для преобразования статистической структуры ИКМ-сигнала, с держащее на передающей стороне сумматор, первые входы которого яв>«>«»с>тся входами устройства, а выходы
Составитель О,Ревинский
Техред М.Дидык Корректор М.Васильева
Редактор И.Рыбченко
Заказ 4891/56 Тираж 884 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 101
5 150 через канал связи соединены с первыми входами сумматора приемной стороны, выходы которого являются выходами устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости и упрощения устройства, на передающей стороне введен блок элементов задержки па такт, входы и выходы которого подключены соответ1281 6 ственно к выходам и вторым входам .умматора, на приемной стороне введены последовательно соединенные преобразователь кода в дополнительный код и блок элементов задержки на такт, выходы которого и входы преобразователя кода в дополнительный код подключены соответственно к вторым и первым входам сумматора.