Устройство подавления узкополосных помех

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике. Цель изобретения - увеличение отношения мощности полезного сигнала к мощности помех на выходе устройства. Устройство содержит блоки режекции 1, состоящие из режекторных фильтров 2, усилителей-ограничителей 3 и 7, фазовых детекторов 4, интегрирующих фильтров 5, фазовращателей 6 на 90°, вычитателей 8, управляемых аттенюаторов 9, блоков сравнения 10, многовходовых сумматоров 11, синхронных детекторов 12 и 14 и перемножителей 13 и 15. При поступлении на вход устройства аддитивной смеси, состоящей из узкополосных помех и сигнала, осуществляется настройка блоков режекции 1 на подавление узкополосных помех. Цель достигается путем повышения точности настройки режекторных фильтров 2, в которых увеличиваются коэффициенты подавления узкополосных помех. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„, 150128

А1 (su 4 Н 04 В 1/1О

-"" " 8 ч ! Iw J, Я ° >,сп

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АBTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4292493/24-09 (22) 30.07.87 (46) 15.08 ° 89. Бюл. У 30 (71) Ленинградский институт авиационного приборостроения (72) Г.Б.Богатов, E.Ã ° Громов, А.Б.Кожеуров, P.Ô.Îáóõoâè÷ и И.И.Чадович (53) 621.396.669(088.8) (56) Авторское свидетельство СССР

В 675382, кл. Н 04 В 1/10, 1979.

Авторское свидетельство СССР

У 987821, кл. Н 04 В 1/10, 1983. (54) УСТРОЙСТВО ПОДАВЛЕНИЯ УЗКОПОЛОСНЫХ ПОМЕХ (57) Изобретение относится к радиотехнике. Цель изобретения — увеличение отношения мощности полезного сигнала к мощности помех на выходе устр-ва. Устр-во содержит блоки режекции 1, состоящие иэ режекторных фильтров 2, усилителей-ограничителей

3 и 7, фазовых детекторов 4, интегрирующих фильтров 5, фазовращателей

6 на 90, вычитателей 8, управляемых аттенюаторов 9, блоков сравнения

10, многовходовых сумматоров 11, синхронных детекторов 12 и 14 и перемножителей 13 и 15. При поступлении на вход устр-ва аддитивной смеси, состоящей из узкополосных помех и сигнала, осуществляется настройка блоков режекции 1 на подавление узкополосных помех. Цель достигается путем повьппения точности настройки режекторных фильтров 2, в которых увеличиваются коэффициенты подавления узкополосных помех. 1 ил.

1 0 1 2 8

Изобретешн относится к рлдиотех- нике и MQJEEEет быть использовл но H cuc темах радиосвязи и радионавигации в составе приемных устройств, осуществляющих прием широкополосных сигналов в условиях воздействия узкополосных помех.

Цель изобретения — увеличение отношения мощности полезного сигнала к мощности помех на выходе устройства.

На чертеже представлена структурная электрическая схема устройства подавления узкополосных помех.

Устройство подавления узкополосных помех содержит N блоков 1 режекции, режекторные фйльтры 2, вторые усилители-ограничители 3, фазовые детекторы 4, интегрирующие фильтры

5, фазовращатель 6 »а 90, первые усилители-ограничители 7, вычитатели 8, управляемые аттенюаторы 9, блоки 10 сравнения, многовходовые сумматоры 11, вторые синхронные детекторы 12, вторые перемножители 13, первые синхронные детекторы 14, первые перемножители 15 °

Устройство подавления узкополосных помех работает следующим образом. 30

Пусть на входе устройства присутствует аддитивная смесь, состоящая из N узкополосных помех и сигнала.

В начальный момент времени включения блоки 1 режекции еще не настро- 35 ены и уровни напряжений от аддитивной смеси на выходах многовходовых сумматоров 11 значительно превышают уровни напряжений на полосоных выходах перестраивлемых по частоте ре- . 40 жекторных фильтров 2, Благодаря избирательньIM свойствам синхронных детекторов 12 и 13 на их выходах присутствуют уровни напряжений, величина которых определяется наибольшей 4 помехой, выде.чяемой на полосовых выходах пере< траиваемых по частоте режекторных фильтров 2. Эти уровни напряжений сравниваются по абсолютной величине в блоках 10 сравнения.

В результате сравнения сигналы управления, подаваемые на управляемые аттенюлторы 9 с блоков 10 сравнения, не поступают, и коэффициенты передачи управляемых аттенюаторов 9 равны исходн IM II IPEIHEIM (pBBEIbIM или чуть меньшим единицы).

В фаз ип, х детекторах 4 происхолиг сравнение пс фазе напряжений на полиповых выходлх перестрливаемых по члстоте режекторных фильтров 2 и

IIEIIIpEIJE

В результате сравнения фильтрами 5 вь1раблтьн1лются напряжения, подстраивлющие режекторные фильтры 2 на IIo давление помех, По мере настройки блоков 1 режекции вл и давление узкополосных помех, начи ля с первого, уровни напряжений на выходах синхронных детекторов 12 в результате частичной компенсации понижаются и становятся меньшими уровней напряжений с выходов синхронных детекторов 14. На выходах блоков

10 сравнения появляются и действуют нл управляющие входы управляемых аттенюаторов 9 управляющие сигналы, которые уменьшают их коэффициенты передачи до значений, при которых уровни напряжений с выходов управляемых лттенюаторов 9 становятся близкими по абсолютной величине уровням напряжений с выходов синхронных детекторов 12. В результате точность настройки режекторных фильтров 2 повьш лется, коэффициенты подавления узкополосных помех увеличиваются, уровни напряжений на выходах синхронных детекторов 12 еще более понижаются, что приводит к дальнейшему уменьшению коэффициентов передачи управляемых аттенюаторов 9 и более гочному подавлению узкополосных помех. Этот процесс продолжается до тех пор, пока уровни напряжений на выходах синхронных детекторов 12 не понизятся до значений, определяемых остаточными расстройками перестраиваемых по частоте режекторных фильтров 2 относительно частот подавляемых помех.

Усилители-ограничители 3 и 7 слу ъ жат для формирования опорных напряжений, необходимых для работы синхронных детекторов 12 и 14 и фазовых детекторов 4. Перемножители 13 и 15 обеспечивают перенесение выходных сигналов синхронных детекторов 12 и

14 на исходную частоту, а фазовращатели 6 обеспечивают ортогональность напряжений на входах вьгчитателей 8, что необходимо для обеспечения компенсации фазовой модуляции напряжений на входах фазовых детекторов 4, обусловленной взаимодействием широкополосного сигнала и помехи.

1501285

<Ьормулаизîr!ре те ни я ности помех ца выходе устройства, в каждый блок режекции введены первый перемножитель, первый вход, второй вход и выход которого соединсны <.оответственно с полосовым выходом режекторного фильтра, выходом уира«лядового сумматора каждого предыдущего блока режекции, в каждом блоке режекции, кроме последнего, выход режекторного фильтра соединен с соответствующим входом многовходового сумматора, о т л и ч а ю щ е е с я ходом многовходового сумматора, а в последнем блоке режекции вход второго синхронного детектора соединен с режекторным выходом режекторного фильтра.

Составитель Н.Мельников

Редактор Н.Киштулинец Техред М.Лидь<к Корректор М.Васильева

Заказ 4892/56 Тираж 626 Подписное

РчИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-и<дательский комбинат "Патент", г.ужгород, ул. Гагарина,101

Устройство подавле«ия узкополосных помех, содержащее Б соединенных последовательно блоков, режекции, вход первого и выход последнего блоков режекции являются соответственно входом и выходом устройства, каждый блок режекции содержит режекторный фильтр, вход и режекторный выход которого являются соответственно входом и выходом блока режекции, фазовращатель на 90, управляемый аттенюатор, блок сравнения, первый вход и выход которого соединены соответственно с выходом и управляющим входом управляемого аттенюатора, первый усилитель-ограничитель, вычитатель, соединенные последовательно второй усилитель †ограничите, фазовый детектор, другой вход которого соединен с выходом первого усилителя-ограничителя, и интегрирующий фильтр, выход которого соединен с управляю, щим входом режекторного фильтра все блоки режекции, кроме последнего, содержит многовходовой сумматор, полосовый выход режекторного фильтра каждого последующего блока режекции соединен с одним из входов многовхотем, что, с целью ун<.личения < т<ь<ш<— ния мощности полезного сигна.rrr к м<я»вЂ” мого аттенюатора и первым входом вычитателя, первый синхронный детектор, вход которого соединен с выходом фазовращателя на 90 и входом первого усилителя-ограничителя, а выход

15 соединен с входом управляемого аттенюатора, соединенные последовательно второй синхронный детектор, выход которого соединен с вторым входом блока сравнения, и второй перемножи20. тель, другой вход которого соединен с выходом фазовращателя на 90, а выход соединен с вторым входом вычитателя, вход фазовращателя на 90 соединен с полосовым выходом режек25 торного фильтра, выход вычитателя соединен с входом второго усилителяограничителя, опорные входы первого и второго синхронных детекторов соединены с выходом первого усилителяограничителя, во всех блоках режекции, кроме последнего, вход второго синхронного детектора соединен с вы