Интерфейсное устройство обработки цифровой информации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике цифровой связи. Цель изобретения - уменьшение времени обработки. Устройство содержит последовательно-параллельный преобразователь 1, параллельно-последовательный преобразователь 2, параллельные информационные шины 3 и 4, блоки обмена 5 функциональной информацией с буферами 6 ввода-вывода, блоки коммутационной памяти 7 и 8, буфер 9 управления, блоки переключаемой памяти 10 и 12 с двухпортовыми буферами 11 и 13 ввода-вывода, операционный блок 14 с двухпортовым буфером 15 ввода-вывода, шину 16 управления, провод 17 тактовой частоты и провод 18 кадровых импульсов. При работе с сигналами в реальном времени используется операционный блок 14. Его функцию в каждом канальном интервале определяют сигналы адреса, поступающие с выходов блока коммутационной памяти 8. Сигналы по входам "Чтение", "Запись" и "Выбор порта" буфера 15 определяют направление передачи информации в каждом канальном интервале. При этом в отличие от буферов 11 и 13 буфер 15 позволяет подключать как одновременно, так и раздельно операционный блок 14 к шинам 3 и 4, т.е. обеспечивать работу устройства в реальном времени. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (50 4

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCKOMY СВИДЕТЕЛЬСТВУ

iIA) с;

Г, .:=.

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4276007/24-09 (22) 03.07.87 (46) 15.08.89. Бюл. Р 30 (71) Всесоюзный заочный политехнический институт (72) В.С.Егоров, А.И.Николаев, С.А.Новиков, И.M.Õàìèäóëèí и A.Ñ.Öèáèçîâ (53) 621.395.44:621.37(088.8) (56) Патент США - 4574375, кл. Н 04 Q 11/04, 1986. (54) ИНТЕРФЕЙСНОЕ УСТРОЙСТВО ОБРАБОТКИ ЦИФРОВОЙ ИНФОРМАЦИИ (57) Изобретение относится к технике цифровой связи. Цель изобретения .уменьшение времени обработки. Устройство содержит последовательно-параллельный преобразователь 1, параллельно-последовательный преобразователь 2, параллельные информационные шины 3 и 4, блоки обмена 5 функциональной информацией с буферами 6

„„Я0„„1501306 А1

2 ввода-вывода, блоки коммутационной памяти 7 и 8, буфер 9 управления, блоки переключаемой памяти 10 и 12 с двухпортовыми буферами 11 и 13 вводавывода, операционный блок 14 с двухпортовым буфером 15 ввода-вывода, шину 16 управления, провод 17 тактовой частоты и провод 18 кадровых импульсов. При работе с сигналами в реальном времени используется операционный блок 14. Его функцию в каждом канальном интервале определяют сигналы адреса, поступающие с выходов блока коммутационной памяти 8. Сигналы по входам "Чтение", "Запись" и

"Выбор порта" буфера 15 определяют направление передачи информации в каждом канальном интервале. При этом в отличие от буферов 11 и 13 буфер

15 позволяет подключать как одновременно, так и раздельно операционный блок 14 к шинам 3 и 4, т.е. обеспечивать работу устройства в реальном времени. 1 ил

1 501 3(? 6

20

Изобретение относится к технике цифровой связи и может быть использовано в узле коммутации локальной цифровой системы связи.

Цель изобретения - уменьше.ше вре мени обработки.

Па чертеже представлена структурная электрическая схема интерфейсного устройства обработки цифровой информации.

Интерфейсное устройство обработки цифровой информации содержит последовательно-параллельный преобразователь

1, параллельно-последовательный преобразователь 2, первую 3 и вторую 4 параллельные информационные шины, и блоков 5-1...5-п обмена функционачьной информацией с буферами 6-1...6-п ввода-вывода, первый 7 и второй 8 блоки коммутационной памяти, буфер

9 управления, первый блок 10 пере— ключаемой памяти с двухпортовым буфером 11 ввода-вывода, второй блок

12 переключаемой памяти с двухпортовым буфером 13 ввода-вывода, операционный блок 14 с двухпортовым буфером 15 ввода-вывода, шину 16 управления, а также провод 17 тактовой частоты, провод 18 кадровых импульсов.

Интерфейсное устройство обработки цифровой информации работает следующим образом.

Последовательный битовый поток, сформированный в виде кадров. длительность 125 мкс, содержащих 160 последовательных 10-битовых каналов, поступает на вход быстродействующего последовательно-параллельного преобразователя 1, с выхода которого преобразованный в параллельный формат он поступает на первую параллельную информационную шину 3 — транзитную.

Информанионный поток. на транзитной пара.элельной информационной шине

3 организован в виде кадров длительностью 125 мкс, состоящих из 320 параллельных 8 (10)-битовых каналов.

Параллельная информационная шина 3 предназначена для организации обмена параллельными битовыми потоками между последователЬно-параллельным преобразователем 1, параллельно-последо. вательным преобразователями 2 и блоками 10 и 12 переключаемой памяти.

Во время каждого кадра транзитная параллельная информационная шина 3

55 свя лна с одним иэ блоков 10, 12 переключаемой памяти, причем другой блок г, это время связан с второй пара: дельной информационной шиной 4 пересылки ftàøùõ, причем через каждый кадр (через 125 мкс) осуществляется переключение страниц памяти, Обмсн битовым потоком организован таким образом, что Во время каждого нечетного канала информация с транзитной параллельной информационной шины

3 считывается с заранее опрецеленные ячейки одного из блоков 10, 12 пере— ключаемой памяти через соответствуюШии двухпортовый буфер 11, 13 вводавывода, а во время каждого четного канала информация иэ определенных ячеек одного иэ блоков 10, 12 переключаемой памяти через соответствующий двухпортовый буфер 11, 13 ввода-вывода поступает на пар эллельную информационную шину 3. Информация, поступиг шая на параллельную информационную шину 3 передается в параллельно-последовательный преобразователь 2,на выходе которого она преобразуется в поток, аналогичный входному потоку, поступившему ня вход последовательно-параллельного преобразователя 1. В это время другой блок 10, 12 переключаемой памяти через соответствующий двухпортовый буфер 11, 13 ввода-вывода подключается к параллельной информационной шине 4 "Пересылка данных" и обменивается информацией с блоками 5-1...5-п через соответствующие однопортовые буфера 6-1 ° ..6-и ввода-вывода. Таким образом, эа один кадр блоки 5-1...5 — и получают информацию от одного из блоков 10„ 12 переключаемой памяти, запнсанную в нем вo время предыдущего кадра, обмениваются непосредственно между собой, а также пересылают ее в один из блоков 10, 12 переключаемой памяти, которая в следующем кадре будет передана в транзитную параллельную информ гционную шину 3,. кроме того во время свободных канальных интервалов один из блоков 10, 12 переключаемой памяти используется как почтовый ящик для организации обмена информацией между блоками 5-1...5-п во время текущего кадра.

Сигналы управления переключением и работой первого 10 и второго 12 блоков переключаемой памяти и двухпортовых буферов 11, 13 ввода-вывопа

1501306

o каждый временной интервал, соответствующий каналу на транзитной ггараппепьной информационной шине 3, формируется во втором блоке коммута5 ционной памяти 8 и поступает соответственно на адресные входы блоков

10, 12 переключаемой памяти и входы

"Чтение", "Запись" двухпортовых буферов 11, 13.

Сигналы управления буферами 6-1...

6-п ввода-вывода в каждый временной интервал, соответствующий каналу на параллельной информационной шине 4, формируются в первом блоке коммутациочной памяти 7 и поступают на входы "Чтение", "Запись", "Выбор порта".

Работа блоков 7 и 8 коммутационной

Формула изобретения Интерфейсное устройство обработки цифровой информации, содержащее последовательно-параллельный преобра.зователь, параллельно-последовательный преобразователь, первую и вторую параллельные информационные шины, и

55 блоков обмена функциональной информацией с буферами ввода-выиода, информационные порты которых соединены с второй параллельной информационной памяти синхронизируется кадровым и тактовым импульсами, поступающими 20 по проводам 17, 18. Содержимое блоков 7 и 8 коммутационной памяти может быть изменено посредством управ пяющих сигналов, поступающих с шины

16 управления через буфер 9 управления на их управляющие входы.

При работе с сигналами в реальном времени, например при конференц-свя зи, оперативной обработке сигналов управления и т.д. используется one- 30 рационный блок 14. его функцию в каждом канальном интервале (конференцсвязь и т.п.) определяют сигналы адреса, поступающие с выходов блока

S коммутационной памяти, Сигналы по входам "Чтение", "Запись" и "Выбор порта" двухпортового буфера 15 вводавывода определяют направление передачи информации в каждом канальном интервале, причем в отличие от буферов 11, 13 двухпортовый буфер 15 позволяет подключать как одновременно, так и раздельно операционный блок

14 к параллельным информационным шинам 3, 4 т,е. обеспечивает работу устройства в реальном времени. шиной, первый и второй блоки коммутационной памяти, буфер управления, шину управления, к которой через буфер управления подключены информа— ционные входы первого блока коммутационной памяти, первая, вторая и третья группы выходов которого сое динены соответственно с входами

"Чтение", "Запись", "Выбор порта" бу. феров ввода-вывода и блоков обмена функциональной информацией, первые управляющие входы первого и второго блоков коммутационной памяти объединены и явчяются входом тактовой частоты, вторые управляющие входы первогп и второго блоков коммутационной памяти объединены и являются входом кадровых импульсов, вход параллельнопоследовательного преобразователя соединен с первой параллельной ин| формационной шиной, выход параллель-,: но-последовательного преобразователя является выходом интерфейсного устройства обработки цифровой информации, входом которого является вход последовательно-параллельного преобразователя, при этом первый и второй управляющие входы последовательнопараллельного и параллельно-последовательного преобразователей соединены соответственно с входом тактовой частоты и входом кадровых импульсов, о т л и ч а ю щ е е с я тем, что, с целью уменьшения времени обработки; введены первый и второй блоки переключаемой памяти с двухпортовыми буферами ввода-вывода и операционный блок с двухпортовым буфером вводавывода, при этом первые информационные порты двухпортовых буферов вводавывода первого, второго блоков переключаемой памяти и операционного блока соединены с первой параллельной информационной шиной, которая подключена к выходам последовательно-параллельного преобразователя, вторые информационные порты двухпортовых буферов ввода-вывода первого, второго блоков переключаемой памяти и операционного блока соединены с второй параллельной информационной шиной, при этом первая группа выходов второго блока коммутационной памяти соединена с адресными входами первого, второго блоков переключаемой памяти и операционного блока, вторая, третья и четвертая группы выходов второго блока коммутационной

15O13О6

Составитель М.Перерушева

Техред Л.Олийнык Корректор М. Пожо

Редактор Т.Лазоренко

Заказ 4893/57 краж 626 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.ужгород, ул. Гагарина,101 памяти соединены соотвеTcTBpHHo с входами "Чтение", "Запись", "Выбор порта" каждого из двухпортовых буферов ввода-вывода первого, второго блоков переключаемой памяти и операционного блока, а информационные входы второго блока коммутационной памяти, с оединены с второй группой выходов буфера управления.