Цифровой фильтр
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике. Цель изобретения - повышение точности фильтрации. Цифровой фильтр содержит блоки задержки 1 и 2, умножители 3-5, сумматор 6, блоки вычитания 7 и 9, блок 8 выделения модуля, пороговый блок 10 и нерекурсивный фильтр 11, состоящий из блоков задержки 12, умножителей 13 и сумматора 14. На вход фильтра поступают отсчеты входного сигнала, состоящего из протяженных нестационарных помех и полезного сигнала. Для подавления боковых лепестков используется блок вычитания 7 и блок 8 выделения так, что на выходе сумматора 6 выделяется только полезный сигнал без боковых лепестков и шума, длительность которых соизмерима с длительностью полезного сигнала. В блоке вычитания 9 полезный сигнал и шумы вычитаются из задержанного входного сигнала, на его выходе остаются только протяженные нестационарные помехи, которые поступают на фильтр 11 для формирования порога. В пороговом блоке 10 сигналы с выхода сумматора 6 сравниваются с полученным порогом и принимается решение об обнаружении полезного сигнала и его выделении в нормализованном виде. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИМИСТИЧЕСКИХ
РЕСПЯЬ ЛИК
„„SU„„3 504792
А1 (51}4 Н 03 Н 17/00, 21/00
ОЛИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
)CE5993343
1ЦЦ - i,, éé ß11
ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
IlPH ГКНТ СССР
1 (21) 4369002/24-09 (22) 20.01.88 (46) 30.08,89. Бюл. М 32 (72) А.А.Иванько, В.А.Борисов (SU), Имре Маккай (HU) и Г.Ф.Парамоненко (su) (53) 681. 32 (088. 8) (56) Патент США к- 4328426, кл. Н 04 j 40/14, 1982. (54) ЦИФРОВОЙ ФИЛЪТР (57) Изобретение относится к радиотехнике. Цель изобретения — повьйнеиие точности фильтрации. Цифровой фильтр содержит блоки задержки I u
2, умножители 3-5, сумматор 6, блоки вычитания 7 и 9, блок 8 выделения модуля, пороговый блок 10 и нерекурсивный фильтр 11, состоящий из блоков задержки 12, умножителей 13 и сумматора 14, На вход фильтра поступают
2 отсчеты входного сигнала, состоящего из протяженных нестационарных помех и полезного сигнала. Для подавления боковых лепестков используется блок вычитания 7 и блок 8 выделения так, что на выходе сумматора 6 выделяется только полезный сигнал без боковых лепестков и шума, длительность которых соизмерима с длительностью полезного сигнала. В блоке вычитания 9 полезный сигнал и шумы вычитаются из задержанного входного сигнала, на его выходе остаются только протяженные нестационарные помехи, которые поступают на фильтр 11 для формирова.ния порога. В пороговом блоке 10 сигналы с выхода сумматора 6 сравниваются с полученным порогом и принимается решение об обнаружении полезного сигнала и его выделении в нормализованном виде. 1 ил.
3, 1504792
Изобретение относится к радиотехнике и может быть использовано .для адаптивной фильтрации сигналов, задаваемых цифровым кодом.
Цель изобретения — повьппение точности фильтрации.
На чертеже представлена электрическая структурная схема цифрового фильтра, 10
Цифровой фильтр содержит первый 1 и второй 2 блоки задержки, первый 3, второй 4 и третий 5 умножители, сумматор б, первый блок 7 вычитания, блок 8 выделения модуля, второй блок !5
9 вычитания, пороговый блок 10 и нерекурсивный фильтр 11, состоящий из (N-1) блоков 12„-12 задержки, умножителей 13„-13 и сумматора 14.
Цифровой фильтр работает следующим 20 образом.
На вход цифрового фильтра подаются отсчеты входного сигнала, состоящего из протяженных нестационарных помех и полезного сигнала. Длительность 25 задержки сигнала в первом и втором блоках 1, 2 задержки равна половине длительности полезного сигнала
<с
Коэффициенты умножения первого
Э второго и .третьего умножителей 3-5
1 1 выбираются равными — — 1 — — соот2 2 ветственно, Задержанный в первом и втором блоках 1, 2 и взвешенный первым, вторым и третьим умножителями
3-5 сигнал поступает в сумматор б.
Для подавления боковых лепестков применяются первый блок 7 вычитания и блок 8 выделения модуля, Таким об- 40 разом, на выходе сумматора 6 выделяется только полезный сигнал без боковых лепестков и шума, длительность которых соизмерима с длительностью полезного сигнала. Во втором блоке 9 45 полезный сигнал и шумы вычитаются из задержанного входного сигнала и на выходе остаются только протяженные нестационарные помехи, которые поступают на вход нерекурсивного фильтра
11. Время задержки каждого из блоков .
12 12 задержки выбирается равным с а коэффициенты умножения умножителей 13.„13 ...,, 13 н равными
К К К соответственно (где
К вЂ” коэффициент пропорциональности).
Таким образом обеспечивается формирование порога порогового блока 10.
Причем чем больше время задержки, тем меньше вес соответствующего отсчета. Сигнал с выхода сумматора поступает на вход порогового блока 10 где происходит сравнение с порогом и принимается решение об обйаружении полезного сигнала и его выделении в нормализованном виде.
Формула и з обретения
Цифровой фильтр, содержащий последовательно соединенные первый и второй блоки задержки, сумматор, первый и второй умножители, входы которых соединены с выходами соответственно первого и второго блоков задержки, а выходы соединены соответственно с первым и вторым входами сумматора, а также нерекурсивный фильтр, состоящий из О1"1) последовательно соединенных блоков задержки, вход первого из которых является вхо" дом нерекурсивного фильтра, суммато-. ра выход которого является выходом нерекурсивного фильтра, и (N-1) умножителей, входы которых соединены с выходами соответствующих блоков задержки, а выходы соединены с входами сумматора, о т л и ч а ю щ и й— с я тем, что, с целью повьппения точности фильтрации, введены последовательно соединенные третий умножитель, вход которого соединен с входом первого блока задержки, первый блок вычитания, второй вход которого соединен с выходом первого умножителя, и блок выделения модуля, выход которого соединен с третьим входом сумматора, второй блок вычитания, первый вход которого соединен с выходом первого блока задержки, а выход соединен с входом нерекурсивного фильтра, и пороговый блок, сигнальный вход которого соединен с вторым входом второго блока вычитания и с выходом сумматора, а управляющий вход соеди Р нен с выходом нерекурсивного фильтра, в который введен N-й умножитель, вход ко торо го соединен с входом перво го блока задержки, а выход соединен с соответствующим входом сумматора, при этом выход третьего умножителя соединен с четвертым входом сумматора.