Устройство для формирования векторов на экране телевизионного индикатора

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике, технической физике, вычислительной технике, радиолокации и может быть использовано в устройствах отображения информации, основанных на телевизионном методе разложения информации. В ряде случаев в таких устройствах возникает необходимость отображать отдельный вектор, например визир-указатель, при отображении информации РЛС в режиме кругового обзора. Данный вектор отображается со своими яркостью, цветом и должен быть по возможности малоинерционным. Цель изобретения - повышение быстродействия - достигается введением блока 13 оперативной памяти, коммутатора 14 адреса, счетчиков тактов 7, строк 9, элементов 12 и 17 изображения в строке, триггера 21, коммутатора 19 видеосигнала и соответствующих функциональных связей. В изобретении использовано промежуточное запоминание кодов адреса в блоке 13 небольшой емкости, что позволяет вычислять коды адреса с частотой, не зависящей от направления и наиболее выгодной с точки зрения аппаратурной реализации, а основные операции при формировании вектора осуществляются на частоте повторения строк. 3 ил.

СОЮЗ СОВЕТСКИХ.

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (11) (SI) 4 С 09 О 1/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ П(НТ СССР

К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ (21) 4361836/24-24 (22) 08. 01. 88 (46) 07.09. 89. Бюл. Ф 33 (72) З.Ф. Шайда, I0. В. Подгорнов и В.A. Шайда (53) 681.327.11(088.8) (56) Авторское свидетельство СССР

11« 1010646, кл. С 09 С 1/08, 1981. (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ

ВЕКТОРОВ НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО

ИНДИКАТОРА (57) Изобретение относится к радиотехнике, технической физике, вычис.лительной технике, радиолокации и может быть использовано в устройствах отображения информации, основанных на телевизионном методе разложения информации. В ряде случаев в таких устройствах возникает необходимость отображать отдельный век.тор, например визир-указатель, при

2 отображении информации РЛС в режиме кругового обзора. Данный вектор отображается со своими яркостью, цветом и должен быть по возможности малоинерционным. Цель изобретения — повышение быстродействия — достигается введением блока 13 оперативной памяти, коммутатора 14 адреса, счетчи ков тактов 7, строк 9, элементов 12 и 17 изображения в строке, триггера

21, коммутатора 19 видеосигнала и соответствующих функциональных связей. В изобретении использовано промежуточное запоминание кодов адреса в блоке 13 небольшой е)жости, что позволяет вычислять коды адреса с а частотой, не зави ящей от направления и наиболее выгодной С точки ."рения аппаратурной реализации, а основ«we операц««н при формировании векто- С» ра осуществляются на частоте повторения строк. 3 ил., 2 табл.

3 150647

Изсбретение относится к рлдиотехнике, технической физике, вычислительной технике, радиолокации и может быть использовано в устройствах отображения информации, основанных на тел визионном метод: разложения информлции, причем в ряде случаев в таких устройствах возникает необходимость отображать отдельньгй вектор, например визир-указатель, при отображении информации РЛС в режиме кругового обзора, при этом данный вектор отображается со своими яркос тью, цветом и должет быть по возможности малоинерционным.

Цель изобретения — повьпвение быстродействия устройства.

На фиг. 1 представлена блок-схема 20 ,предлагаемого устройства; на фиг.2 диаграмма напряжений в характерных точках устройства; на фиг. 3 — при- в мер формирования вектора, 25

Устройство содержит формирователь

1 кодов адресов по координатам Х и Y который, состоит из блока 2 постоянной памяти, накапливающего сумматора 3, коммутатора 4 данных, счетчикл 30

5 адреса по координате Х и счетчика

6 адреса по координате У, счетчик 7 глктов, блок 8 синхронизации, счет-с -:; 9 строк, пергий 10 и второй 11 бл:ки сравн: ния первый счетчик 1?

У 35 элементов изображения в строке, блок

13 оперативной памяти, коммутатор 14 адреса, первый 15 и второй 16 регистры, второй с летчик 17 элементов разложения в строке, пегвый триггер 18, коммутатор 19 видеосигнала, инвертор 20, второй триггер 21.

Кроме того, обозначены выходы 22 и 23 "четчиков 5 и 6, входы 24 и 25 соответственно к да начала вектора по 15

Х и кодл в;.чала вектора по У, выход

26 и с стный вход 27 счетчика 7, вход 2Л старших разрядов кода угла поворотл лектора, вход 29 мчлдших разрядов кода угла поворота вектора, 50 вход 30 кода длинь вектора, тактовый вход 31, вход 3? строчных синхроимпульсов и вход 33 кадровых синхроимпульсов устройства, выход 34 видеосигнала устройства, кадровые (КСИ) 35 и строчные (ССИ) 36 синхроимпульсы (фиг. 2), 55 тактовые импульсы (ТИ) 37, импульсы

38 лктивного хода кадра и импульсы 39 активного хода строки, интервал 40 формирования кодов адреса формирователем 1, код 41 на выходе счетчика

9 (фиг. 1), импульсы 42 и 43 на выходах блоков 11 и 10 соответственно, импульсы 44 и 45 на выходах триггера

?1 и инвертора 20, коды 46 и 47 на выходах коммутатора 14 и блока 13. Позициями 48 и 49 обозначены (фиг. 2) изменения кода и импульс переполнения в счетчике 12, 50 и 51 — изменение кода и импульс переполнения в счетчике 17, 52 — импульс на прямом выходе триггера 18, 53 — видеосигнал на выходе 34.

Позициями 54-57 обозначены примеры формирования векторов с различными наклонами.

Блок 2 постоянной памяти содержит коды тангенса углов, поступающие на вход 29, в диапазоне от 0 до 45

На ;лпливающий сумматор 3 преобразует код тангенса, поступающий на его информационный вход, в число импульсный код на выходе переполнения сумматора. Начало работы сумматора определяется моментом поступления разрешающего потенциала на вход сброса сумматора 3 с выхода 26, а импульсы на выходе образуются из импульсной последовательности 39, поступающей, нл тактовый вход сумматора 3.

Комчутатор 4 данных перераспре деляет импульсы, поступающие на его входы между первым — четвертым выходом в зависимости от значения N-ro, (N-1)-го и (N-2)-го разрядов кода у;ла поворота вектора, поступающих на управляющий вход коммутатора с входа 28. Счетчики 5 и 6 представляют собой реверсивные счетчики с параллельной записью. Коды с информационного входа счетчиков заносятся в счетчики при поступлении соответствующего перепада 40 на, их установочные входы. Направление счета (уменьшение либо увеличение записанного кода) определяется тем, на какой иэ счетных входов (+Т либо -Т) поступают счетные импульсы. Счетчик

7 формирует временной интервал 40, в котором вырабатываются коды по Х и

Y формирователем 1. Код с входа 30 записывается в счетчик 7, который начинает формирование интервала при поступлении переднего фронта импульса 38 активного хода кадра с выхода олока 8. Блок 8 по поступившим на его входы тактовым импульсам 31, ССИ где X„, 1„ — координаты начала вектора.

15064

33 и КСИ 32 формирует на выходах импульсы 38 и 39 активного хода кадра и активного хода строки, соответственно. AK г:»вный ход соответствует части экрана индикатора, на который может формироват,ся вектор. Счетчик

9 предс авляет собой двоичный счетчик и производит счет строк в интервале активного хода кадра 39, когда на 10

его вход сброса поступает разрешающий потенциал с выхода блока Я. Код 41 на выходе счет:..ика 9 изменяется линейно от нуля до значения, равного числу строк в активной части кадра. 15

В момент равенства кода 41 на первых входах 25 и 23 кодам на вторых входах на выходах блоков 10 и 11 появляются логические "единицы" 42 и 43, при неравенстве на выходах присутствует 20

"нуль".

Счетчики 12 и 17 представляют собой счетчики с параллельной записью и производят счет элементов изображения тактовых импульсов 37 в пределах телевизионной строки. Записи кодов с информационных входов счетчиков производится импульсами 39 активного хода строки, счет — с помощью тактовых импульсов 37, поступающих 30 с входа 31 устройства. Емкость счетчиков должна быть достаточна для подсчета всех элементов изображения строки. Блок 13 оперативной памяти хранит адреса по координате Х всех элементов вектора. Число ячеек блока равно числу элементов изображения в строке (либо числу строк на изображении), а число разрядов в ячейке разрядности кода адреса по координа- 4О те Х, Коммутатор 14 адреса пропускает на свой выход в зависимости от потенциала 39 на управляющем входе коды 41 с первого либо второго информационного входа. При наличии логической "единицы" 39 на управляющем входе на выход проходят коды с выхода 23 счетчика 6, при наличии логического "нуля" — коды 41 с второго информационного входа коммутатора.

Регистры 15 и 16 представляют собой регистры с параллельным входом и выходом для хранения кода адреса соответственно по координатам Y и Х.

Триггеры 18 и 21 представляют собой kS-триггеры, "единица" либо нуль" на выходе которых устанавливаегся и зависимости от того, на какой в;;од по тупает управляющий импульс

"7 6 (для триггера 21 импульсы 42 или 43),.

Для триггера 21, если на вход К поступает импульс 43, на выходе устанавливается логический нуль, если на вход S поступают импульсы 42 — логическая "едиА»ца" 44. Первый и второй выходы триггера 18 представляют собой прямой и инверсный выходы триггера.

Коммутатор 19 видеосигнала в зависимости от кода на управляющем входе

28 пропускает на выход 34 код 51 видеосигнала с определенного информационного входа. Код на выход 34 проходит лишь при наличии разрешающего потенциала 45 на стробирующем входе.

Управляемый инвертор 20 пропускает на выход сигнал 45 с информационного входа 44 с инвертированием либо без инвертирования, в зависимости от потенциала на управляющем входе.

Устройство работает следующим образом.

Формирователь 1 кодов адресов по координатам Х и Y вырабатывает после довательно, элемент за элементом, коды адреса тех элементов, которые необходимо подсветить для получения вектора. Работа формирователя 1 продолжается в течение временного интервала

40, вырабатываемого счетчиком 7 и поступающего на вход сброса формирователя 1.

Направление векторов 54-57 определяется углом поворота вектора в, N -разрядный код которого приходит на входы 29 и 28 устройсТва. N-й, (N-1)-й, (N-2)-й разряды кода на ,входе 28 устройства определяют октант, в котором производится формирование век»ора, младшие разряды кода на входе 29 устройства — »положение векторов 54-57 в. октанте.

В Предлагаемом устройстве формирователь 1 вырабатывают коды адреса по координатам Х и Y согласно выражению: в диапазонах — 45 9 . 45 и 135 . g < 225

Х =»-n + Хн, Y =-»птрк+ Y„;, в диапазонах 45" Л g < 135 и

225 0 315

Х =+ ntgQ + Х„

Y =On+ Yö, По данному алгоритму коды адреса по одной иэ координат в каждом шаге

1506477 изменяются на единицу, а по второй

1 л координате — на величину tg g, гдесг— угол, определяемый младшими разрядами кода адреса. Первый — (N-3)-й

5 разряды кода 9 поступают на вход 29 блока 2, на выходе которого появляется код tg 9, подающийся на информационныц вход сумматора 3, который начинает работать с приходом разрешающего потенцила 40 на его вход сброса. На вход тактовых импульсов сумматора 3 поступают импульсы 39 активного хода строки с выхода блока

8. На выход сумматора 3 проходит, 15 количество импульсов, равное ntg где и — число импульсов 39 активного хода строки. С выхода сумматора 3 импульсы поступают на первый вход коммутатора 4, а импульсы 39 актив- 2и ного хода строки — на второй вход коммутатора 4. На управляющий вход коммутатора 4 поступа1от И-й, (N-1)-й и (N-2)-й разряды кода угла 6 поворота. 25

Коммутатор 4 пропускает на шины первого и второго выходов и импульса

39 активного хода строк и ntg 0 импульсов, образованных из импульсов

39 активного хода строк по алгорит- 30 му, приведенному в табл. 1, Под 0 понимаются младшие разряды кода угла 0 поворота вектора.

Шины +Т коммутатора 4 соответствуют входу прямого счета счетчиков 5 и 6, шины Т вЂ” входа обратного счета счетчиков 5 и 6. Соответственно, к кодам, записанным в счетчики 5 и 6 Х, У, добавляются кодьг и, ntg1, если соответствующие импульсы поступают на входы +Т счетчиков 5 и 6, либо -и, tg8 если импульсы с выходов коммутатора 4 поступают на входы -Т счетчиков 5 и 6. Путем коммутации импульсов с входа коммутатора 4 формируются 45 коды адреса по координатам Х, Y для о наиранленгпг вектора от 0 до 360

Формирование кодов X„ Y npoposmaется до момента, когда и сравняется с кодом длины вектора по Х либо Y (s зависимости от того, по какой из координат производится пошаговое передвижение). Происходит это потому, что счетчик 7 формирует интервал и<, равный в числе интервалов строк большему иэ кодов Х, У, где Xg, У код длины вектора по координатам Х и Y. На тактовый вход формирователя

1 успевает пройти лишь и импульсов

39 активного хода сурок до прихода запрещающего потенциала 40 на его вход сброса. Одновременно перепадом от разрешающего к запрещающему потенциалу 40 на выходе счетчика 7 производится запись кода адреса конца вектора по координате Y в регистр 15.

С выхода счетчика 5 код адреса по координате Х поступает на вход блока

13 и записывается в его ячейку, определяемую адресом 46 на адресном входе блока 13. Запись производится фронтом импульса 39. В момент записи коммутатор 14 пропускает коды с первого входа-выхода 23 счетчика 6 и на ажресном входе блока 13 устанавливается код адреса 46 по координате Y.

При формировании векторов 54 и 56 в диапазоне углов 45 и 6I 6 135 и 225 g c. 315 в каждой строке код по коо1гцинате Y получает приращение в единицу по сравнению с предыдущим, а код по координате Х получает приращение значительно реже. Поэтому в каждом строчном интервале код по Х записывается в новую ячейку, Запись начинается с ячейки с адресом Уя и заканчивается в ячейке с адресом (У„ + У ), поскольку именно после записи этой ячейки заканчивается интервал 40 со счеткика 7 и формирователь 1 прекращает свою работу.

При формировании векторов 55 и 57 о < о в диапазоне углов 315 < 8 ñ 45 и

135 < 0 и 225 в каждой строке получает приращение код по координате

Х, а код по Y меняется реже. Поэтому в одну и ту же ячейку блока 13 запись производится несколько раэ, пока не сменится код на выходе счетчика 6.

При этом в ячейке блока 13 остается записанным максимальное (последнее) значение кода по координате Х, соответствующее даннбму ðåñó по У ° 3aкачивается формирование и запись ад" ресов кодами (X „ + Хр), (Y„ + Ур), при этом в ячейку с адресом (Y + Yg ) записывается код (Х > + Х ). В течение одного кадра в блок 13 записываются полностью коды адресов по Х вектора. Одновременно с записью с ячеек блока 13 производится считывание кодов координаты Х по кодам, формируемым счетчиком 9 ° При этом запись ячеек блока 13 производится в направлении, определяемом углом 9 вектора. о

Например, для векторов 54 и 55 запись

9 15064 производится вначале н ячейки с боль- шими адресами, а затем постепенно смещается в сторону ячеек с меньшими адресами. Для секторон 56 и 57 запись вначале производится в ячейки с мень5 шими адресами, а затем — н ячейки с большими адресами.

Считывание ячеек блока 13 осущестФ вляется в одном и том же порядке, f0 независимо от направления вектора.

Порядок считывания ячеек блока 13 совпадает с порядком формирования строк в индикаторе и, таким образом, номера ячеек блока 13 однозначно соответствуют номерам строк на экране телевизионного индикатора.

Коды адреса считывания поступают со счетчика 9 на адресные входы блока 13 в нерабочем интервале строки, 20 поскольку переключение коммутатора

14 осуществляется сигналом 39 активного хода строк. На выходе блока 13 считанные коды присутствуют в нерабочем интервале строки и некоторое 25 время активного хода 39, определяемое задержкой срабатывания блока 13.

Передним фронтом импульса 39 осущест10

77 чик 17. С началом интервала активно30 го хода строки счетчики начинают работать в счетном режиме и вначале на выходе счетчика 12, а затем счетчика 17 возникают импульсы 49 и 51.

Импульс с выхода счетчика 12 поступает Hà S-вход триггера 18 и перебр сынает его н "единицу", а импульс с выхода счетчика 17 поступает на

R-вход триггера,8 и перебрасывает его и нуль. Импульс 52 с выхода триг40 гера 18 поступает на второй вход коммутатора и проходит на его выход 34 н диапазоне углов 0 и 0 с 45 и

0 o o

180 0 < 225 . В диапазоне углов

-45 6 < 0 и 135 g g 6 180 им45 пульс с выхода счетчика 12 отстает от импульса с выхода счетчика 17 и поэтому на выходе триггера 18 формируется импульс противоположной полярности. В этих диапазонах коммутатор

19 пропускает на выход 34 жатульс со своего третьего входа, связанного с инверсным выходом триггера 18, и поэтому на выходе 34 присутствует импульс положительной полярности.

55 вляется запись кодов в регистр 16 и, одновременно, фиксирование этого кода в счетчике 12. Код, который был перед этим в регистре 16, фиксируется в счетчике 13.

Работа счетчиков 12 и 17 н счетном режиме начинается н моменты начала импульса 39 активного хода стро, ки и продолжается до его окончания, Во время активного хода строки на счетчик поступает число тактовых импульсов 37, равное числу элементов изображения в строке на экране. Счетчики 12 и 17 работают н режиме вычитания. Если, например, в счетчик 12 записан код Х„, то через Х „ импульсов 39 на выходе счетчика 12 появится импульс 49, который проходит на первый вход коммутатора 19 и вход триггера 18.В диапазоне углов

45 < 8 C 135 и 225О 6 Д (315 сигнал 49 с выхода счетчика 12 проходит на выход коммутатора 19 (если на стробирующем входе блока 19 разрешающий потенциал) и, таким образом, при последовательном опросе ячеек блока 13 на выходе устройства н каждой строке формируется сигнал, положение которого относительно начала активного хода строки 39 определяется содержимым ячеек блока 13.

При формировании векторов 55 и

57 н диапазонах углов наклона

45 o 45о и 135о а o 225 алгоритм выработки видеосигнала 53 изменяется. В этом случае импульсы видеосигнала 53 в пределах каждой строки превышают длительность одного элемента изображения и поэтому формируются триггером 18. При этом н диапазонах углов 0 с 6 6 45 и 180 + g < 225 счетчик 12 формирует начало импульса видеосигнала, а счетчик 17 — конец. В диапазонах углов -45 О < 0, 135 а 6 «(180 счетчик 12 формирует конец импульса видеосигнала, а счетчик 17 — конец.

Формирование импульса 53 видеосигнала произнодится следующим образом. Пусть н ячейке с адресом Y < хранится код Х . При поступлении адреса У< на адресный вход блока 13 код

Х, переписывается н счетчик 12 и регистр 16. В следующей строке Y +

+ 1 = Y с выхода блока 13 поступает код Х> и записывается в счетчик 12 и регистр 16, а код Х1, содержащий и регистре 16, записывается в счетКоммутатор 19 пропускает на ньг ход 34 имгульсы со своего первоготретьего входов н зависимости от кода на его управляющем входе, подклю"

1506477

12 ченном к входу 28 старших разрядов кода О, по алгоритму, приведенному в табл. 2.

При формировании кодов адреса по

Х и Y в блок 13 оперативной памяти записываются лишь Ур ячеек, где Ур код длины вектора по координате Y.

Для того, чтобы коды, записанные в остальные ячейки 13 в прошлых кадрах, не принимали участия в формировании изображения, блоками 10, 11, 15, 20, 21 в каждом кадре формируется импульс

45 длительностью У< строк.

Этот импульс по временному положению занимает интервал от Уя -й строки до (Y + Y<) и строки в кадре и поступает на стробирующий вход коммутатора 19, пропуская на его выход импульсы видеосигнала лишь в строках, находящихся в пределах указанного интервала 45.

Формирование импульса 45 произво дится следуюцим образом. Код начала вектора У< с входа 26 поступает на вход второго блока 11 сравнения и в момент равенства этого кода коду 41 с выхода счетчика 9 на выходе блока

11 образуется импульс 42, перебрасываюций триггер 21 в "единицу". Код конца вектора по У, равный (Ун + Y<), запоминается регистром 15 и с его выхода поступает на вход блока 10 сравнения, где сравнивается с кодом

41 со счетчика 9. В момент равенства кодов на выходе блока 10 образуется импульс 43, перебрасывающий триггер в "нуль". С выхода 22 тригтера ии-пульса 44 через управляемый инвертор поступает на стробирующий вход коммутатора 19. Для направлений векторов

54 и 55 от 0 до 180 импульс с выхода блока 10 опережает импульс с выхода блока 11 и на выходе триггера

21 формируется импульс 44 отрицательной полярности. В этом диапазоне инвертор 20 инвертирует импульс 44 и на стробируклций вход комиутатора 19 поступает разрешающий потенциал 45 в интервале от (У„ + YC) до Уц. Для направлений векторов 56 и 57 от 180 до 360 импульс 43 с выхода блока 10 отстает от импульса с выхода блока

11 и на выходе триггера 21 формируется импульс 44 положительной полярности. В этом диапазоне иннертор 20 пропускает импульс 44 без изменения на стробируклций вход коммутатора 19.

Управляемый инвертор 20 управляется старшим разрядом кода угла поворота вектора с входа 28 устройства.

Этот разряд показывает, в каком направлении, вверх или вниз, формируется вектор.

Формула и з о б р е т е н и я

Устройство для формирования векторов на экране телевизионного индикатора, содержацее формирователь адре,сов по координатам Х и У, состоящий из блока постоянной памяти, адресный вход которого является входом младших разрядов кода угла поворота вектора, а выход подключен к информационному входу накапливающего сумматора, 20 коммутатор данных и счетчики адресов по координатам Х и Y первый и второй регистры, первый и второй блоки сравнения, первый триггер и блок синхронизации, информационные входы которо25 го являются соответственно входами кадровых и строчных синхроимпульсов, информационные входы счетчиков адресов по координатам Х и Y являются соответственно входами 1одов начала

ЗО вектора по Х и Y о т л и ч а ю щ ее с я тем, что, с целью повышения быстродействия устройства, оно содержит блок оперативной памяти, коммутатор адреса, счетчик тактов, счетчик строк и первый и второй счетчики элементов изображения в строке, второй триггер, коммутатор видеосигнала, выход которого является выходом видеосигнала устройства, выход

4(1 переполнения первого счетчика элементов изображения в строке соединен с управляющим входом первого триггера и первым информационным входом коммутатора видеосинала, второй и третий

4с информационные входы которого подключены к выходам первого триггера, информационный вход которого соединен с выходом переполнения второго счет чика элементов изображения в строке, щ установочные входы счетчиков элементов изображения в строке, управляющие входы второго регистра, блбка оперативной памяти и коммутатора адреса, счетные входы счетчика строк, счетчика тактов и тактовые входы накапливающего сумматора и коммутатора данных подключены к первому выходу блока синхронизации, второй

Т а б л и ц а 1

Разряды кода 0 (Первый выход коммутатора4 Второй выход коммутатора 4

T ) N-й (N-1) -й (N-2) -й шина +Т шина -Т шина +Т шина -Т

ntg 9

О

0

ntg 6 и

О

ntg g и

О

О

О

О

О

О

1

0

О

О

О

1

Il !

ntg g

О

О

ntg9 и и и g

0

0 и

ntg 0

0 и

ntg 0, Таблица 2

Разряды кода

Вход коммутатора 19,подключаемый к выходу 34

N-й (N-1)-й (N-2)-й

О 0

О О

О 1

О 1

1 О ! 0

1 1

1 2

1

О

0

0

1

3

1..

l3

15064 выход которого соединен с установочцым входом счетчика тактов и входом сброса счетчика строк, тактовые входы блока синхронизации и второго счетчика элементов иэображения в строке, счетный вход первого счетчика элементов изображения в строке являются тактовым входом устройства, выход счетчика строк соединен с первыми информационными входами коммутатора адреса и первого и второго блоков сравнения, выходь» которых подключены соответственно к информационному и управляющему входам второ- 15

ro триггера, выход которого соединен с информационным входом управляемого инвертора, управляющий вход которого и управляющие входы коммутаторов данных и видеосигнала являются входом старших разрядов кода угла поворота вектора, выход управляемого инвертора соединен со стробирующим входом коммутатора видеосигнала, информационный вход счетчика тактов является входом кода длины вектора, а выход соединен с входом сброса накапливающего сумматора, с установочными входами счетчиков адресов по координа77 !4 там X u Y и управляюшему входу первого регистра, информационный вход которого и второй информационный вход коммутатора адреса соединены с выходом счетчика адреса по координате У, выход первого регистра подключен к второму информационному входу первого блока сравнения, второй информационньп» вход второго блока сравнения соединен с входом кода начала вектора по У, суммирующие и вычитающие входы счетчиков адресов по координатам Х и Y сое!инены с соответствующими выходами коммутатора данных, информационный вход которого сдединен с выходом накапливающего сумматора, выход счетчика адреса по координате

Х соединен с информационным входом блока оперативной памяти, адресный вход которого подключен к выходу коммутатора адреса, выход блока оперативной памяти соединен с информационными входами второго регистра и первого счетчика элементов изображения в строке, выход второго регистра подключен к информационному входу второго счетчика элементов изображения в строке, 1506477

Jurnp рюЮ

Фиг. л

Заказ 5442/52

Подписное

Тираж 469

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

ë5

И

Ю7

М

Я

ФФ

41 ф7

08

31

52

53

Составитель И.Загинайко

Редактор Н. Тупица Техред А.Кравчук Корректор С. Черни

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

f

t

1

t

1

1