Кодирующее устройство системы передачи цифровой информации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи. Цель изобретения - повышение помехоустойчивости сигнала путем увеличения корректирующей способности формируемого систематического двоичного каскадного кода. Поставленная цель достигается введением в устройство регистра 1 сдвига, делителя 2 частоты, дешифратора 4, двух блоков 7 и 8 ключей и двух элементов ИЛИ 9 и 10. Выходной сигнал дешифратора 4 разрешает соответствующим блокам 7 и 8 выдачу через элементы ИЛИ 9 и 10 комбинаций информационного (биортогональный код 16,5,8) и проверочного (ортогональный код 32,5,16) кодов соответственно на информационные входы коммутатора 11, на выходе которого формируется систематический двоичный каскадный код 48,5,24. Кодовая комбинация на выходе коммутатора 11 содержит за каждым символом информационного кода (16,5,8) два символа проверочного кода (32,5,16). Общая длина каскадного кода равна 48 при числе информационных символов, равном 5, а общее минимальное кодовое расстояние составляет 24. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТНЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГННТ СССР

1 (21) 4292808/24-09 (22) 03.08.87 (46) 23.09.89. Бнл. ¹ 35 (72) В.В.Зеленевский, В.А.Синов и В.Н.Михайлов (53) 621.396.73 (088.8) (56) Форни Д. Каскадные коды. — И.:

Иир, 1970, с.16-19.

Авторское свидетельство СССР

И 1290555, кл. И 04 ? .25/38, 1985. (54) КОДИРУЮЩЕЕ УСТРОЙСТВО CHCTEMbI

ПЕРЕДАЧИ ЦИФРОВОЙ ИНФОРМАЦИИ (57) Изобретение. относится к электросвязи. Цель изобретения — повышение помехоустойчивости сигнала путем увеличения корректирующей способности формируемого систематического двоичного каскадного кода. Поставленная цель достигается введением в устрой„„SU„„510096 A1 (51)4 Н 03 M 7/04// Н 04 L- 25/38

2 ство регистра 1 сдвига, делителя 2 частоты, дешифратора 4, двух блоков

7 и 8 ключей и двух элементов ИЛИ 9 и 10. Выходной сигнал дешифратора 4 разрешает соответствующим блокам 7 и

8 выдачу через элементы ИЛИ 9 и 10 комбинаций информационного (биортогональный. код 16,5,8) и проверочного (ортогональный код 32,5 16) кодов соответственно на информационные входы коммутатора 11, на выходе которого формируется систематический двоичный каскадный код 48,5,24. Кодовая комбинация на выходе коммутатора 11 содержит за каждым символом информационного кода (16,5,8) два символа проверочного кода (32,5,16). Общая длина каскадного кода равна 48 при числе информационных символов, равном 5, а общее минимальное кодовое расстояние составляет 24. 1 ил.

3 .1 510096

Изобретение относится к электро связи и может быть использовано в системах. передачи цифровой информации для повышения достоверности передаваемой информации.

Цель изобретения — повышение помехоустойчивости сигнала путем увеличения корректирующей способности формируемого систематического двоичного каскадного кода.

На чертеже представлена структурная электрическая схема кодирующего устройства системы передачи цифровой информации. 15

Кодирующее устройство системы передачи цифровой информации содержит регистр 1 сдвига, делитель 2 частоты, формирователь 3 синхроимпульсов, дешифратор 4, информационный кодер 5, 20 проверочный кодер 6, первый блок ключей 7, второй блок ключей 8, первый и второй элементы ИЛИ 9 и tO коммутатор 11.

Устройство работает следующим об- 25 разом.

Входной сигнал (от источника информации) последовательно блоками (состоящими, например, из 5 двоичных символов) последовательно заполняет 30 регистр 1 и одновременно запускает формирователь 3, который обеспечивает временную синхронизацию работы кодирующего .устройства системы передачи цифровой и: формации. С выхода регистра 1 информационные блоки параллельным двоичным кодом поступают на входы дешифратора 4, на одном из выходов которого появляется сигнал, однозначно соответствующий поступившему инфор-40 мационному блоку.

С первого синхронизирующего выхода формирователя 3 сигнал поступает на вход информационного кодера 5. На его выходах формируются кодовые комбинации IIo принципу биортогонального кода (16,5,8), которые подаются на информационные входы первого блока ключей 7.

С второго синхронизирующего выхо50 да формирователя 3 сигнал следует на вход проверочного кодера 6, на выходах которого формируются кодовые ком: бинации по принципу ортогонального кода (32 5 16). Данные кодовые комби55 нации поступают на информационные входы второго блока ключей 8.

Выходной сигнал дешифратора 4 разрешает соответствующим первому и вто4 рому блокам ключей 7 и 8 выдачу через первый и второй элементы ИЛИ 9 и 10 комбинаций информационного (биортогональный код 16,5,8) и проверочного (ортогональный код 32,5,16) кодов соответственно на первый и второй информационные входы коммутатора 11, на выходе которого формируется систематический двоичный каскадный код 48, 5,24.

Сформированная на выходе коммутатора 11 кодовая комбинация содержит за каждым символом информационного кода (16,5,8) два символа проверочного кода (32,5,16). При этом общая длина каскадного кода равна 48 при числе информационных символов, равном 5, а общее минимальное кодовое расстояние составляет 24.

Управление коммутатором 11 осуществляется сигналом с управляющего выхода формирователя 3.

Формула изобретения

Кодирующее устройство системы передачи цифровой информации, содержащее последовательно соединенные формирователь синхроимпульсов и коммутатор, а также информационный кодер и проверочный кодер, входы которых подключены соответственно к первому и второму синхронизирующим выходам формирователя синхроимпульсов,вход которого и выход коммутатора являются соответственно входом и выходом кодирующего устройства, о т л и ч а ющ е е с я тем, что, с целью повышения помехоустойчивости сигнала путем увеличения корректирующей способности систематического двоичного каскадного кода кодирующего устройства, введены последовательно соединенные

Делитель частоты, регистр сдвига,и дешифратор, а также первый и второй блоки ключей и первый и второй элементы ИЛИ, при этом информационные входы первого блока ключей подключены к соответствующим выходам информационного кодера, информационные входы второго блока ключей подключены к соответствующим выходам проверочного кодера, управляющие входы первого блока ключей объединены с соответствующими управляющими входами второго блока ключей и подключены к соответствующим выходам дешифратора, выходы первого блока ключей через

Составитель В.Орлов

Техред JI.олийнык Корректор Т.Палий

Редактор Е.Папп

Заказ 5830/57 Тираж 884 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101

5 1510096 а первый элемент ИЛИ подсоединены к коммутатора, а вход и первый выход первому информационному входу комму- формирователя синхроимпульсов подтатора, выходы второго блока ключей ключены соответственно к информациончерез второй элемент ИЛИ подсоедине- ному входу регистра сдвига и входу ны к второму информационному входу делителя частоты.