Устройство для допускового контроля частоты

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и связи. Цель изобретения - повышение быстродействия при сохранении точности контроля. Для достижения цели в устройство, содержащее блок 4 синхронизации, элемент И 6, счетчик 7 импульсов, триггер 8, введены триггер 9 и преобразователь 5, который формирует разностную частоту эталонного и контролируемого сигналов. По импульсу запуска на шине 3 блок 4 устанавливает в исходное состояние счетчик 7 и триггеры 8, 9. Затем счетчик 7 подсчитывает количество импульсов эталонной частоты за период разностной частоты, определяя тем самым не выходит ли разность эталонной и контролируемой частот за пределы установленного с помощью кода на шине 12 допуска. Триггеры 8 и 9 фиксируют результат сравнения. 2 з.п. ф-лы, 5 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

3ИСОИЗЫ3

В с. 1.".: . ";: ;,. Ц

Е "=;

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ASTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР! (21) 4320709/24-21 (22) 26.10.87 (46) 30.09.89. Бюл. ¹ 36 (72) А.Б.Королев и С,А.Новожилов (53) 621.374(088.8) (56) Авторское свидетельство СССР № 1188869, кл, Н 03 К 5/19, 1984.

Авторское свидетельство СССР

¹ 531091, кл. G 01 R 23/00, 1975.

1 (54) УСТРОЙСТВО ДЛЯ ДОПУСКОВОГО

КОНТРОЛЯ ЧАСТОТЫ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и связи.

Цель изобретения — повышение быстродействия при сохранении точности контроля. Для достижения цели в уст„„SU„„1511854 А 1 (51)4 Н 03 К 5/19

2 ройство, содержащее блок 4 синхронизации, элемент И 6, счетчик 7 импульсов, триггер 8, введены триггер

9 и преобразователь 5, который формирует разностную частоту эталонного и контролируемого сигналов. По импульсу запуска на шине 3 блок 4 устанавливает в исходное состояние счетчик 7 и триггеры 8, 9. Затем счетчик 7 подсчитывает количество импульсов эталонной частоты за период разностной частоты, определяя тем самым не выходит ли разность. эталонной и контролируемой частот за пределы установленного с помощью кода на шине 12 допуска. Триггеры 8 .и 9 фиксируют результат сравнения.

2 з.п. ф-лы, 5 ил.

3 151

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и связи.

Цель изобретения — повышение быстродействия при сохранении точности контроля.

На фиг. 1 приведена структурная схема устройства; на фиг. 2 — схема преобразователя; на фиг. 3 — схема блока синхронизации; на фиг. 4 — временные диаграммы для случая, когда контролируемая частота укладывается в допуск; на фиг ° 5 — временные диаграммы для случая, когда контролируемая частота не укладывается в допуск.

Устройство содержит первую и вторую шины l и 2, шину 3 запуска, блок

4 синхронизации, преобразователь 5 импульсов, элемент И 6, счетчик 7 импульсов, первый и второй триггеры

8 и 9, прямые выходы которых соединены с первой и второй выходными шинами 10 и 11. Первая и вторая входные шины и 2 соединены с первым и вторым входами преобразовтеля 5 импульсов, первый выход которого соединен с первым входом элемента И 6, второй вхо которого соединен с первой входно шиной 1, а выход — со счетным входом счетчика 7, выход которого соединен с С-входом первого триггера 8, инверсный выход и D-вход которого соединены соответственно с

D-входом и инверсным выходом второго триггера 9, С-вход которого соединен с вторым выходом преобразователя 5 импульсов. Входы обнуления триггеров 8 и 9 и счетчика 7 соединены с выходом блока 4, первый вход которого соединен с шиной 3, а второй вход с первым выходом преобразователя 5 импульсов. Вход данных счетчика 7 соединен с шиной 12 кода допуска.

Блок 4 выполнен в виде D-триггера 13, R- u D-входы которого объединены и являются первым входом блока 4, С-вход — вторым входом, прямой выход — выходом блока 4.

Преобразователь 5 импульсов образуют первый, второй и третий

D-триггеры 14 — 16 и инвертор 17.

Прямой выход первого D-триггера 14 соединен с D-входом второго D-триггера 15, выход которого соединен с

С-входом третьего D-триггера 16, инверсный вьжод и D-вход которого

1854

55 соединены и являются вторым выходом преобразователя 5, первым выходом которого является прямой вьжод третьего D-триггера 16, первым и вторым входами преобразователя 5 являются D- и С-входы первого D-триггера 14, вход и выход инвертора 17 соединены с С-входами первого и второго D-триггеров 14 и 15.

На фиг. 4 и 5 обозначены. а — им- . пульс на шине 3; б — импульс на выходе блока 4; в — импульс эталонной частоты на первой входной шине 1; г — импульсы контролируемой частоты на второй входной шине 2; д — импульс на первом выходе преобразователя 5, е — импульс на втором выходе преобразователя 5; ж — импульс на выходе счетчика 7; з — сигнал на первой выходной шине 1О; и — сигнал на второй выходной шине 11, Устройство работает следующим образом, Коэффициент пересчета счетчика 7 выбирается исходя из допустимого отклонения контролируемой частоты н численно равен

f )

И1= Г где N - емкость счетчика 7;

f> - значение эталонной частоты;

df — допустимое отклонение конт-, ролируемой частоты.

Импульс "Пуск", проходящий на шину 3 (фиг. 4а, 5а) устанавливает на выходе блока 4 низкий уровень (фиг. 46, 56), который устанавливает.: счетчик 7 и триггеры 8 и 9 в нуле.вое состояние (фиг. 4ж, з, и, 5ж, з, и), Импульсы контролируемой и эталонной частот (фиг. 4в, r, 5в, r), поступающие на входы преобразователя 5, преобразуются последним в импульс, равный по длительности периоду разностной частоты входных импульсных последовательностей (фиг, 4д, .е, 5д, е). Передний фронт данного импульса устанавливает на выходе блока 4 высокий уровень, прекращая принудительную установку счетчика 7 и триггеров 8 и 9 (фиг. 46, 56). Одновременно импульс с первого выхода преобразователя 5 разрешает прохождение через элемент И 6 на счетчик 7 импульсов эталонной частоты (фиг. 4д, 5д). Если импульс на выходе счетчика 7 появится раньше, 5 15

I чем закончится импульс на выходе преобразователя 5, то триггер 8 изменяет свое состояние и на выходной шине 10 появляется высокий логический уровень (фиг. 4з), что свидетельствует о том, что отклонение контролируемой частоты от эталонной меньше допустимого отклонения, Если импульс на выходе преобоазователя 5 кончится раньше, чем появится импульс на выходе счетчика 7, то триггер 9 изменяет свое состояние и на выходной шине 11 появляется высокий уровень (фиг. 5и), что свидетельствует о том, что отклонение контролируемой частоты больше допустимого отклонения.

Предлагаемое устройство по сравнению с известным обеспечивает повышение быстродействия при сохранении точности контроля. В известном устройстве для получения относительной погрешности не более d время контроля должно быть не менее 1/d периодов разностной частоты. Напри.мер, для получения d < 0,5 необходимо не менее 200 периодов разностной частоты. В устройстве по изобретению продолжительность контроля составляет не более двух периодов раэностной частоты.

Формула и э о б р е т е н и я

1. Устройство для допускового контроля частоты, содержащее блок синхронизации, вход которого соединен с шиной запуска, последовательно соединенные первую входную шину, элемент И, счетчик импульсов, первый триггер, выход которого соединен с первой выходной шиной, о т— л и ч а ю щ е е с я тем, что, с целью повьппения быстродействия, в него введены второй триггер и пре11854 обраэователь импульсов, первый и второй входы которого соепинены соответственно с первой и второй входными шинами устройства, первый вы5 ход — с вторым входом элемента И, второй выход — с С-входом второго триггера, D-вход которого подключен к инверсному выходу первого триггера, D-вход которого соединен с инверсным выходом второго триггера, причем входы обнуления обоих триггеров и счетчика импульсов подключены к выходу блока синхронизации, прямой выход второго триггера соединен с второй выходной шиной, а первый выход преобразователя импульсов соединен с вторым входом блока синхронизации.

2. Устройство по и. 1, о т л и— ч а ю щ е е с я тем, что блок синхронизации выполнен в виде D-триггера, R- u D-входы которого объединены и являются первым входом бло25 ка синхронизации, С-вход является вторым входом блока синхронизации, а прямой выход D-триггера является выходом блока синхронизации.

3. Устройство по и. 1, о т л и— ч а ю щ е е с я тем, что преобразователь импульсов выполнен на трех

D-триггерах, причем прямой выход первого D-триггера соединен с D-входом второго D-триггера, выход которого соединен с С-входом третьего

D-триггера, инверсный выход и D-вход которого соединены с вторым выходом преобразователя импульсов, при этом первым выходом преобразователя импульсов является прямой выход третьего D-триггера, первый вход преобразователя импульсов соединен с D-входом первого D-триггера, С-вход которого является вторым входом преобразовате45 ля импульсов и соединен через инвертор с С-входом второго D-триггера„

15I !854

il ! фиаФ

1511854

Составитель А. Смирнов

Техред Л.Сердюкова Корректор,В. Кабаний

Редактор А. Огар

Заказ 5911/57 Тираж 884 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101