Полумостовой инвертор
Иллюстрации
Показать всеРеферат
Изобретение относится к электротехнике и может быть использовано в системах вторичного электропитания и электропривода. Цель изобретения - упрощение устройства. Инвертор выполнен по полумостовой схеме на силовых транзисторах 1 и 2, согласно-последовательно с каждым из которых включен отсекающий диод 3,4. Блокировочные транзисторы 5,6,11, контролирующий транзистор 12 и согласующий транзистор 13 обеспечивают автоматическую задержку включения силового транзистора одного плеча до момента полного выключения силового транзистора другого плеча. Возвратные диоды 8 и 9 обеспечивают цепь возврата реактивной составляющей тока нагрузки в источник питания инвертора. 3 з.п. ф-лы, 1 ил.
СОЮЗ СОВЕТСКИХ.
СОЦИАЛ4СТИМЕСКИХ
КСПЩЛИК
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЭОЮЕТЕНИЯМ И ОТКИЫТИЯМ
ПРИ О4НТ СССР
1 (21) 42)5914/24-07 (22) 27,03,87 (46) 15 ° 10,89. Бюл, У 38 (72) С,А.Соколов, В,А.Смирнов, Л,А,Дьяконова и А,А,Калик (53) 621.3)4,58(088.8) (5в) Авторское свидетельство СССР
В 986706, кл. Н 02 М 7/537, 1981.
Авторское свидетельство СССР
В 955464, кл. H 02 M 7/537, 1981, (54) ПОЛУМОСТОВОЙ ИНВЕРТОР (57) Изобретение относится к электротехнике и моает быть использовано в системах вторичного электропитания н электропривода, Цель изобретения - упрощение устройства, Ин„„Su„„r5> 5303 А 1 (sg 4 Н 02 М 7/538
2 вертор выполнен по полумостовой схеме на силовых транзисторах 1 и 2, согласно-последовательно с какдым иэ которых включен отсекаюший диод
3, 4, Блокировочные транзисторы 5 °
6, 11, контролирующий транзистор
12 и согласующий транзистор 13 обеспечивают автоматическую задерщку включения силового транзистора одного плеча до момента полного выключения силового транзистора другого плеча, Возвратные диоды 8 и 9 обеспечивают цепь возврата реактивной составляющей тока нагрузки в источ-, ник питания инвертора. 3 s.ï, ф-лы, 1 ил, 1515303
Изобретение относится к электротехнике и может быть использовано в системах вторичногО электропитания и электропривода, Цель изобретения — упрощение устройства, На чертеже приведена принципиальная схема инвертора.
Полумостовой инвертор содержит в каждом плече согласно-последова, тельно соединенные силовой транзистор 1 (2) и отсекающий диод 3, (3 )
Коллектор силового транзистора 1 первого плеча соединен с катодом Первого отсекающего диода 3 и первым выводом первого резистора 4, Змиттер силового транзистора 1 первого плеча соединен с первым входным выводом инвертора. Точка соединения отсекающих диодов 3,, 3, соединена с выходным выводом инвертора, Использованы два блокирующих транзистора
5 и 6 первый иэ которых 5 подклю— чен эмиттером к первому входному выводу инвертора и базой - ереэ второй резистор 7 к аноду отсекающего диода Зд. Возвратные диоды 8 и 9 шунтируют соответствующее плечо инвертора и соединены с выходным выводом последнего. Управление силовыми транзисторами осуществляется посредством блока !0 управления и промежуточных элементов: третьего блокирующего транзистора ll, контролирующего транзистора !2, согласующего транзистора 13 и двух резисторов 14 и 15.
Силовые транзисторы 1 и 2 имеют одинаковый тип проводимости, а коллектор, эмиттер и база второго силового транзистора 2 соединены соответственно.с вторым входным выводам инвертора, анодом второго отсекающего диода 3 и через согласующий транэис." тор 13 с вторым входным выводом инвертора„ Вход управления согласующего транзистора )3 через третий резистор 14 подключен к коллектору контролирующего транзистора )2, эмиттер которого подсоединен к первому выводу инвертора и эмиттерам второго 6 и третьего 1! блокирующих транзисторов. База контролируемого транзистора 12 соединена с BTopbBt выводом первого резистора 4 и коллектором второго блокирующего транзистора
6„ а коллектор третьего блокирующего эранзистора )! соединен с коллек,5
50 тором первого блокирующего транзистора 5, Блок 10 управления подключен соответствующими выходами к базам второго 6 и третьего 11 блокирующих транзисторов, База первого силового транзистора 1 соединена с первым выводом четвертого резистора 15, второй вывод которого соединен с выводом для подключения источника питания, Блок 10 управления выполнен по схеме асинхронного Т-триггера на основе двухтактного RS-триггера 16, у которого счетный вхоц подключен к выходу генератора 17, S-вход и инверсный вывод RS-триггера )6 соединены с катодом первого развяэывающего диода 18, анод которого соединен с анодом второго развязывающего диоца 19, подключенного катодом к аноду третьего развязывающего диода 20, соединенного катодом с инверсным выводом блока и с катодом четвертого раэвязывающего диода 21. К-вход и прямой вывод RS-триггера соединены с катодом пятого раэвязывающего диода 22, анод которого соединен с анодом шестого развязывающего диода
23, подключенного катодом к аноду седьмого развязывающего диода 24, сосоединенного катодом с прямым выводом блока и с катодом восьмого развяэывающего диода 25, Аноды первого
18 и второго 19 пятого 22 и шестого
23 развязывающих диодов соединены чечерез соответственно пятый 26 и шестой 27 резисторы с выводом для подключения вспомогательного источника 28 пи-питания, и через параметрический стабилизатор, выполненный на последовательно соединенных седьмом резисторе 29 и стабилитроне 30, подключены к цепи питания RS-триггера, Через последовательно соединенные контакты микропереключателя 31 и восьмой резистор 32 аноды четвертого 21 и восьмого 25 развязывающих диодов соединены с выводом для подключения источника 28 питания.
Инвер тор работает следующим образом, При подаче на входные выводы напряжения питания силовой транзистор 1 открывается, а силовой транзистор 2 закрывается, При подключении вспомогательного источника 28 питания триггер lб устанавливается
1515303 в одно иэ двух устойчивых состояний.
Если принять, что на прямом выхо. де блока 10 управления присутствует
"0", а на инверсном выходе — "!", то происходит включение транзистора 6, а состояние силовых транзисторов 1 и 2 не изменяется, При этом транзисторы 5, ll 12 и 13 заФ крыты, При поступлении очередного импульса от генератора 17 происходит смена логических сигналов на выходах блока 10 управления. При этом включается транзистор 11, а силовой транзистор 1 выключается, После ныключения силового транзистора 1 включаются поочередно контролирующий транзистор 12, согласующий транзистор 13> силовой транзистор 2> блокирующий транзистор 5. Последний осуществляет блокировку закрытого состояния силового транзистора 1 даже после снятия импульсов блока управления, При поступлении очередного импульса генератора 17 происходит смена состояния транзисторов на противоположное по аналогии с описанным, Выходное напряжение инвертора имеет прямоугольную форму с частотой, определяемой генератором 17, и с паузой на нулевом уровне при каждом изменении полярности напряжения длн— тельностью, равной длительности этапа выключения силового транзистора, когда оба силовых транзистора 1 и 2 оказываются закрытыми, Тем самым обеспечивается защита от сквозных токов при переключении транзисторов, Применение изобретения позволяет упростить устройство за счет исключения схемы совпадения, формула изобретения
1, Полумостовой инвертор, содержащий в каждом плече, зашунтированлом возвратным диодом, согласно-последовательно соединенные силовой транзистор и отсекающий диод, причем эмиттер силового транзистора первого пЛеча соединен с первым входным выводом иннертора, отсекающие диоды обоих плеч разноименными электродами подключены к выходному выводу инвертора, к точкам соединения силовых транзисторов с отсекающими диодами первого и второго плеч подключены первыми
40 вынодами соответственно первый и нто+, рой резисторы, второй вывод второго резистора соединен с базой первого блокирующего транзистора, эмиттером соединенного с первым входным выводом иннертора, а также второй блокирующий транзистор и блок управления, выполненньгй обеспечивающим формирование противофазных сигналов с паузой на нуле, отличающийся тем, что, с целью упрощения, введены третий блокирующий, контролирующий и согласующий транзисторы, третий и четвертый резисторы, при этом все транзисторы, кроме согласующего, имеют одинаковый тип проводимости, коллектор силового транзистора вторсго плеча соединен с вторым входным выводом инвертора непосредственно, а база — с вторым входным выводом через согласующий транзистор, управляющий электрод которого соединен через третий резистор с коллектором контролирующего транзистора, эмиттером Qe+HHE HIIQI c змпттерами нторог» и третьего блокирующих транзисторон, а базой — с коллектором второго блокирующего транзистора и вторым выводом первого резистора, коллекторы первого и третьего блокнрующег транзисторов подключены к 6a!е с лового транзистора первого плеча и к. первому выводу четвертого рэистора второй вывод которого соединен с вы" ьодом инвертора для подключения исто>нинка питания, а базы второго и третьего блокирующих транзисторов подключены к соответствующим выходам блока управления.
2. Иннертор по п, 1> о т л и ч а ю шийся тем, что второй вывод четвертого резистора со> динен с вторьгм «ходным выводом инвертора, 3, Инвсртар по п. 1, о т л и ч а ю шийся тем, что второй вывод четвертого резистора соединен с дополнительным выводом пля подключения вспомогательного источника питания.
4, Инвертор по п, l> о т л ич а ю шийся тем, что блок управления выполнен по схеме асинхронного Т-триггера на основе двухтактового RS-триггера, у которого счетный вход подключен к выходу генератора, S-нход и иннерсньй вывод соединены с катодом первого раэвяэы1515303
I
Составитель В,Моин
Редактор Л.Веселовская Техред А.Кравчук
Корректор С,Черни
Заказ 6289/53 Тирам 648 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.укгорол, ул. Гагарина, 101 вающего диода, анод которого соединен с анодом второго развяэывающего диода, подключенного катодом к аноду третьего раэвязывающего диода, соединенного катодом с инверсным выходом блока управления и с катодом четвертого раэвяэывающего диода, а R-вход и прямой вывод соединемы с катодом пятого развязывающего диода, анод которого соединен с анодом шестого раэвязывающего диода, подключенного катодом к аноду седьмого раэвяэывающего диода, со, единенного катодом с прямым выходом блока управления и катодом восвмого развязывающего диода, причем аноды первого и второго развязывающих диодов соединены через соответственно пятый и шестой резисторы с выводом.для подключения источника питания, к которому через параметрический стабилизатор, выполненный на последовательно соединенных седьмом резисторе и стабилитроне, подключены выводы цепи питания RSтриггера и через последовательно соединенные контакты микропереключателя и восьмой резистор — аноды четвертого н восьмого развязывающих диодов,