Устройство для выделения маркера кадровой синхронизации
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике. Цель изобретения - повышение быстродействия и помехоустойчивости. Устройство для выделения маркера кадровой синхронизации содержит сдвиговый регистр 1, блоки сравнения 2, 5, 6 и 7, блок памяти 3, коммутатор 4 порогов, элементы ЗИ 8, 9 и 10, элемент ИЛИ-НЕ 11, счетчик 12 формата кадра, формирователь 13 строба, формирователь 14 сигнала переключения порогов, реверсивный счетчик 15, элементы И 16 и 17 и инверторы 18 и 19. Цель достигается введением элемента ИЛИ 20, формирователя 21 временного интервала, N-канального обнаружителя 22 и элемента И 23. Устройство по пп.2 и 3 ф-лы отличаются выполнением обнаружителя 22 и формирователя 21, даны их ил. 2 з.п.ф-лы, 3 ил.
СОЮЗ СОВЕТСКИХ
СОЩЮЛИСТИЧЕСНИХ
РЕСПУБЛИК (ю 4 Н 04 | 7 04
В„ЕИ31
1йИЛ113
Е, .1ÁÁ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
r1O ИЭОБРЕТЕНИЯМ И СПНРЫГИЯМ
ПРИ ГКНТ СССР
1 (61) 1095434 (21) 4288458/24-09 (22) 23.07.87 (46) 30.10.89. Бюл. ¹ 40 (7l) Московский электротехнический институт связи (72) А.М.Бонч-Бруевич, А.Н.Ларьков, А.Ю.Ражев, С.P.Ðîçàíîâ, В,П.Хромой и В.В.Шестаков (53) 621.394,662(088.8) (56} Авторское свидетельство СCCP № 1095434, кл. H 04 I 7/04, 1983. (54) УСТРОЙСТВО ДЛЯ ВЬДЕЛЕНИЯ MAPКЕРА КАДРОВОЙ СИНХРОНИЗАЦИИ (57) Изобретение относится к радиотехнике. Цель изобретения — повышение быстродействия и помехоустойчиÄSUÄÄ 1518903 A 2
2 вости. Устр-во дпя выделения маркера кадровой синхронизации содержит сдвиговый регистр 1, блоки сравнения.
2, 5, 6 и 7, блок памяти 3, коммутатор 4 порогов, эл-ты ЗИ 8, 9 и 10, эл-т ИЛИНЕ 11, счетчик 12 формата кадра, Формирователь 13 строба, формирователь 14 сигнала переключения порогов, реверсивный счетчик 15, эл-ты И 16 и 17 и инверторы 18 и 19. Цель достигается введением эл-та ИЛИ 20, формирователя 21 временного интервала, и-канального обнаружителя 22 и эп-та И
23. Устр-во по пп.2 и 3 ф-лы отличается выполнением обнаружителя 22 и формирователя 21, даны их ил.
2 э. и. ф-лы, 3 ил.
15)8903
Изобретение относится к устройствам для генерации и распределения синхронизирующих импульсов, а именно к системам синхронизации приемной аппаратуры многоканальных линий связи с передачей непрерывного потока, разделенного на информационные кадры является дополнительным к основному авт, свид. N - 1095434. 10
Пель изобретения — повышение быстродействия и помехоустойчивости.
На фиг.1 представлена структурная электрическая схема устройства для выделения маркера кадровой синхрони- 15 зации; на фиг,2 — n-канальный обнаружитель, на фиг.З вЂ” формирователь временного интервала.
Устройство содержит сдвиговый регистр 1, блок 2 сравнения,.блок 3 памяти, коммутатор 4 порогов, первый
5, второй 6 и третий 7 дополнительные блоки сравнения, первый 8, второй 9 и третий 10 элементы ЗИ, элемент ПЛИ-1Е 11, счетчик 12 формата 25 кадра, формирователь строба 13 формирователь 14 сигнала переключения порогов, реверсивный счетчик 15, первый 16 и второй 17 элементы И, первый 18 и второй 19 инверторы,эле- 30 мент ИЛИ 20, формирователь временного интервала 21, п-канальный обнаружитель 22 и третий элемент И 23, причем формирователь временного интервала 21 содержит RS-триггер 24, дополнительный счетчик 25, а и-канальный обнаружитель 22 содержит блок 26 приоритетного выбора, дешифратор 27, первый 28 и второй 29 ивходовые элементы ИЛИ, RH-триггер 30, 40 в каждом из и каналов обнаружения содержится элемент ИЛИ 31, D-триггер
32, формирователь временных позиций
33, формирователь временного окна 34, счетчик 35 порога обнаружения и блок 36 сравнения, Устройство работает следующим образом.
На входы сдвигового регистра 1 поступает поток цифровой информации и тактовая частота, С выхода эта информация, представленная в параллельном двоичном коде Х) ..., Х„, посту" пает на вход блока 2 сравнения. На соответствующие входы блока 2 сравнения поступает с выхода блока 3 памяти кадровая синхропоследовательность (КСП), представленная также в параллельном двоичном коде У,,...,71, При поступлении в сдвиговый регистр
1 КСП на выходе блока 2 сравнения формируется код числа совпавших разрядов F,, ..., F, поступаюший на входы первого 5 дополнительного блока сравнения. В случае превышения кода порога начального обнаружения, поступающего первоначально с выхода коммутатора 4 порогов на соответствующие входы первого 5 дополнительного блока сравнения Z <,,..., Z „, на выходе первого 5 дополнительного блока сравнения появляется импульс уровня логической единицы, открывающий первый 8 элемент ЗИ и через первый 18 инвертор блокирующий третий 10 элемент ЗИ, а также поступающий на входы разрешения записи
D-триггеров 32 и счетные входы счетчиков 35 порога обнаружения и устанавливающий уровень логической единицы на выходе D-триггера 32, имеющего наименьший номер канала. Сигнал с выхода D-триггера 32 поступает на входы разрешения работы "Установка Он формирователя 33 временной позиции и счетчика 35 порога обнаружения и на соответствующий вход блока 26 приоритетного выбора, изменяя тем самым код на его выходе, что приводит к изменению состояния дешифратора 27, подготавливающего очередной свободный канал с наименьшим номером к работе, при этом формирователь 33 временной позиции начинает формировать сигнал с периодом, равным длине блоков КСП, поступающий на счетный вход формирователя 34 временного окна, на вход разрешения счета счетчика 35 порога обнаружения и на вход первого 28 и-входового элемента ИЛИ, с выхода которого производится блокировка дешифратора 27 в моменты времени, соответствующие временным позициям, по которым осуществляется работа занятых каналов. В результате появления импульса разрешения счета и импульса с выхода первого 5 дополнительного блока сравнения в счетчик 35 записана единица. После прихода второго импульса синхронизации с выхода первого 5 блока сравнения и совпадения его с сигналом с выхода формирователя 33 в счетчик 35 порога обнаружения записывается код со значением двойки и т.д.
В случае несовпадения импульса синхронизации с импульсом, формируе903 6
5 1518 мым на выходе формирователя 33 временной позиции, осуществляется запись единицы в D-триггер 32 следующего свободного канала.
Таким образом, при поступлении очередного импульса синхронизации осуществляется анализ его временной позиции и при совпадении которой с одним из импульсов, формируемым формирователями 33, осуществляется его запись н соответствующий счетчик 35 порога обнаружения, В противном случае происходит занятие свободного канала и синхронизация его по новой временной позиции. Формирователь 34 временного окна ограничивает время нахождения канала в занятом состоянии в случае неверной его начальной синхронизации. При превышении одним из п счетчиков 35 порога, синхронной работы на выходе соответствующего блока 36 сравнения появляется импульс уровня логической единицы, который после прохождения через второй 29 и-нходовой элемент ИЛИ устанавливает в единицу RS-триггер 30, а также после прохождения через второй 9 элемент ЗИ поступает на вход формирователя 13 строба, устанавливает код со значением нуля на выходе реверсивного счетчика 15 и устанавливает первый RS-триггер 24 формирователя временного интервала 21 в состояние логического нуля, который переводиз: дополнительный счетчик 25 в рабочее состояние.
Сигнал с выхода второго RS-триггера 30 через элементы ИЛИ 31 поступает нл входы "Установка 0" всех D-триггеров 32, что подготавливает и-канальный обнаружитель 22 к новому циклу работ, а также разрешает прохождение через третий элемент И 23 маркера кадровой синхронизации на выход устройства.
Сигнал с выхода формирователя 13 строба производит начальную установ.ку счетчика 12 формата кадра. После установки кода со значением нуля происходит срабатывание третьего 7 дополнительного блока сравнения, на соответствующие входы которого поступает извне сигнал выхода из синхронной работы, представляющий собой код отрицательного числа, на его выходе появляется сигнал со значением единицы и после прохождения через элемент
ИЛИ 20 блокирует прохождение после5
35 дующих импульсов обнаружения кадровой синхронизации через второй 9 элемент
ЗИ и открывает третий 10 элемент 311.
По окончании цикла работы счетчика 12 на его выходе формируется маркер кадровой синхронизации, поступлющий на второй вход первого 8 элемента ЗИ, при этом на его третьем входе присутствует сигнал уровня логической единицы, формируемый вторым 6 дополнительным блоком сравнения, госкольку на выходе реверсивного счетчика
15 присутствует код со значением нуля,-;т.е. меньший, чем код начала синхронной работы, При выделении первым 5 дополнительным блоком сравнения очередного сигнала кадровой синхронизации, совпадающего с сигналом, вырабатываемым счетчиком 12, на выходе первого 8 элемента ЗИ появляется сигнал, разрешающий счет н плюс реверсивного счетчика 15, л тлкже прохождение импульса тактовой частоты через второй 17 элемент П и элемент
ИЛП-НЕ 11 на его счетный вход. При этом в реверсивный счетчик 15 записывается код со значением единицы, одновременно происходит запись единицы в дополнительный счетчик 25.
После прихода второго импульса кадровой синхронизации и совпадении его с маркером кадровой синхро п зации в реверсинный счетчик 15 и дополнительный счетчик 25 записывается код со значением двойки и т,д.
При превьппении кодом реверсивного счетчика 15 кода начала синхронной работы на выходе второго 6 дополнительного блока сравнения появляется сигнал уровня логического нуля, блокирующий первый 8 элемент ЗИ (при этом реверсивный счетчик 15 переходит в режим хранения записанного в него кода), поступающий на вход "Установка 1" RS-триггера 24, запрещающего работу дополнительного счетчика 25, и поступающий на формиронатель
14 сигнала переключения порогов, на выходе которого появляется сигнал, производящий переключение кодов порогов коммутатора 4 порогов. Дальнейшее сравнение кода числа совпавших разрядов производится с кодом подтверждения, KQTopblfi в зависимости от требований к каналу синхронизации может быть меньше, чем код порога начального обнаружения или ранен ему..
1518903
15
25
В случае необнаружения в сдвиговом регистре 1 в ожидаемый момент времени сигнала кадровой синхронизации или в случае не превышения кода подтверждения кодом числа совпавших разрядов на выходе первого дополнительного блока 5 сравнения присутствует сигнал уровня логического нуля, который после прохождения через первый и .вертор 18 открывает третий элемент ЗИ 10, на выходе которого после прихода с выхода счетчика 12 формата кадра маркера кадровой синхронизации, появляется сигнал логической единицы, разрешающий счет в
"минус" реверсивного счетчика 15 и прохождение импульсов тактовой частоты на его счетный вход и на счетный вход дополнительного счетчика 25 через элементы 16 и 11. Код нового числа на выходе реверсивного счетчика 15 на единицу меньше предыдущего, а значение кода числа дополнительного счетчика 25 увеличивается на единицу. При повторном отсутствии на выходе блока 5 сравнения в ожидаемый момент времени импульса кадровой синхронизации код на выходе реверсивного счетчика 15 уменьшится еше на единицу, а значение кода дополнительного счетчика 25 увеличивается. При этом устройство продолжает формировать маркер кадровой синхронизации до тех пор, пока код числа на выходе реверсивного счетчика 15 не станет меньше кода выхода из синхронной работы или не сработает дополнительный счетчик 25. В этом случае на выходе блока 7 сравнения или на выходе дополнительного счетчика 25 появляется сигнал логического нуля, закрываюший элемент ЗИ 10, поступающий на формирователь 14 сигнала переключения порбгов, сигнал на выходе Которой меняет полярность и производит подключение на входы блока 5 сравнения кода порога начального обнаружения, а также поступаюший на вход "Установка 0" HS-триггера .30, что приводит и-канальный обнаружитель 22 в рабочее состояние.
После поступления в сдвиговый регистр 1 кода синхрогруппы происходит запуск и-канального обнаружителя 22, начинается установление новой фазы маркера кадровой синхронизацииа
Ф о р м у Jl а н 3 о б р . т е н и >.
1 . Устройство для B tptле»ия маркера кадровой синхронизации по авт.сг.
N - 1095434, о т л и ч а ю ш е е с я тем, что, с целью повышения быстродействия н помехоустойчивости, введены п-канальный обнаружитель, элемент ИЛИ, формирователь временного интервала и третий элемент И, при этом выход первого дополнительного блока сравнения подключен к первому входу второго элемента ЗИ через иканальный обнаружитель, выход третьего дополнительнсго блока сравнения подключен к третьему входу третьего элемента ЗИ, к втором; входу формирователя сигнала подключения порогов, к входу второго инвертора и к входу
"Установка 0" Il-канального об»аружителя через элемент ИЛИ„ к др, -ому входу которого подключен выход формирователя временного интервала, счетный вход которого объединен с соответствуюшим входом реверсивного счетчика, а между выходом устройства и выхо ом счетчика формата кадра включе» тре ни элемен", И, к д; угому входу которого подключен второй выход «-канального об»аружителя, первый вьг..од которог0 подключен к входу Установка 0" формирователя временного интервал=, к ьходу "Установка 1 которо о под -.л анче» выход вто(! рого дополнительного блока сравнения, причем счетный вход и-канального обнаружителя объединен с входом тактового сигнала, а управляющие входы и-канального обнаружителя объединены с входами сигнала синхронной работы, 2. Устройство по п.1, .о т л и— ч а ю Ш е е с я тем, что п-кана.1ьный обнаружитель содержит последо-дательно соединенные блок приоритетйого выбора и дешифратор, к управляюшему входу которого подключены выход первого и-входового элемента ИЛИ, и последовательно соединенные второй и-входовой элемент ИЛИ и ВГ-триггер, а каждый канал обнаружения состоит иэ последовательно соединенных элемента ИЛИ, D-триггера, формирователя временных позиций, счетчика порога обнаружения и блока сравнения, а выход формирователя временных позиций соединен с первым входом элемента
ИЛИ через формирователь временного окна, причем выходи блоков сравнения
1518903
10 и-каналов обнаружения подключены к соответствующим входам второго пвходового элемента ИЛИ, выходы формирователей временных позиций и каналов обнаружения подключены к соответствующим входам первого и-входового элемента ИЛИ, выход RS-триггера подключен к вторым объединенным входам элементов ИЛИ и каналов обнаружения, выход D-триггера каждого из п каналов обнаружения подключен к входу "Установка 0" счетчика порога обнаружения соответствующего канала обнаружения и к соответствующему входу блока приоритетного выбора, выходы дешифратора соединены с информационными входами D-триггеров соответствующих каналов обнаружения, вход разрешения п-канального обнаружителя соединен с входами разрешения записи
D-триггеров и счетными входами счетчиков порога обнаружения и каналов обнаружения, счетныи вход п-канального обнаружителя соединен с тактовыми входами всех формирователей времен5 ных позиций вход чУстановка 0 IlЭ канального обнаружителя соединен с входом нУстановка 0" RS-триггера, $вход и выход которого являются соответственно первым и вторым выходами и-канального обнаружителя.
3. Устройство по и.1, о т л и— ч а ю щ е е с я тем, что формирователь временного интервала содержит посяедовательно соединенные В$-триггер и дополнительный счетчик, счетный вход и выход которого являются соответственно счетным входом и выходом формирователя временного интервала, а соответствующие входы В$триггера являются входами "Установка 0" и "Установка 1" формирователя временного интервала.
1518903
Составитель А. Петрунин
Редактор М.Недолуженко Техред Л.Олийнык Корректор Э.Лончакова
Заказ 6612/57 Тирах 626 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г ° Ужгород, ул. Гагарина, 101