Устройство приема сигналов с частотной манипуляцией
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи. Цель изобретения - повышение помехоустойчивости. Устройство содержит полосовой фильтр 1, частотный дискриминатор 3, детектор 4 качества, фильтр 5 нижних частот, пороговый блок 6, регистрирующий блок 7, блок 8 синхронизации, формирователь 9 опорного напряжения. Поставленная цель достигается введением в устройство решающего блока 2 и масштабирующего у-ля 10. Решающий блок 2 состоит из ЦАП 11, формирователей 12, 13 коротких импульсов, двух элементов 2 И-ИЛИ 14, 15, инвертора и реверсивного счетчика 17. Введение новых элементов обеспечивает повышение помехоустойчивости за счет автоматического устранения преобладания в двоичных сигналах. 1 з.п.ф-лы, 1 ил.
СООЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИ Х
РЕСПУБЛИК
А1 (!9! (Ш (51) 4 Н 04 Ь 2//14
ЕЕЬОЗНАЯ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕ ГЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГННТ СССР
1 (21) 4324484i 24-09 (22) 03. 11.87 (4e) 30.10.89. В. 40 (71) Научно-производственное объединение "Автоматика" (72) В.H . Муравицкий и A.Н . Левданский (53) 621.394.б(088.8) (56) Аппаратура АС-ККП Га 2.009.
028 ТУ. Субблок УПС-2К. Га 2 ° 13.042
Омск, НПО "Автоматика", 1980. (54) УСТРОЙСТВО ПРИЕМА СИГНАЛОВ С
ЧАСТОТНОЙ МАНИПУЛЯЦИЕЙ (57) Изобретение относится к электросвязи. Цель изобретения — повышение помехоустойчивости, Устр-во содержит
2 полосовой фильтр 1, частотный дискриминатор 3, детектор 4 качества, ." фильтр 5 нижних частот, пороговый блок е, регистрирующий блок /, блок
8 синхронизации, формирователь 9 опорного напряжения. Поставленная цель достигается введением в устр-во решающего блока 2 и масштабирующего у-ля 10 ° Решающий блок 2 состоит иэ
ЦАП 11, формирователей 12, 13 коротких импульсов, двух элементов 2И-ИЛИ
14, 15, инвертора и реверсивного счетчика 17. Введение новых элементов обеспечивает повышение помехоустойчивости за счет автоматического устранения преобладания в двоичных сигналах. 1 з.п. ф-лы, 1 ил.
1518909
Изобретение относится к электросвязи и может использоваться в аппаратуре передачи данных, в частности в устройствах преобразования сигна5 лал с частотной манипуляцией.
Цель изобретения — повышение помехоустойчивости.
На чертеже изображена структурная электрическая схема предложенного ус..ройства.
Устройство содержит полосовой фильтр 1, решающий блок 2, частотный дискриминатор 3, детектор 4 качества, фильтр 5 нижних частот, пороговый блок h регистрирующий блок 7, блок
8 синхронизации, формирователь 9 опсрного напряжения, масштабирующий усилитель 10. Решающий блок 2 состоит из цифроаналогового преобразователя
11, первого и второго формирователей
12, 13 коротких импульсов, первого и второго элементов 2И-ИЛИ 14, 15, инвертора 16 и реверсивного счетчика 1/. 25
Устройство работает следующим образом.
Частотно-манипулированные сигналы через полосовой фильтр 1 поступают
|на вход частотного дискриминатора 3, который преобразует поступающий сигнал соответствующим образом. Из спектр» сигналов с выхода частотного дис- | криминатора 3 фильтр 5 выделяет огиб»ющую манипулирующего сигнала, содержащего постоянную составляющую.
Пороговый блок 6 восстанавливает сигн»л, поступающий на его вход с выход.» фильтра 5, в виде двоичного сигн»ла, который поступает на один из 40 входов регистрирующего блока 7, восстанавливающего этот сигнал по дли|ельности. Моменты регистрации опре" деляются по сигналам с блока 8, коrоРый Формирует синхросигналы по сиг 45 н»лам, поступающим на его вход с выхода порогового блока 6.
Если сигналы на выходе полосового фильтра 1 ниже заданного уровня, детектор 4 формирует сигнал, поступающий на вход блока 8 и блокирующий режим синхронизации, и сигнал, поступающий на соответствующий вход регистрирующего блока 7, блокирующий регистрацию двоичных сигналов, поступающих с выхода порогового блока 6.
Допустимая величина преобладаний двоичных сигналов разной полярности задается заранее путем выбора соответствующего уровня опорного напряжения с выхода формирователя 9 > в схеме которого, как правило, имеется подстроечный элемент, используемый в процессе эксплуатации для установки минимального значения преобладаний. Таким образом осуществляется периодическая компенсация искажений двоичных сигналов, возникающих по причине изменения электрических характеристик радиоэлементов, например за счет старения, в схемах полосового фильтра 1, частотного дискриминатора 3, фильтра 5, порогового блока
6 и формирователя 9, и восстановление исходной помехозащищенности устройства. ()днако преобладания двоичных сигналов на выходе порогового блока 6 могут возникнуть и при сдвиге частот в канале связи от изменения электрических характеристик блоков устройства при колебаниях напряжения питания и температуры окружающей среды, что приводит к снижению помехоустойчивости устройства. Компенсация такого преобладания осуществляется с помощью решающего блока 2.
При отсутствии преобладаний сигнала на выходе порогового блока 6 формирователь 12 формирует по положительному перепаду двоичного сигнала данных короткие импульсы, которые поступают на входы элементов 2И-ИЛИ
14,15. В моменты времени, когда на входе элемента 2И-ИЛИ 14, присутствует сигнал положительной полярности с выхода блока 8, длительность которого равна первой половине периода синхросигнала, на выходе этого элеменга 2И-ИЛИ формируется импульс сложения, поступающий на суммирующий вход реверсивного счетчика 1/, Формирователь 13 формирует короткие импульсы, которые поступают на вторые входы элементов 2И-ИЛИ 14, 15.
В течение второй половины периода синхросиг нала, поступающего на вход элемента 2И-ИЛИ 15 с выхода блока 8, на его выходе формируется импульс вычитания, который поступает на вычитающий вход реверсивного счетчика 17 °
Управляющий сигнал на выходе решающего блока 2 формируется цифроаналоговым преобразователем 11, который управляется сигналами с реверсивного счетчика 1/, поступающими на входы цифроаналогового преобразователя 11
151ВЦ0< 6
Формул а изобретения
1. Устройство приема сигналов с частотной манипуляцией, содержащее полосовой фильтр, вход которого является входом устройства, а выход соединен с входами детектора качества, и частотный дискриминатор, выход
Составитель Н. Лазарева
Техред Л.Олийнык Корректор Л. Латай
РедактоР М, Вандура
Заказ 6613/58 Тираж 626 Подписное к
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГЕНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.Ужгород, ул. Гагарина, 101 с разрядных выходов 1,2,.....К,К+1, ...,n ы с выходов переноса и заема для получения сигналов необходимой полярности на выходе цифроаналогового преобразователя 11, Величиной К задаются при выборе пределов интегрирования сигналов на входе реверсивного счетчика 17. Импульсы сложения и вычитания записываются в реверсивный счетчик 17 при наличии на его управляющем входе разрешающего сигнала с выхода детектора 4. Импульсы сложения и вычитания формируются в соответствии с импульсными сигналами на выходах элементов 2И-HJIH 14,15 и инверсии синхросигнала.
При появлении в двоичном сигнале данных преобладания, когда длительность элементарного сигнала положительной полярности больше длительности элементарного сигнала отрицательной полярности, на выходе решающего блока 2 формируется сигнал положительной полярности.
При возникновении преобладания сигнала противоположной полярности на выходе решающего блока 2 формируется сигнал отрицательной полярности.
Выходной сигнал решающего блока 2 через масштабирующий усилитель 10 изменяет уровень опорного напряжения, формируемого формирователем 9 и подаваемого на другой вход порогового блока 6. С помощью этого сигнала устраняется возникшее преобладание в двоичном сигнале данных независимо от причины и места, вызвавших преобладание.
30 которого через фильтр нижних частот соединен с одним входом порогового блока, другой вход которого соединен с выходом формирователя опорного напряжения, а выход подключен к первым входам блока синхронизации и регистрирующего блока, выход детектора качества соединен с вторыми входами блока синхронизации и регистрирующего блока, третий вход которого соединен с выходом блока синхронизации, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, введены решающий блок и масштабирующий усилитель, причем первый, второй и третий входы решающего блока соединены соответственно С выходами порогового блока и блока синхронизации и входом детектора качества, а выход решающего блока через масштабирующий усилитель подключен к входу формирователя опорного напряжения.
2. Устройство по п. 1, о т л и ч а ю щ е е с я тем, что решающий блок содержит первый и второй формирователи коротких импульсов, входы которых соединены и являются входом решающего блока, выход первого формирователя коротких импульсов соединен с первыми входами обоих элементов 2И-ИЛИ, вторые входы которых соединены с входом инвертора и являются вторым входом решающего блока, выход второго формирователя коротких импульсов соединен с третьими входами элементов 2И-ИЛИ,четвертые входы которых соединены с выходом инвертора, выходы первого и второго элементов
2И-ИЛИ соединены соответственно с суммирующим и вычитающим входами реверсивного счетчика, управляющий вход которого является третьим входом решающего блока, выходы реверсивного счетчика соединены с входами цифроаналогового преобразователя, выход которого является выходом решающего блока.