Дешифратор с контролем
Иллюстрации
Показать всеРеферат
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройств с парафазной логикой. Цель изобретения - повышение достоверности контроля. Дешифратор содержит дешифрирующие ячейки 1.1-1.4, каждая из которых имеет элемент И 2 и элемент ИЛИ 3, группу сумматоров 4 по модулю 2, элементы И 5 и 6, две группы элементов И 7 и 8, группу элементов неравнозначности 9, элемент ИЛИ 10, группу коммутационных элементов 11, коммутационный элемент 12, информационные входы 13-16 и информационные выходы 17-22, первый и второй управляющие входы 25 и 26, первый и второй контрольные выходы 27 и 25 дешифратора. 1 ил.
СОЮЗ СОВЕТСКИХ социАлистичесних
РЕСПУБЛИК
ОПИОАНИЕ ИЗОБРЕТЕНИЯ
K А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ пО изОБРетениям и ОТКРытиям
ПРИ ГКНТ СССР (21) 4256911/24-24 (22) 04.06. 87 (46) 23.11.89, Бюл. М 43 (72) И.H.Íoâèêoâ, Х.М.Рухая, А.Н.Гришуткин и К.Ш,Пхакадзе (53) 681.3 (088.8) (56) Авторское свидетельство СССР
У 1038934, кл. Н 03 М 7/22, G 06 F ll/26, 1982. (54) ДК111ИФРАТОР С КОНТРОЛЕМ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройств с парафазной ло„„SU„„1524184 А1 (ц 4 И 03 М 7/22
2 гикой. Цель изобретения — повышение достоверности контроля. Дешифратор содержит денифрирующие ячейки 1< — 1, каждая из которых имеет элемент И 2 и элемент ИЛИ 3, группу сумматоров
4 по модулю 2, элементы И 5 и 6, две группы элементов И 7 и 8, группу элементов неравноэначности 9, элемент Ш1И 10, группу коммутационных элементов 11, коммутационный элемент 12, информационные входы 13-16 и информационные выходы 17"22, первый и второй управляющие входы 25 и
26, первый и второй контрольные выходы 27 и 25 дешифратора.
1524184
45
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройства с парафазHoй ложкой, 5
Целью изобретения является повышение достоверности контроля, На чертеже представлена функциональная схема дешифратора для случая двухразрядного входного кода.
Дешифратор сод:-.ржит дешифрирующие ячейки 1! — 1, каждая из кото— рых имеет элемент 1! 2 и элемент ИЛИ
3, группу сумматоров 4 по модулю два, элементы И 5 и 6, две группы элементов И 7 и 8, группу элементов
РАВНОЗНАЧНОСТЬ 9, элемент ИЛИ 10, группу коммутационных эл MeHTGB 11, коммутационный элемент 12, информационные входи 13 — 16 и информационные выходы 17-24, первый и второй управляющие входы 25 и 26, первый
27 и второй 28 контрольные выходы дешифратора °
Дешифратор работает следующим образом.
На прямые 13 и 15 и инверсные 14 и 16 информационные входы подается входной код в прямой и инверсной форме. В том случае, когда входные комбинации на входах 13 v 16 удовлетворяют требованг ям .111в1.рсии, на выходах сумматоров 4 А11рмируются единичные сигналы и единичный сигнал с выхода элемента И 5откр1 г 1 :T элементы 17 и8, С помощью элементов 1 sH03HA1!H0CTh 9
35 контролируется па рафа знос;.ь выходного кода, При отсутс вии искажений но входном и выходном кодах на выходе элемента ИЛИ 10 контрольный сигнал имеет нулевое значение. Б случае нарушения условия парафазности но входном или выходном коде по крайней мере на выходе одного из сумматоров
4 появляется нулевой сигнал, что приводит к формированию нулевых сигналов на выходах элементов И 5, 7 и
8. В результате на выходах элементов
РАВНОЗНАЧНОСТЬ 9 возникают единичные сигналы, которые через элемент ИЛИ
10 поступают на контрольный выход
Ф
27. При нарушении парафазности выходного кода единичный сигнал возникает на выходах одного или нескольких элементов РАВНОЗНАЧНОСТЬ 9. Единичный сигнал на контрольном выходе
27 возникает гакже при наличии в уСтрОйСтВЕ ОдИН1- ЧНЬ1Х НеИСПраВНОСтЕй типа const 1 ипи const 0 на выходах элементов 1, 2, 3,7 и 8, одиночных неисправностей Trna const О на выходах элементов 4 и 5, одиночных неисправностей типа const 1 на выходах элементов 9 и 10.
Для того, чтобы проверить отсутстние неисправностей типа const О, на выходе элементов 9 и 10 на выходном воздействии (0,1; 0,1., которое подается соответственно на выходы
13-16, подается управляющий сигнал на вход 25 ° При подаче этого сигнала разрывается цепь коммутационным элементом 12 между входом 14 и элементом И 2. В этом случае на выходйх
17 и 18 возникает нулевой xog((0,0>), который фиксируется элементом РАВНОЗНАЧНОСТЬ 9 и на выходе 27 появляется единичный сигнал, Для того, чтобц проверить отсутствие неисправностей тига const 1 на выходе элементов 4 и 5 и const О на выходе элементов
9 и 10, на упранляющий вход 26 подается сигнал . Г!о этой управляющей команде коммутационные элементы раз рывают связь между инверсными входвми дешифратора и вторыми входами сумматоров 4 по модулю два. В этом случае с выхода элемента И 5 снимается сигнал логического "011, т.е. на нь.ходах 17-24 формируется нулевой код, а на выходе 27 — единичный сигнал. На выходе 28 формируется единичный сигнал, свидетельствующий о работоспособности всей группы элементов 9. Если при подаче сигнала на управляющие входы 25 и 26 на выходе 27 сигнал логической "1" не формируется, то это свидетельствует о наличии неисправности в устройстве. Выход 28 используется только тогда, когда подается управляющий сигнал на вход 26.
Ф о р м у л а и з о б р е т е н и я
Дешифратор с контролем, содержащий дешифрирующие ячейки, входы которых, кроме первого входа первой дешифрирующей яч йки, подключены к соответствующим информационным входам дешифратора, группу сумматоров по модулю два, первые входы которых подключены к одноименным прямым информационным входам дешифратора„ отличающийся тем, что, с целью повышения достоверности контроля, н неro введены элементы
Составитель О.Неплохов
Редактор О,Головач Техред М.Ходанич Корректор С.Черни
Заказ 7055/57 Тираж 884 Подписное
ВНИИШ1 Государ<:твенного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101
5 152418
И, группы элементов И, группы коммутационных элементов, группа элементов РАВНОЗНАЧНОСТЬ, элемент ИЛИ и коммутационный элемент вход коЭ
5 торого соединен с первым инверсным информационным входом дешифратора, выход — с первым входом первой дешифрирующей ячейки, первый и второй выходы каждой дешифрирующей ячейки соединены с первыми входами одноименных элементов И первой и второй группы соответственно, выходы которых являются соответствующими парафазными выходами дешифратора и соединены с входами одноименных элементов РАВНОЗНАЧНОСТЬ группы, выходы которых соединены с соответствующими входами элемента ИЛИ и первого элемента И, входы коммутационных эле- 20 ментов группы соединены с одноимен-. ными инверсными информационными входами дешифратора, выходы — с вторыми входами одноименных сумматоров по модулю два группы, выходы которых соединены с соответствукицими входами второго элемента И, выход которого подключен к объединенным вторым входам элементов И первой и второй групп, управляющий вход коммутационного элемента, объединенные управляющие входы коммутационных элементов группы и последний вход первого элемеща И являются соответственно первым и вторым управляющими входами дешифратора, выходы первого элемента И и элемента ИЛИ являются соответственно первым и вторым контрольным выходом дешифратора,