Датчик контрольного сигнала
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи. Цель изобретения - повышение точности формирования контрольного сигнала. Датчик содержит г-р 1 импульсов, распределитель 2, дешифратор 3, эл-ты И 4 - 7, блок формирования 8 посылки ступенчатого напряжения, состоящий из делителей 9 - 11 частоты и сумматоров 12 - 14, регулирующий блок 15, состоящий из регуляторов 16 - 19 уровней напряжения, регулятор 20 уровня контрольного сигнала, блок фильтров 21, состоящий из фильтров 22 - 25 нижних частот, и усилитель 26. Цель достигается путем исключения переходных процессов в контрольном сигнале. Датчик по п. 2 ф-лы отличается выполнением блока формирования 8. 1 з.п. ф-лы, 3 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
1525929 A1 (1) 4 Н 04 J 1/16
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Фиг.f
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ П(НТ СССР
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4366859/24-09 (22) 14.01.88 (46) 30 . 11. 89. Бюл. и 44 (72) В. Г.Чащин, С.Д. Коваленко, В.Д.Богачев и А.В.Манах (53) 621 ° 396.664(088.8) (56) Авторское свидетельство СССР
И 611306, кл. Н 04 J 1/14, 1976.
Авторское свидетельство СССР 1 465745, кл. Н 04 J 1/16, 1973 (54) ДАТЧИК КОНТРОЛЬНОГО СИГНАЛА (57) Изобретение относится к электросвязи. Цель изобретения - повышение точности формирования контрольного сигнала. Датчик содержит г-р 1 им2 пульсов, распределитель 2, дешифратор
3, эл-ты И 4-7, блок формирования 8 посылки ступенчатого напряжения, состоящий из делителей 9-11 частоты и сумматоров l2-14, регулирующий блок 15, состоящий из регуляторов 1619 уровней напряжения, регулятор 20 уровня контрольного сигнала, блок фильтров 21, состоящий из фильтров
22-25 нижним. частот, и усилитель 26.
Цель достигается путем исключения переходных прс тессон в контрольном сигнале. Датчик по и. 2 ф-лы отличается выполнением блока формирования 8. 1 з.п. ф-лы, 3 ил.
1525929
Изобретение относится к технике электрической связи и может быть использовано для контроля характкерис-, тик радиоустройств и каналов связи различного назначения, например для контроля амплитудных и амплитудно-частотных характеристик.
Цель изобретения - повышение точ ности формирования контрольного сигнала путем исключения переходных процессов в контрольном сигнале.
На фиг. 1 приведена структурная электрическая схема датчика контрольного сигнала; на фиг. 2 - эпюры напря-15 жений в различных точках блока формирования посылки ступенчатого напряжения; на фиг. 3 - структура вырабатываемого контрольного сигнала.
Датчик контрольного сигнала содер- 20 жит генератор 1 импульсов, распределитель 2, дешифратор 3, элементы И
4 — 7, блок 8 формирования посылки ступенчатого напряжения, содержащий делители 9 — 11 частоты, сумматоры
12 - 14, регулирующий блок 15, содержащий регуляторы 16 - 19 уровней напряжения, регулятор 20 уровня контрольного сигнала, блок 21 фильтров, фильтры нижних частот 22 — 25, усилитель 26.
Датчик контрольного сигнала работает следующим образом, С генератора 1 на вход распределителя 2 поступают импульсы с частотой 6400 Гц. Распределитель 2 осуществляет деление поступивших на него импульсов. В результате этого деления на выходах первого, второго и четвертого разрядов распредели«40 теля 2 получают последовательность импульсов с частотами 3200, 1600 и
400 Гц и подают их на первые входы элементов И 4 — 7. Эти импульсы проходят на выходы элементов И 4 - 7
45 только при наличии на других входах этих элементов И 4 - 7 управляющих импульсов с дешифратора 3 и с блока 8 формирования посылки ступенчатого напряжения. В блок 8 формирования посылки ступенчатого напряжения импульсы поступают непосредственно один эа другим (фиг. 2а,б,в,r). От переднего фронта первого импульса сра.батывают делители 9 - 11 (фиг. 2д,е, ж), напряжения от которых поступают на один вход сумматоров 12 - 14. По другим входам сумматоры 12 — 14 соединены между собой последовательно, а на вход первого сумматора 12 поступает первый импульс с дешифратора 3.
Таким образом, напряжения складываются (фиг. 2з,и,к) и на выходе блока 8 появляется суммарное напряжение как бы от всех, в данном случае четырех импульсов (фиг. 2к). От заднего фронта каждого последующего импульса, поступающего от дешифратора 3, последовательно возвращаются в исходное состояние соответствующие делители
9 - 11, и, снимая последовательно (поступенчато) по определенной доле напряжения, образуют на выходе блока
8 убывающее ступенчатое напряжение.
Это ступенчатое напряжение поступает на последний элемент И 7. Серии прямоугольных импульсов с выходов элементов И поступают в регулирующий блок 15 на регуляторы 16-19 для регулировки уровней посылок. В блоке 21 фильтров осуществляют выделение основных гармонических составляющих прямоугольных импульсов при помощи фильтров 22 — 25, на выходе которых в данном случае получают тональные импульсы, частота заполнения которых равна 3200, 1600, 400 Гц. Регулятор
20 является общей нагрузкой для фильтров и регулятором уровня контрольного сигнала. В усилителе 26 контрольный сигнал усиливает до необходимого уровня. формула и з о б р е т е н и я
1. Датчик контрольного сигнала, содержащий последовательно соединенные генератор импульсов и распределитель, выходы младших разрядов которого подключены к первым входам элементов И, а выходы старших разрядов к входам дешифратора, первая группа выходов которого подключена к вторым входам элементов И, кроме последнего, последовательно соединенные регулирующий блок, блок фильтров, регулятор уровня контрольного сигнала и усилитель, причем выходы элементов И подключены к входам регулирующего блока, отличающийся тем, что, с целью повышения точности формирования контрольного сигнала путем исключения переходных процессов в контрольном сигнале, введен блок формирования посылки ступенчатого напряжения, входы которого соединены с второй группой выходов дешифратора, а выход подключен к второму входу последнего элемента И.
1бООГц Р. 1ЮОГц
ЮОО/д у=eaar
Составитель А.Сеселкин
Техред М.Ходанич Корректор С.Черни
Редактор Н. Горват
Заказ 7246/56 Тираж 626 Подписное
ВНИИПИ Государственного комитета но изобретениям и открытиям при ГКНТ С!Г
113035, Москва, Ж-35, Раушская наб. д. 4/5
Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагари ;,1 1, 5 1525929
2. Датчик по и. 1, о т л и ч а ю- которых соединены с первым входом першийся тем, что блок формирова- вого сумматора, являющимся одним из ния посылки ступенчатого напряжения входов блока формирования посылки выполнен в виде последовательно соеди- ступенчатого напряжения, другими вхоненных сумматоррв, вторые входы кото- дами которого являются вторые входы
5 рых соединены с выходами соответствую- делителя частоты, а выходом - выход щих делителей частоты, первые входы последнего сумматора.