Формирователь импульсной последовательности

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике и может быть использовано в вычислительной, контрольно-измерительной технике, системах управления, где требуется формирование импульсной последовательности с перестраиваемой структурой. Целью изобретения является повышение надежности формирователя путем уменьшения аппаратных средств. Устройство содержит генератор 1 опорной частоты, счетчики импульсов 2,3, блок 4 памяти, триггер 5, элемент ИЛИ 6, входные шины 7,8, выходную шину 9. Цель достигается реализацией функций формирования длительности импульса, паузы и структуры последовательности с помощью одного блока памяти и двух счетчиков импульсов. ил. 1.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (sD4 Н 0 К 64

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМЪГ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР! (21) 4401810/24-21 (22) 01.04.88 (46) 15.12.89. Бюл. М 46 (g ) Московский институт электронной техники (72) В.И.Никитин и Н.И.Докучаев (53) 621 ° 374.2 (088.8) (56) Авторское свидетельство СССР и 1322428, кл. H 03 К 3/64, 1986. (54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ (57) Изобретение относится к импульсной технике и может быть использовано в вычислительной, контрольно-измери„„SU„„1529421 А1

2 тельной технике, системах управления, где требуется формирование импульсной последовательности с перестраиваемой структурой. Целью изобретения является повышение надежности формирователя путем уменьшения аппаратных средств.

Устройство содержит генератор 1 опорной частоты, счетчики импульсов 2, блок 4 памяти, триггер 5, элемент ИЛИ

6, входные шины 7, 8, выходную шину 9, Цель достигается реализацией функций формирования длител ости импульса, паузы и структуры последовательчас.ти с помощью одного блока памяти и двух счетчиков импульсов. ил.

1529421

Изобретение относится к импульсной технике и может быть использовано в вычислительной, контрольно-измерительной технике, системах управления, где требуется формирование импульсной

5 последовательности с перестраиваемой структурой.

Цель изобретения — повышение надежности формирователя за счет уменьшения аппаратных средств с сохранением функциональных воэможностей.

На чертеже изображена структурная схема формирователя импульсной последовательности. 15

Формирователь импульсной последовательности содержит генератор 1 опорной частоты, первый 2 и второй 3 счетчики импульсов, блок 4 памяти, триггер 5, элемент ИЛИ 6, первую 7 и вторую 8 входные шины и выходную шину 9.

Выход генератора 1 опорной частоты соединен со счетным входом второго счетчика 3, выход которого подключен к своему же входу управления и счетному входу первого счетчика 2, разрядные выходы которого соединены с адресными входами блока 4 памяти, N выходов которого подключены к информационным входам второго счетчика 3, выход первого счетчика 2 соединен с первым входом элемента ИЛИ 6, вторым входом которого является первая входная шина 7, а выход соединен с первым

35 входом триггера 5, вторым входом которого является вторая входная шина 8, а выход подключен к входам предустановки первого 2 и второго 3 счетчиков, (N+1)-й выход блока памяти является выходной шиной 9 формироватеая.

Формирователь импульсной последовательности может работать в двух режимах: в режиме непрерывной генерации, когда многократно повтоРяется 45 сформированная импульсная последовательность, и в режиме однократного запуска, когда по внешнему сигналу однократно формируется импульсная последовательность. Для выбора режима работы предназначена первая входная

50 шина 7 ° Низкий уровень сигнала на этой шине задает режим однократного запуска формирователя, высокий уровень — режим непрерывной генерации.

Вторая входная шина 8 предназначена для запуска формирователя.

В исходном состоянии на выходе триггера 5 установлен сигнал низкого уровня. Этим сигналом переведены в исходное состояние и заблокированы первый 2 и второй 3 счетчики. В результате на выходе первого счетчика

2 имеется сигнал высокого уровня, на его разрядных выходах - адрес нулевой ячейки блока 4 памяти.В N разрядов блока 4 памяти занесена информация о длительностях дискрета формируемой импульсной последовательности, а в (N+1)-й разряд - структура импульсной последовательности. На информационных входах второго счетчика 3 присутствует код длительности первого дискрета последовательности, хранящийся в нулевой ячейке памяти, на выходе этого счетчика - сигнал низкого уровня.

С приходом по второй входной шине

8 запускающего импульса триггер 5 переключается и разрешает работу первому 2 и второму 3 счетчикам. На входе управления второго счетчика 3 присутствует такой же, как и на его выходе, сигнал низкого уровня. Это означает, что второй счетчик 3 находится в режиме записи и с приходом первого тактового импульса в него записывается код, находящийся на информационных входах, т.е. код первого интервала формирования дискрета. В результате записи на выходе второго счетчика 3 появляется сигнал высокого уровня, который переводит счетчик в режим счета тактовых импульсов, а возникающий на выходе счетчика перепад 0-1 сигнала, поступая на счетный вход первого счетчика 2, переводит его в следующее состояние. При этом на адресных входах блока 4 памяти устанавливается адрес первой ячейки памяти; По этому адресу на N выходах устанавливается код длительности второго дискрета, а на (N+1)-м — уровень первого дискрета выходного сигнала, длительность которого уже записана во второй счетчик 3. Начинается формирование импульсной последовательности. Выходной сигнал не изменяется до тех пор, пока во втором счетчике

3 не заполнится. После заполнения этого счетчика на его выходе появляется сигнал низкого уровня, который вновь переводит счетчик в режим записи. приходом тактового импульса в счетчик записывается код длительности втоРого дискрета, а на его выходе установится сигнал BblcoKQI o poBH . BHQBb по перепаду 0-1 сигнала на выходе второго

Составитель В.Потапов

Редактор Л.Пчолинская Техред Л.Сердюкова --Корректор И.Муска

Заказ 7758/54 Тиран 884 Подписное

ВНИИПИ Государственного комитета по изобоетениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина,101

5 152942 счетчика 3 переключается первый счетчик 2. В результате на адресных входах блока 4 памяти появляется код второй ячейки памяти, по которому на

5 выходах блока 4 памяти устанавливается код длительности трет ьего дискрета, а на (K+1)-м уровень сигнала второго дискрета, и т.д. до тех пор, пока с приходом очередного перепада

0-1 на счетный вход первого счетчика

2, на его выходе не установится сигнал низкого уровня. Если формирователь работает в режиме однократного запуска, то этот сигнал, пройдя через эле- 1 мент 6 ИЛИ, устанавливает на выходе триггера 5 сигнал низкого уровня, переводя формирователь в исходное состояние. При работе формирователя в режиме непрерывной генерации сигнал низкого уровня с выхода первого счетчика 2 не проходит через закрытый по первому входу сигналом высокого уровня элемент ИЛИ 6, процесс формирования импульсной последовательности непрерывно повторяется.

Если необходимо получить импульс или паузу, длительность которой больше, чем может сформировать второй счетчик 3, то такой сигнал разбивают 0

l 6 на ряд дискретов и записывают последовательно в несколько ячеек памя ги.

Ф о р м у л а и з о б р е т е н и я

Формирователь импульсной последовательности, содержащий генератор опорной частоты, первый счетчик импульсов, разрядные выходы которого соединены с адресными входами блока памяти, один из выходов которого подключен к выходной шине, при этом счетный вход первого счетчика импульсов соединен с входом записи и выходом переполнения второго счетчика импульсов, а выход переполнения первого счетчика импульсов подключен к первому входу элемента ИЛИ, второй вход которого соединен с первой входной шиной, а выход подклю, ен к первому входу триггера, в "орой вход кот орого соединен с второй входной шиной, отличающийся тем, что, с целью повышения надежности, выход триггера подключен к входам предуста . новки счетчиков импульсов, а другие выходы блока памяти соединены с информационными входами второго счетчика импульсов, счетный вход которого подключен к выходу генератора оп ., ной частоты.