Линия задержки

Иллюстрации

Показать все

Реферат

 

Изобретение может быть использовано в фазовращателях, корректорах временного положения импульсов синтезаторов сигналов и измерительных комплексах. Цель изобретения - повышение быстродействия при управлении задержкой входных импульсов на частоте их следования - достигается за счет введения в состав устройства формирователя 5 импульсов, N-1 дополнительных регистров 4.1...4.N-1, N дополнительных элементов 6.1...6.N задержки. Кроме того, в состав устройства входят N коммутаторов 1.1...1.N, N элементов задержки 2.1...2.N, регистр 3. Введенные отличия позволяют получить минимальный период смены кодов управления задержкой входных импульсов равным максимальному программируемому времени задержки. При этом значение этого периода не зависит от выбранной дискретности программного управления задержкой входных импульсов. 2 ил.

СОЮЗ COBETCHHX

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (191 (11) сю 4 Н 03 К 5/153

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

М ABTOPCHOMY СВИДЕТЕЛЬСТВУ тактируется сигналом с выхода предыдущего коммутатора.

На фиг. 1 изображена блок-схема устройства; на фиг. 2 — графики зав симости максимальной частоты смены кода управления от максимального времени регулируемой задержки и числа разрядов кода управления для предлагаемого устройства и прототипа.

Линия задержки содержит N коммутаторов 1.1-1.N. N элементов 2.1-2 ° N задержки, регистр 3, (N-!) дополнительных регистров 4 .1 -4. (N- 1), формирователь 5 импульсов и N дополнительных элементов 6.1-6.N задержки, управляющие входы 7, вход 8 и выход 9

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

flPN ГКНТ СССР

1 (21) 4409392/24-21 (22) 14.04.88 (46) 15.12.89. Бюл . У 46 (71) Всесоюзный заочный электротехнический институт связи (72) В.Н. Кочемасов, И.В. Нечаев и И.А.Раков (53) 621.374 ° 5(088.8) (56) Патент Великобритании N- 2122358, кл . G 01 К 31/28, 1984.

Важенина З.П., Волкова Н.Н., Чадович И.И. Методы и схемы временной задержки импульсных сигналов.-М.:

Сов.радио, 1971. с.190, рис.3.28. (54) ЛИНИЯ ЗАДЕРЖКИ (57) Изобретение может быть использовано в фазовращателях, корректорах временного положения импульсов синтезаторов сигналов и измерительных

Изобретение относится к радиотехнике и может быть использовано в фаэовращателях, корректорах временного положения импульсов синтезато- . ров сигналов и измерительных комплексах.

Цель изобретения — повышение быстродействия при управлении задержкой входных импульсов на частоте их следования путем введения в состав устройства формирователя импульсов, N дополнительных элементов задержки,(N-1) дополнительных регистров и новых связей каждый коммутатор управляется с выхода соответствующего дополнительного регистра, который

2 комплексах. Цель изобретения — повышение быстродействия при управлении задержкой входных импульсов на частоте их следования — достигается эа счет введения в состав устройства формирователя 5 импульсов, N-1 дополнительных регистров 4.1-4.N-1 N дополнительных элементов 6.1-6.N задержки. Кроме того, в состав устройства входят N коммутаторов 1.11.N, N элементов задержки 2.1-2 ° N, регистр 3. Введенные отличия позволяют получить минимальный период смены кодов управления задержкой входных импульсов равным максимальному программируемому времени задержки.

При этом значение этого периода не зависит от выбранной дискретности программного управления задержкой входных импульсов. 2 ил .

1529431

Вход 8 устройства соединен с входом формирователя 5 импульсов, выход которого соединен с входом дополнительного элемента 6.1 задержки и тактирующим входом регистра 3, N входов которого являются управляющими входами 7 устройства. Первые (N-1) выходов регистра 3 соединены с входами первого дополнительного регист- 10 ра 4.1, à N-й выход регистра 3 — с входом управления коммутатора 1.1.

Первый вход коммутатора 1.1 соединен с выходом дополнительного элемента

6.1 задержки, через элемент 2.1 15 задержки второй вход коммутатора 1,1 со едине н с выходом дополнительно го элемента 6.1 задержки (N-i-1) первых выходов каждого 4.i-го дополнительного регистра соединены с вхо- 20 дами 4.(i+1)-ro дополнительного регистра. (N-i)-й выход дополнительного регистра 4.i соединен с входом управления 1.(i+1)-го коммутатора, тактовый вход дополнительного регистра 4.i соединен с выходом коммутатора 1..i и входом дополнительного элемента 6.(i+1) задержки, выход которого соединен с первым и входом коммутатора 1.(i+1) непосредственно 3р и через элемент задержки 2,(i+1) с его вторым входом, где i = 1 (N-1). Выход коммутатора 1.N соединен с выходом 9 устройства.

Устройство работает следующим образом.

Задерживаемый импульс поступает с входа 8 на вход чформировЪтеля 5 импульсов, а соответствующий ему двоичный код задержки К вЂ” на входы ре- 40 гистра 3. фОрмирователь 5 импульсов по фронту входного импульса вырабатывает импульс с минимально возможной для применяемой элементной базы длительностью с, Этот импульс посту- 45 пает на тактовый вход регистра 3 и на вход дополнительного элемента 6.1 задержки.

При этом происходит запись кода задержки с управляющих входов 7 в регистр 3. Для правильной работы устройства необходимо, чтобы импульс на первый вход коммутатора 1.1 поступал не раньше, чем на управляющий вхОД кОммутатора 1 1 поступит сигнал с выхода регистра 3, соответствующий старшему разряду кода задержки К .

Следовательно, время задержки Т дополнительного элемента 6.1 задержки должно быть больше или равно вре. мени установки Т р регистра 3. Коммутатор 1.1 в зависимости от уровня сигнала на управляющем входе пропускает на выход либо импульс с выхода дополнительного элемента 6.1 задержки, либо импульс с выхода элемента 2.1 задержки. Величина времени задержки элемента 2.1 задержки в соответствии с весом старшего разряда кода задержки Кз равна Т> /2, 3 дц с где Т „д„, — максимальное время регулируемой задержки. !младшие разряды кода задержки К,! поступают на вход дополнительного регистра 4.1. Импульс с выхода коммутатора 1.1 поступает на тактовый вход дополнительного регистра 4.1, на первый вход коммутатора 1.2 через дополнительный элемент 5.2 задержки, а также на второй вход коммутатора 1.2 через дополнительный элемент 6.2 задержки и элемент 2.2 задержки. Коммутатор

1.2 управляется сигналом с выхода дополнительного регистра 4.1, который соответствует второму по старшинству разряду кода задержки К .

Таким образом, управляемая линия задержки представляет собой регулярную структуру, состощую из N последовательноо включе нных ячеек .

Импульс на выходе устройства задерживается относительно входного на зА зк 3 А г где Т „— время задержки коммутатора;

Тд — дискретность программного управления (значение задержки младшего звена задержки).

Поскольку величины T3Aи Т „ постоянны .

Регулируемая задержки Т = К Тд. ! минимальный период смены управляемого кода Т (и соответственно период импульсов, задерживаемых на разное время) не может быть в общем случае меньше максимального времени регулируемой задержки Тз „„„„, Иначе возможна ситуация, когда задерживаемый импульс догоняет предыдуший и дальнейшая задержка предыдущего импульса осуществляется в соответствии с кодом задержки К> последующего импульса.

Кроме того, ограничение на минимальный период смены кода Т накла" дывается из-за собственных задержек элементов. Смена кода в каждом из

5 15294 регистров возможна только после того, как задний фронт з аде ржив аемо го импульса появляется на выходе соответствующего коммутатора 1.1 — 1.N.

Максимальное время задержки имеет ячейка, управляемая старшим разрядом кода задержки Кз . Следовательно, она и определяет ограничение на минимальный период смены кода Тс . 10

При условии T> = Т> (что необходимо для достижения максимального быстродействия) получают

3l

6 кривая 4, N = )6 — кривая 5). 3ависимости построены при условии применения 3CJI микросхем 1500 серии со следующими параметрами:

3 нс, Т „2,5 нс, Т„р = 2,2 нс.

Из графиков видно, что быстродействие предлагаемого устройства вьппе быстродействия прототипа, особенно если максимальная задержка сравнима с собственными задержками элементов применяемой элементной базы.

15 где Т„ равно максимальному из значений Тур

Из приведенного выражения видно, что для достижения периода смены кода управления, равного максимальному времени управляемой задержки,необходимо выполнить условие Т,„,„„,)2(Т „ +

+ Тр,). Таким образом, предлагаемое устройство может работать с периодом смены кода Тех, равным максимальному времени регулируемой задержки

Т „ . Кроме того, период смены кода не зависит от числа разрядов N кода управления.

В устройстве-прототипе минимальный 30 период смены кода определяется временем между поступлением импульса на вход и появлением его заднего фронта на выходе. Поэтому в устройстве— прототипе нельзя обеспечить режим работы, при котором период смены кода (а следовательно, и период следования импульсов, каждый из которых необходимо задержать на свое определенное время) равен максималь- 40 ному программируемому времени задержки.Более того,с увеличением числа разрядов N кода задержки КЗ минимальный период смены кода увеличивается и быстродействие устройства снижа- 45 ется. Предлагаемое устройство не имеет указанных недостатков.

На фиг. 2 представлены графики зависимости максимальной частоты смены кода управления f „ = 1/Тск от 50 времени максимальной регулируемой задержки T> для предлагаемого .мну устройства (кривая )) и для устройP ства-прототипа при различном числе разрядов N (N = 55 кривая 2, N = 8 — кривая 3, N = ) Формула из обре тения

Линия задержки, содержащая N коммутаторов, N элементов задержки, )) входов которого соединены с управляющими входами устройства, а

N-й выход — с управляющим входом первого коммутатора, о т л и ч а ющ а я с я тем, что, с целью повьппения быстродействия при управлении задержкой входных импульсов на частоте их следования, в нее дополнительно введены формирователь импульсов,N дополнительных элементов задержки, N-1 дополнительных регистров, N-i-1 первых выходов каждого

i-го из которых соединены с входами (i+1) — го дополнительного регистра a (N-i)-й выход i-го дополнительного регистра соединен с входом управления (i+l)-ro коммутатора, тактовый вход i-го дополнительного регистра соединен с выходом i-ro коммутатора и входом (i+1)-го дополнительного элемента задержки, выход которого соединен с первым входом (i+1)-ro коммутатора непосредственно и через (i+1)-й элемент задержки — с его вторым входом, где i 1, ...,N-1, при этом вход линии соединен с входом формирователя импульсов, выход которого соединен с тактовым входом регистра, N-1 первых выходов которого соединены с входами первого дополнительного регистра и входом первого дополнительного элемента задержки, выход которого соединен с первым входом первого коммутатора непосредственно и через первый элемент задержки — с его вторым входом, выход N-го коммутатора соединен с выходом линии.

1529431 аис, >ye

Составитель А. Очеретяный

Редактор Л. Пчолинская ТехредЛ.Сердюкова Корректор Э.Лончакова

Заказ 7759/55

Тираж 884

Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101