Селектор импульсов по длительности

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки информации. Селектор импульсов по длительности содержит входную шину 1, генератор 2 импульсов, формирователь 3 импульсов, блок 4 сравнения кодов, преобразователи 5 и 6 код-временной интервал, счетчики 7-10 импульсов, дешифраторы 11 и 12, триггер 13, регистры 14-16 импульсов, элемент И 17, элементы ИЛИ 24-28, элементы НЕ 29 и 30, выходные шины 31 и 32. В изобретении приведены также структурные электрические схемы формирователя 3 импульсов и преобразователей 5 и 6 код-временной интервал. Обеспечение возможности селекции импульсов с длительностью T=2<SP POS="POST">K.</SP>T, где K=1,2,..., N, T - период следования импульсов генератора 2 импульсов, N-число разрядов счетчика 7 импульсов, позволяет расширить функциональные возможности устройства. 7 ил.

СОЮЗ СОВЕТСКИХ

СОЦ)ИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (И) А1

5)) 4 Н 03 К 5/26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И OTHPb)THRM

ПРИ ГКНТ СССР

1 (21) 4402) 06/24-21 (22) 01 . 04 . 88 (46) )5.12.89. Бюл. )) 46 (72) В.В. Леклер и В.А. Егоров (53) 621 . 374. 33 (088. 8) (56) Авторское свидетельство СССР

)) 892689, кл. Н 03 К 5/26, 1980.

Авторское свидетельство СССР

У 1064451, кл. Н 03 .К 5/26, 1982. (54) СЕЛЕКТОР ИРТ)УЛЬСОВ РО ДЛИТЕЛЬНОСТИ, (57) Изобретение относится к импульсной технике и может быть использовано в устройствах обработки информации.

Селектор импульсов по длительности содержит входную шину 1, генератор

2 импульсов, формирователь 3 импуль2 сов, блок 4 сравнения кодов, преобразователи 5 и 6 код-временной интервал, счетчики 7-10 импульсов, дешиФраторы 11 и 12, триггер ) 2, регистры 14-16 импульсов, элемент И )ji элементы ИЛИ 24-28, элементы НЕ 29 и 30, выходные шины 3) и 32. В изобретении приведены также структурные электрические схемы формирователя 3 импульсов и преобразователей 5 и 6 код-временной интервал. Обеспечение возможности селекции импульсов с длительностью t = 2" T. где k = 1,2,..., N, Т вЂ” период следования импульсов генератора 2 импульсов, N — число разрядов счетчика 7 импульсов, позволяет расширить функциональные возможности устройства. 7 ил.

1529437

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки информации.

Цель изобретения — расширение функ5 циональных воэможностей за счет обеспечения селекции импульсов с длительностью t ** 2 Т (где k = 1,2,...,N, Т вЂ” период следования импульсов генератора импульсов, N - число разрядов первого счетчика импульсов).

На фиг. 1 показана структурная электрическая схема устройства; на фиг. 2, 4 — временные диаграммы, поясняющие работу устройства, на фиг.3схема формирователя импульсов, вариант; на фиг. 5 — схема преобразователя код-временной интервал, вариант, на фиг. 6 — временные диаграммы, поясняющие работу преобразователя код-временной интервал, на фиг. 7 структурная электрическая схема третьего регистра совместно с блоком ключей и пятым элементом ИЛИ, поясняющая структуру соединений, обеспечивающих требуемый сдвиг информации в регистре относительно его первого разряда. устройство содержит входную шину

1, генератор 2 импульсов, формирователь 3 импульсов, блок 4 сравнения кодов, первый 5 и второй б преобразователи код — временной интервал, с первого по четвертый счетчики 7-10 импульсов, первый 11 и второй дешифраторы, триггер 13, с первого по третий регистры 14-16 памяти, первый элемент И 17, блок 18 ключей, с второго по шестой элементы И 19-23, с 40 первого по пятый элементы ИЛИ 24-28, первый 29 и второй 30 элементы НЕ, первую 31 и вторую 32 выходные шины.

Шина 1 соединена со счетным входом счетчика 8, управляющим входом гене- 45 ратора 2 и входом формирователя 3, первый выход которого соединен с входом установки триггера 13, первыми входами элементов ИЛИ 25 и 27, входом записи регистра 15 и первым входом элемента И 17,второй вход которо- го соединен с выходом блока 4, а выход — с входом записи регистра 14, вход сброса которого соединен с выходом элемента ИЛИ 24 и входом сброса счетчика 8, информационные входы— поразрядно с выходами счетчика 7, входами первой группы входов блока 4, информационнымы входами ключа 18 и информационными входами регистра

15, а выходы — поразрядно с входами второй группы входов блока 4 и информационными входами преобразователя 5, управляющий вход которого соединен с вторым входом элемента ИЛИ 24 и выходом дешифратора 11 вьпсод — с выходной шиной. 31, вход счета - с вторым выходом генератора 2, входом счета преобразователя 6 и первым входом элемента И 19, а вход сброса— с вторым выходом формирователя 3, первыми входами элементов ИЛИ 24 и

26 и входом сброса преобразователя

6, выход которого соединен с шиной

32, управляющий вход — с выходом элемента И 23, а информационные входы — поразрядно с выходами регистра

15, вход сброса которого соединен с входами сброса счетчиков 9 и 10, регистра 16, триггера 13 и выходом элемент а ИЛИ 26, второй вход которого соединен с выходом дешифратора

12 и первым входом элемента И 23, второй вход которого соединен с первым выходом счетчика 10, второй выход которого через элемент 29 НЕ соединен с первым входом элемента И 22, выход которого соединен со счетным . входом счетчика 10, а второй вход— с выходом элемента И 21, второй вход которого соединен с выходом первого разряда регистра 16, а первый вход— с выходом элемента И 19, счетным вхо дом счетчика 9 и первым входом элемента Р 20, второй вход которого через элемент НЕ 30 соединен с выходом нулевого разряда регистра 16, а выход — с вторым входом элемента ИЛИ

27, выход которого соединен с вхо-. дом записи регистра 16, информационные входы которого соединены поразряд- но с выходами элемента И 28, входы первой группы входов которого пораз-, рядно соединены с выходами ключа 18, а входы второй группы входов - поразрядно с выходами регистра 16, причем прямой выход триггера 13 соединен с вторым входом элемента И 19, инверсный выход — с управляющим входом ключа 18, выходы счетчика 9 поразрядно соединены с входами дешифратора 12, второй выход формирователя 3 соединен с вторым входом элемента 25 ИЛИ выход которого соединен с входом сброса счетчика 7, счетный вход которого соединен с первым выходом генератора 2, выходы счетчика 8 по45

5 1 5294 разрядно соединены с входами дешифратора 11.

Преобразователь код — временной интервал содержит триггер 33, вход установки которого соединен с управ5 ляющим входом преобразователя и входом записи регистра 34 памяти, вход сброса — с выходом элемента

ИЛИ 35 и входами сброса регистра 34 и счетчика 36 импульсов, счетный вход которого соединен с выходом ключа 37, первый вход которого соединен с входом счета преобразователя, второй вход — с выходом триггера 33 и выходом преобразователя, причем выходы регистра 34 поразрядно соединены с входами первой группы вхо ов блока 38 сравнения, входы второй группы входов которого соединены 20 поразрядно с выходами счетчика 36, а выход — с вторым входом элемента

ИЛИ 35, первый вход которого соединен с входом сброса преобразователя, причем информационные входы ре- 25 гистра 34 поразрядно соединены с информационными входами преобразователя.

Устройство работает следующим образом. 30

При подключении источника питания на втором выходе формирователя 3 импульсов возникает импульс, устанавливающий преобразователи 5 и 6 код временной интервал, счетчики 7 — 10 импульсов, триггер 13 и регистры 1435

16 в исходное (нулевое) состояние. B результате из-за равенства кодов на первой и второй группах входов блока

4 сравнения кодов на его выходе уста- 40 навливается сигнал положительного уровня, включающий элемент И 17 и подключающий вход записи регистра

)4 к первому выходу формирователя 3 импульсов . Сигнал положительного уровня с инверсионного выхода триггера 1 3 включает блок 1 8 ключей и подключает информационный вход pe— гистра 16 к выходам счетчика 7 импульсов. Элементы И 19, 21 и 23 находятся в состоянии 0", элементы

И 20, 22 — в состоянии "1", так как на их входах присутствуют сигналы положительного уровня. Устройство готово к селекции первого импульса серии. С его поступлением на входную шину 1 состояние счетчика 8 становится равным единице. Счетчик

7 и генератор 2 импульсов преобра37 6 зуют длительность импульса в пропорциональный код. Так как этот код больше нулевого кода, присутствующего на входах второй группы входов блока 4, изменений в схеме не происходит. При поступлении с первого выхода формирователя 3 импульса, создаваемого по окончании входного импульса, происходит запись кода, соответствующего длительности первого импульса, в регистры 14-16, а также перебрасывание триггера 13. По этому же импульсу, но поступающему через элемент ИЛИ 25, счетчик 7 устанавливается в исходное состояние.

В результате пропадает сигнал положительного уровня на выходе блока

4, выключается блок 18 ключей и включается элемент И 19. Поэтому вход записи регистра 14 отключается от первого выхода формирователя 3 и записанная в нем кодовая информация изолируется, на информационных входах регистра 16 присутствует лишь поступающая через элемент ИЛИ 28 информация с выходов этого регистра, первые входы элементов И 20 и 21, а также счетный вход счетчика 9 подключаются к второму выходу генератора 2 импульсов. Если длительность входного к импульса равна 2 Т (где k = 1,2, 3,..., N; N — число разрядов счетчика 7; Т вЂ” период следования импульсов генератора 2), то в соответствующей кодовой информации независимо от значения k присутствует лишь одна единица в k-м разряде . Поэтому в нулевом разряде регистра 16 записан

"0 и на входе элемента НЕ 30 присутствует сигнал нулевого уровня, обеспечивающий сигнал положительного уровня на втором входе элемента И 20.

Этот элемент открыт и импульсы с второго выхода генератора 2 поступают на вход записи регистра 16. Род действием этих импульсов происходит сдвиг информации в регистре 16, в результате чего "1" пробегает все разряды от k ãо (соответствующего первоначальному положению в коде) до первого разряда регистра. При нахождении в первом разряде регистра 16 эта "1" в форме сигнала положительного уровня включает элемент И 21 и пропускает только один импульс, так как по этому же импульсу происходит замещение данной единичной информации нулевой информацией иэ второго

1529437 разряда регистра через ранее включенный элемент И 22 на счетный вход счетчика 10. Состояние счетчика 10 становится равным единице и на его первом выходе устанавливается сигнал положительного уровня, включающий элемент И 23, подключая управляющий вход преобразователя 6 код — временной интервал к выходу дешифратора 12.

Поскольку больше единиц в коде нет, такое состояние сохраняется до момента появления сигнала на выходе дешифратора 12, построение которого определяется предполагаемой разрядностью обрабатываемого кода, а следовательно, и регистра 16. Этот сигнал осуществляет перезапись кодовой информации о длительности селектируемого импульса из регистра 15 во внутренний регистр преобразователя 6, а также запуск последнего, в результате чего на выходе преобразователя 6 код — временной интервал формируется импульс, длительность которого равна длитель- 25 к ности входного импульса, а именно 2 Т.

Кроме того,,сигнал с выхода дешифратора 12, но прошедший через элемент

ИЛИ 26, устанавливает триггер 13, счетчики 9 и 10 и регистры 15 н 16 30 в исходное состояние. Вследствие этого включаются элементы И 19, 21, и 23 и блок 18 ключей. При этом инфсрмаци1 онные входы регистра 16 подключаются вновь к выходам счетчика 7, уПравляющий вход преобразователя 6 отключается от выхода дешифратора 12, а вход записи регистра -16, счетщлй вход счетчика 9 и первый вход элемента И 21 отключаются от второго выхода генера- 40 тора 2. Устройство готово к селекции следующего импульса серии. Если же длительность первого импульса не равна 2, то это значит, что в коде, к пропорциональном длительности этого 45 импульса, присутствует либо одна единица в нулевом разряде, что соответствует импульсу единичной длительности, либо бопее чем одна единица. В первом случае это приводит к пропаданию сигнала положительного уровня на выходе элемента НЕ 30, следствием чего является выключение элемента И 20, а значит отключение входа записи регистра 16 от второго выхода генера55 тора 2. Поскольку элемент И 23 остается в выключенном состоянии, то при появлении на выходе дешнфратора

l2 импульса, перезапись информации из регистра 15 в преобразователь 6 и его запуск не происходят, т.е. . данный импульс не селектируется.Как и ранее, пройдя через элемент ИЛИ 23, импульс выхода дешифратора 12 устанавливает счетчики 2 и 10, триггер

l3 и регистры 15 и 16 в исходное состояние, в результате чего, в частности, включается элемент И 20. Во втором случае, когда в коде, записанном в регистр 16, содержится более одной единицы, могут возникнуть следующие три ситуации. Единицы располагаются в нулевом и первом разрядах регистра. При этом, как и ранее, элемент И 20 выключается, а значит записанная в регистре 16 информация не подвергается сдвигу. Однако в результате наличия единицы в первом разряде регистра 16 элемент И 21 включается и пропускает импульсы на счетный вход счетчика 10. Так как сдвига информации в регистре 16 нет, на счетный вход счетчика 10 поступает более чем один импульс. Но после поступления на этот вход второго импульса на втором выходе счетчика 10 появляется сигнал положительного уровня, соответствующий состоянию дьа и выключающий элемент И 23, что прекращает дальнейшее поступление импульсов на счетчик 10, а значит предотвращает возможность последующего появления на первом выходе счетчика 10 сигнала положительного уровня, соответствующего нечетному состоянию счетчика, который может вызвать по импульсу с выхода дешифратора 12 селекцию такого входного импульса. Вторая ситуация соответствует наличию единиц в нулевом и каком-то еще разряде кода, но не первом. Этот случай полностью соответствует обработке импульса единичной длительности, рассмотренного ранее.

При третьей ситуации единицы располагаются в любых разрядах кода, кроме нулевого. В этом случае производится сдвиг информации в регистре

16 и на счетный вход счетчика 10 по— ступают два импульса от генератора

2; по второму из них на втором выходе счетчика 10 устанавливается сигнал положительного уровня, который, будучи проинвертированным элементом НЕ 29, выключает элемент И 22 и предотвращает дальнейшую при наличии более чем двух единиц в кодовой ин) 529437

I0

10 количества единиц, содержащихся формации работу счетчика 10. С поступлением с выхода дешифратора 12 импульса в схеме происходят изменения, подготавливающие устройство к обработке следующего импульса серии.

С приходом этого импульса состояние счетчика 8 увеличивается на единицу (равно теперь двум), а длительность импульса преобразуется в пропорциональный код, записываемый счетчиком 7. Если длительность вто5

1О на своем выходе воспроизводит импульс, идентичный по длительности входному. Затем в схеме происходят процессы очистки регистров 15 и 16 и переключения соответствующих элементов И, подготавливающие устройство к работе со следующим входным импульсом анализируемой серии. Информация в регистре 14 сохраняется. Этот процесс протекает до момента формирования дешифратором ll сигнала об окончании серии входных импульсов.

По этому сигналу преобразователь 5 осуществляет преобразование кода,записанного в регистре 14 после окончания последнего импульса серии, во временной интервал, тем самым воспроизводится соответствующий этому коду импульс, максимальный по длиI тельности в серии. Го этому же сигналу с дешифратора 11, но прошедшему через элемент ИЛИ 24, регистр 14 и счетчик 8 устанавливаются в исходное состояние. Остальные элементы схемы были установлены в исходное состояние несколько ранее по сигналу с дешифратора 12, прошедшему через элемент ИЛИ 26. Устройство готово к обработке новой серии входных импульсов. Таким образом, реализованный в селекторе принцип сдвига кодовой информации о длительности входного импульса относительно первого разряда .регистра, управляющего подачей импульсов на счетное устройство, обеспечивает выбор из серии импуль-. сов наряду с импульсом максимальной длительности импульсов, длительность к которых равна 2.Т. Временные диаграммы, поясняющие работу селектора импульсов по длительности, даны на фиг.2. Для упрощения рассмотрен двухразрядный вариант (нулевой или первый разряды), а также серия входных импульсов, состоящая только из двух импульсов. На фиг. 7 представлена структурная электрическая схема блока 16 с блоками 18 и 28, поясняюсохраняется и с поступлением импульса с первого выхода формирователя 3 код, соответствующий длительности второго импульса, записывается лишь в регистры 15 и 16, а в регистре 14 сохраняется информация о длительности первого импульса. Счетчик 7 устанавливается в исходное (нулевое) состояние, а работа устройства по определению характера кодовой

К информации на соответствие 2 Т аналогична описанной при освещении обработки первого импульса серии. Если длительность второго импульса больше длительности первого импульса, на выходе блока 4 устанавливается сигнал положительного уровня, включающий элемент И 17 и подсоединяющий вход записи регистра 14 к второму выходу генератора 2. С поступлением импульса записи информация о длительности второго импульса записывается в регистры 14-16. Работа схемы по селекции импульсов с длительк ностью равной 2 Т, аналогична описанной. Итак, с поступлением каждого нового импульса состояние счетчика 8 увеличивается на единицу, а длительность импульса преобразуется в пропорциональный код, записываемый в счетчике 7. .При сравнении бло см 4 полученного код" с кодом, ранее записанным в регистре 14, принимается решение о том, надо фиксировать новый код ипи нет. При решении на заиись по импульсу от формирователя 3, создающего::мпульс по окончании входного импульса, код записывается в регистр 14, а также в регистры 15 и 16. Регистр 15 предназначен для хранения информации о длительности текущего импульса, а в регистре 16 производится сдви информации относительно первого разряда, что обеспечивает подсчег счетчиком рого импульса меньше длительности первого импульса, состояние схемы

55 в коде, и принятие решения о том, К равна длительность импульса 2 Т или нет, т.е. о целесообразности селекции этого импульса. При положительном решении кодовая информация из регистра 15 переписывается во внутренний регистр преобразователя 6, код — временной интервал, который

11 152 щая структуру соединений, обеспечивающих требуемый сдвиг информации в регистре 16 относительно em epaoro разряда.

Принцип работы формирователя 3 импульсов состоит в создании импульсов для принудительного обнуления при подключении питания блоков 5-10, 13-16, а таже для формирования импульсов записи информации в регистры 14-16, изменения состояния триггера 13 и периодической установки счетчика 7 в исходное состояние.

Указанные функции выполняются формирователем 3 следующим образом. Данньп блок формирует импульс сброса для всех перечисленных блоков в момент подключения питания. Создание импульса записи информации в регистры 14-16, изменения состояния триггера 13 и периодического обнуления счетчика 7 осуществляется по спаду входного импульса. В качестве такой схемы использован инвертор.

Принцип работы преобразователя код - временной интервал (фиг.5, 6) заключается в следующем.

При подключении источника питания импульс сброса от формирователя 3 поступает на вход сброса и устанавливает в исходное (нулевое) состояние триггер 33, счетчик 36 импульсов и регистр 34 памяти. В результате этого на выходе преобразователя устанавливается нулевой уровень, запирающий элемент И 37 и отключающий счетный вход генератора 2 импульсов.

Информационные входы регистра 34 через информационные входы преобразователя подключены к выходам соответствующего регистра селектора.Поэтому на этих входах присутствует код записанный в регистре селектора. Выходы регистра 34 подключены к входам первой группы входов блока 38 сравнения, подключенного входами второй группы входов к выходам счетчика 36.

При поступлении на управляющий вход преобразователя сигнала от соответствующего дешифратора происходит запись кодовой информации иэ регистра селектора в.регистр 34 и переключение триггера 33 в единичное состояние, соответствующее формированию переднего фронта выходного импульса.

В результате этогn счетный вход счетчика 36 импульсов оказывается подключенным к второму выходу гене9437 12

50

45 ратора 2 и счетчик 36 начинает подсчет поступающих импульсов. Необходимость снятия импульсов со второго выхода генератора 2, а не с его первого выхода, объясняется особенностью построения генератора 2, состоящего из собственно генератора импульсов и ключа, управляемоrn входным импульсом (только в егo присутствии на первом выходе генератора 2 есть импульсы). Второй выход генератора

2 подключен непосредственно к генератору и на нем импульсы име тся всегда, независимо от состояния входной шины l. Результат подсчета сравнивается блоком 38 сравнения с кодом, записанным в регистре 34. В момент их равенства на выходе блока

38 сравнения появляется сигнал положительного уровня, устанавливающий в исходное (нулевое) состояние регистр 34, счетчик 36 импульсов и триггер 33, формируя задний фронт выходного импульса. При использовании для формирования длительности выходного импульса того же генератора, что и при преобразовании длительности входного импульса в код, обеспечивается равенство длительностей выходного и соответствующего ему входного импульсов.

Предлагаемое устройство обеспечивает выделение из серии импульсов максимального по длительности импульса, что обеспечивается путем записи кода, пропорционального длительности выделенного импульса, в регистр устройства с последующим повторением импульса с помощью преобразователя код — временной интервал.

По сравнению с прототипом селектор производит выделение всех импульсов

K серии с длительностью, равной 2 .Т.

Это достигается путем записи кода в

cooTBeтствующий регистр и последующим его анализом при сдвиге информации относительно первого разрядз регист1ъа с подсчетом количества содержащихся в коде единиц.

Таким образом, селектор импульсов по длительности обеспечивает получение дополнительной информации о серии входных импульсов.

Ф о р м у л а и з о б р е т е

Селектор импульсов по длительности, содержащий генератор импульсов, пер1529437

l4 вый выход которого соединен со счетным входом первого счетчика импульсон, а управляющий вход — с входной шиной, входом формирователя импульсов и счетным входом второго счетчика импульсов, выходы которого поразрядно соединены с входами первого дешифратора, выход которого соединен с управляющим входом первого преобра- 10 зонателя код — временной интервал, выход которого соединен с первой выходной шиной, а также блок сравнения кодов, входы перной группы нходов которого поразрядно соединены с выхо- 15 дами первого счетчика импульсон, а также первый регистр памяти, о т л и ч а ю шийся тем, что, с це— лью расширения функциональных возможностей за счет обеспечения селек- 20 ции импульсов с длительностью

= 2.Т, где k = 1,2,...., N, Т— период следования импульсов ге— нератора импульсов, N — число разрядов первого счетчика импульсов, в 25 него введены с первого по пятый элементы ИЛИ, с первого по шестой элементы И, второй и третий регистры памяти, третий и четвертый счетчик™. импульсов, первый и второй элементы 30

НЕ, триггер, второй дешифратор, втсрой преобразователь код — временной интервал, блок ключей и вторая ныходная шина, причем первый выход формирователя импульсов соединен с 35 первыми входами первого элемента И и второro элемента ИЛИ, устаноноч— ным входом триггера, первым входом четвертого элемента ИЛИ и входом записи второго регистра, а нторой ны- 40 ход — с входами сброса первого и второго преобразователей код — временной интервал, вторым входом второго элемента ИЛИ и первыми входами первого и третьего элементов ИЛИ, при- 45 чем второй вход первого элемента ИЛИ соединен с выходом перногс дешифратора, а выход — с входами сброса второго счетчика импульсов и первого регистра памяти, выходы которого пораз — 50 рядно соединены с информационными входами первого преобразователя код временной интервал и также поразрядно с входами второй группы входов блока сравнения кодов, информационные 55 входы поразрядно — с выходами первого счнтчика импульсов, с информациснными нхспами блока ключей и с информационными входами второго регистра, а вход записи — с выходом первого элемента И, второй вход которого соединен с выходом блока сравнения кодов, причем выход третьего элемента

ИЛИ соединен с входами сброса триггера, третьего и четвертого счетчиков импульсов, второго и третьего регистров памяти, а второй вход — с первым входом шестого элемента И и выходом второго дешифратора, входы которого поразрядно соединены с выходами третьего счетчика импульсов, счетный вход которого соединен с первыми входами третьего и четвертого элементов И и выходом второго элемента И, первый вход которого соединен с вторым выходом генератора импульсов и входами счета первого и второго преобразователей код — временной интервал, а второй вход — с прямым выходом триггера, инверсный выход которого соединен с управляющим входом блока ключей, выходы которого поразрядно соединены с входами первой группы входов пятого элемента ИЛИ, выходы которого поразрядно соединены с информационными входами третьего регистра памяти, вход записи которого соединен с выходом четвертого элемента ИЛИ, Выходы поразрядно — с входами второй группы входов пятого элемента ИЛИ, а выход нулевого pasряда через второй элемент НŠ— с вторым входом третьего элемента И, выход которого соединен с вторым входом четвертого элементов ИЛИ, причем выходы второго регистра памяти поразрядно соединены с информационными входами второго преобразователя код — временной интервал, выход которого соединен с второй выходной шиной, а управляющий вход — с выходом шестого элемента И, второй вход которого соединен с первым выходом четвертого счетчика импульсов, второй выход которого соединен через первый элемент НЕ с первым входом пятого элемента И, выход которого соединен со счетным входом четвертого счетчика импульсов, а второй вход — с выходом четвертого элемента И, второй вход которого соединен с выходом первого разряда третьего регистра памяти, причем выход второго элемента

HJIH соединен с входом сброса первого счетчика импульсов.

)529437 р о„ гя аадкбючения витания

8КОЬа агг

2йиад А

1fbf_#_H АО

2йавд &О

Вью &ОК

Иараьряд &

Сгя раэрядй

Нл.р Щяд Яб

Cmpuspяд Ь

&0K f1

БЛОК 4

%разрИй

Саразрядй

ЙцРазряд А

Скрирядй

ФРшрИоб

Gm.раьрФ3

Уря чой Выкод олока 1о хо л ока

f ßèêîä олок

Омюд и 1

5I РаарРд о

Сгг Рояри Мб

Вгкоа йЛг

За!код diroau

Выкод оло с

Фиг,2

)529437 црщнр подключения пиаонич

Bxo&ueui

Влороййг код Мха

Пер8ый /br код Chw.

Мг. разряд &ока 7 йа разряд

&оса 7

Щ разброд

&оат Ю

Сщраяруд

Ажа 8

iO. разряд

&ока и

Са. разряР

Ажд W

krxod Йод.а

ffptnrud A i вриггвра 13

Инберснай

Рыяоо лриггера 1

l/

% а&

Вх

cdp

Вкод

Ниро цоон

Югодф

)5529437

НФЮУМ люЮююмнмю IN4Фммо

ФкаВеа авиа / ,ф )в в .жа

Го.равд gunv

Уную&о оаэи

Фюд еда

Мкрюрад

ptas cpu

Гл. раэрлд рееосоро я

< . Ðàpод

Оо ищам дд

Cà. розрод

Г ф ФУ 3f

Й к. длоко ыдМьиодд

Внкод

Составитель С. Будович

Редактор Л. Пчолинская Техред Л.Сердюкова Корректор Л.Патай

Заказ 7759!55

Тирах 884

Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 1Q1