Аналого-цифровой преобразователь

Иллюстрации

Показать все

Реферат

 

Изобретение относится к средствам преобразования формы представления информации и может быть использовано в системах передачи и обработки непрерывных изменяющихся в большом диапазоне сигналов для преобразования этих сигналов в двоичный позиционный код в условиях воздействия низкочастотной и высокочастотной помех. Цель изобретения - повышение точности преобразователя. Цель достигается тем, что в устройство, содержащее вычитатель, фильтр высоких частот, управляемый усилитель, инвертор, первый и второй сумматоры, первое и второе вероятностные реле, первый и второй ключи, первый и второй компараторы с гистерезисными характеристиками, первый, второй и третий элементы ИЛИ, элемент задержки, реверсивный сдвиговый регистр, цифроаналоговый преобразователь, дополнительно введены третий сумматор, переключатель и логическое устройство. При этом за счет введения этих дополнительных блоков и дополнительных связей осуществляется компенсация полезного разностного сигнала на входе фильтра верхних частот и восстановление полезного разностного сигнала на выходе третьего сумматора. Это позволяет значительно повысить точность преобразования непрерывных импульсных сигналов, изменяющихся в большом динамическом диапазоне в условиях воздействия низкочастотной и высокочастотной помех, а также увеличить верхнюю граничную частоту низкочастотной составляющей помехи, при которой устройство функционирует. 5 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (5!)4 Н 03

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н д ВТОРСКОМУ СВИДЕТЕЛЬСТВУ сокочаст<«твой помех

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4428913/24-24 (22) 23.05.88 (46) 30.12.89, Вюл, У 48 (71) Рязанский радиотехнический институт (72) Ю. 1.Коршунов, Ю.H.Попов и Ю.A.Ôèëàòîè (53) б81.325(088.8) (56) Авторское свидетельство СССР

М 118111б, к:i. П 03 И 1/48, 1985 °

Авторское свидетельство СССР

1215164, кл. !1 03 11 1/80, 1985. (54) А!!А.НОГО-III vPOBOZI ПРГОБРАЗОВАТЕЛЬ (57) Изобретение относится к средстУ

«ам преобразования формы представления информации и может быть использо- ван;> в c>«cтемах яередачи и обработки непрерывньгх изменяющихся в большом диапазоне сигналов для преобразования затих сигналов в двоичный позиционный код в условиях воздействия низкочастотной и высокочастотной помех. Цель изобретения — понышение точности преобразователя. !!ель достигается тем, что в устройство, содержащее вычитаИзобретение «тнпснтся к средствам преобразования формы представления информации «« мг«жет быть использовано н системах передачи и обработки непрерынньгх изменяющихся н большом диапазоне сигналов пля преобразования этих cèãíäëoi« н двоичный код н условиях воздействия низкочастотной и вы„„Я0„„1533005 А1

2 тель, фильтр высоких частот, управляемый усилитель, инвертор, первый и второй сумматоры, первое и второе вероятностные реле, первый и второй ключи, первый и второй компараторы с гистерезисными характеристиками, первый, второй и третий элементы Ziti элемент задержки, реверсивный сдвигоный регистр, цифроаналоговый преобразователь, дополнительно введены третий сумматор, переключатель и логическое устройство. При этом эа счет введения этих дополнительных блоков и дополнительных связей осущестнляется компенсация полезного разностного сигнала на нходе фильтра верхних частот и восстановление полезного разностногo сигнала на выходе третьего сумматора.

Это позволяет значительно повысить

r точность преобразования непрерывньм импульсных сигналов, изменяющихся в большом динамическом диапазоне в условиях воздействия низкочастотной и высокочастотной помех, а также увеличить верхнюю граничную частоту низкочастотной составляющей помехи, при которой устройство функционирует. 5 ил.

Цель изобретения — повышение точности преобразонателя.

На фиг,1 представлена блок-схема преобразователя; на фиг,2 и 3 — временные диаграммы; на фиг.4 — примеры реализации логического устройства и переключателя; на фиг.5 — нариант реализации управляемого усилителя, 1533005

Сос T«>»II»(. к тючеи

К К, К

Код

К К

К К

К /2 К"

К /4 К

К /8 К

К /8 К /2

К /8 К" /4

К /8 К" /8

3 Р Р

3 P P

3 Р 3

3 P 3

Р 3

Р P 3

3 3 3

P 3 3

3 Г

3 Р

Р P

3 3

P 3

P 3

P 3

К макс

К макс

Кмакс

К макс> -

К„а„,!4 макс

К м(к кс

Кмакс/ 2

Кмакс / 4

Кмакс /8

Кмакс/ 1 6

Кма„/3 2

Преобразователь (фиг.1) состоит из тн(читателя 1, фильтра 2 высоких частот, управляемого усилителя 3, инвертора 4 сумматоров 5 и 6 вероятt У

5 постных реле 7 и 8, ключей 9 и 10, к«мплраторов 11 и 12 с гистерезисной характеристикой, элементов ИЛИ 13-15, элемента 1»з задержки, реверсивного сдвигов«го регистра 17, цифроаналогового преобразователя (ЦАП) 18, входII«I» шины 19,(N+1) ðàçðÿäíîé выходной вншьт 20, логического устрс(йства 21, сумматора 22 и переключателя 23.

Логическое устройство 21 может быть(с вып«лнено нл элементе ИЛИ-НЕ 24 (фиг.4), переключатель 23 — на коммутаторе 590 КИЗ.

11л фиг.5 в качестве примера изоб20 р лжен а пр инципиальная схема управляем(го усилителя, которьп» управляется

lзосьмирлзрядньlм кОдОм с ОднОЙ 1 в одном из его разрядов (кодом с

1>ЫХОДа ВОС»МИРаЗРЯДНОГО РЕВЕРСИВНОГО сдвигов«го регистра 17) . Управляемый сиди.гель состоит из соединенных и(следовательно двух каскадов, выполненных нл операционных усилителях 25 и 26, с двумя входами цифровой регули30 ронки усиления и третьего каскада, 1 О О 0 О 0 0 О

0 1 0 0 0 0 О 0

0 О 1 О О О О О

0 0 О 1 О О О О

0 0 О О 1 0 О 0

0 0 0 0 0 1 О 0

0 0 О 0 0 О 1 0

О 0 0 0 0 0 О 1

Коэффициенты передачи управляемого усилителя 3 по первому и второму выходам выбраны из условий обеспечения постоянной относительной погрешности преобразования во всем диапазоне изменения сигнала. Зависимости ко"ффициентов 1 и К передачи управляемо1 го усилителя 3 соответственно пс> первому и второму выходам от кода, запи55 санного на выходе реверсивного сдвигового регистра 17, приведены в таблице, причем младший разряд реверсивного сдвигового регистра не является инвыполненного на оперлци<>нн(зм усилителе 27, с одним входом цифр«ной регулировки усиления, а также л«гическ«го устройства, Выход второг« клсклдл янляется первым в>»ходом упрлв:тяем«го усилителя, а выход тре гь(f «клс клдл вторым выходом. 1(оэффипи(. HTI ттс р тлчи по первому и второму выходам и зме If III(IT ся в зависимости < т вых«дн«г«к<>дл согласно таблице 1, Зто д«(-I fff. a(тся изменением состояния ключеи 28-32, выполненных нл полетзых трл>т.зист«рлх

> и соотношением ре»I»c T(>p(>II 33-49. Ключи 28-32 замыкаются при II((туff>I(;Ill»II на их управляюШие вх ды тту..тс н г«сигНаЛа, а РЛЗк»ЫКЛЮтСЯ т>1 И ill .У(1 ff IÈII

ll » сигнала 1 . Тр е 6 у с мь(с ((г т ; я н и я ключеи 28-32 II зависим«(т(1 < т т<«, »л >f>(спечиваютc я логическим устр йcòв(м управляемого усилите:III вып«днеlflf(»го на логических зл< ментах ."1 111 50- >3 и элементах 2ИЛИ-НЕ циенты усиления К, и К . Уттравляе2 мого усилителя со«тн T(Tтт< нп > 11« первому и второму Bf lx(>>I;111, 1. (. ффицие lfты усиления первого Е, тзт(р«г« 1; тг 3 третьего каскадов упрлн:I>1> и о усилителя в зависимостт» (т (<>ст(нния кпючей 28-32 и тзосьмпрл.зря;11«1. к«дл ттри-веде ны тз таблице . формационным, его II,-(.I(>нем нулевьм, поскольку в него предRлрит(.If» Ifî записывается "1". Эта "1" хрлпит< я н нулевом разряде при «тсутстнтти f1<>:тс зного сигнала. Информаци(знньтмт» лн. тяются старших разрядов 1»з (N+1) разрядов реверсивного сдвиг«в«г« регистра, соответственно разряды кодл с выхода этого регистра назовем млл,IIIIIII» — нулевым, а 1>(старших — информлционнllми. Выходы 1(1 старших инф«рмлци«нтых разрядон реверсивного (.,»»I>тг«в«го регистра назовем f»f- ðflf (Ifè ньтх днь>ми ши5 1533005 иам», а выход его нулевого разряда второй выходной шиной.

Значение максимального коэффициента передачи управляемого усилии

<; 72» -я = -

1 1 1 т е.

° ° ,1 I с я

T ,!

Г мак с 1

20

30

В 1том < лучяе максимальный коэффиц»с ит усиления „„„, управляемого ус». г»теля определяется выражением

< I1

<„„„,= ", !, Состояние 3 каждого ключа обозначает Замкнут, а

>" " з !! с ос тоя! .It< Р Разомкнут . Логическ

Ня ф»г.2я ломаной 1 изображен входно» сиги:1л 7(t) представляющий собой яд

V(t), и»зкочастотной помехи X(t) и высокочастотной помехи S(t) кривой 2

»зобряжеиа и»зкочястотная помеха

X(t). Ня фиг.26 ломаной 1 предстяв.It< и !!х<111иой»ол<1зньг! сигнал V(t), Kplt tIo)t 2 — с»гия:I F (t) с выхода

ЦАП 18. Ня ф»г.2в изображен сигнал

111,!х<1д<1 11ы !итятеля 1, ломаной 1 я:1д»т«нияя <.!ось полезного разностно-!.<> сигнала 7, (t), ВЧ-помехи S(t) !!1! †пом» Х(t), кривой 2 — IN помеха .", (с). Ня фиг,2г представлен с»гиял ия выходе фильтра, на фиг,2д— с» и!I <1:! It;1 II I, . !i;I < логического i стройс тия ?1, ия <1»! .2< — сигнал на выходе

II< реключ Iтели ? 3, на фиг, 2ж — сигнал ия и!.!к<11<

"Сброс" »з< бряжеи ня фиг.2и.

Ня ф»г.Зя ло. !яиой изображен сигиял с»ерлог< иых<1дя управляемого ус»-!»тс ля 3, я .г!оманс1й 2 — сигнал с его BTop< I и<:<ходя, Ня фиг.36 предг тяи!еи с III я

Э иа ф»г ° Зн — < »! иа.t иа выходе сумматора 6. Ня ф»».3r изображен сигнал с выходя иер .я гответственно с»гиялы < иь!х,дя блоков 8 и 12.

На фиг,Зи изображены импульсы с выходя элемента ИЛИ 15, на фиг.Зк — сигналы на выходе реверсивного сдв»гового регистра 17.

Преобразователь работа<; следующ»м образом.

В исходном состоян»,t реверсивиый сдв»говый регистр 17 сигналом "Сброс" (фиг,2и), постуг.ившим в момент t с шины "Сброс", приводится в начальное состояние, при этом запись<вается "1" в его нулевой (младший) разряд, я в остальные — 0 (фиг.Зк). При этом наличие 1 в нулевом разряде соответствует нулевому полезному сигналу

Ч(г) на выходе вычитателя 1 (фиг.26, ломаная 1), нулевым потенциалам на выходах ЦАП 18 и переключателя 23.

Под действием полученного (N+1)-разрядного кода «а выходе ЦАП 18 устанавливается нулевой потенциал (фиг.26, ломаная 2), управляемый усилитель 3 приводится в состояние максимального коэффициента усиления как по перв ому, так и по второму выходам, на выходе логического устройства 21 сформирован сигнал "0" (фиг.2д). Под действием 0", поступающего на первый управляющий вход переключателя 23 с выхода логического устройства 21, он открыт по второму входу и закрыт по первому входу, при этом на его выходе устанавливается нулевой потенциал. После окончания импульса "Сброс" (фиг.2») при нулевом полезном сигнале на входе устройства (фиг.26, ломаная 1) и наличии только низкочастотной помехи Х(г) и высокочастотной помехи S(t) (фиг.2а) на вьгходах компараторя 11 (фиг,3д), компаратора 12 (фиг.3ж), на выходах элементов ИЛИ

13-15 (фиг.Зи) и на выходе элемента 16 задержки формируются сигналы 0", близких к нулевому потенциалу. Ключи 9 и 10 разомкнуты, причем помехи проходят на выход вычитателя (фиг.2в). Фильтр подавляет низкочастотную помеху X(t) и пропускает практически без изменений высокочатотную помеху Б(г.) (фиг,2г), которая проходит через сумматор 22 на вход управляемого усилителя 3 (фиг,2ж). Усиленная с максимальным коэффициентом усиления помеха S(t) поступает (фиг.За) через инвертор А на первый вход сумматора 5 и на второй вход сумматора 6 (фиг,За), !!а второй вход сумматора 5 и первый вход сумматора 6 по1533005 с тупают потенциалы 0 с выходов

1< 11 соответственно компараторов 12 и 11.

11а третьи входы сумматоров 5 и 6 подается напряжение смещения Ц,„, необходимое для обеспечения работы веро5 ятного реле 8 на сигналы отрицательной полярности, а также для обеспечения работы вероятностного реле 7 на сигналы положительной полярности. Для этой цели, а также для того, чтобы применить одинаковые вероятностные реле, используется иннертор 4. Сигналы с выходов сумматора 5 (фиг.Зб) и сумматора 6 (фиг.Зн) поступают соответ5 ственно на входы вероятностных реле 7 и Я, Вероятностное реле 7 определяет положение входного сигнала по этношению к положительному порогу а = 1 „, гт/-", где 1 — максимальма кс ° У Макс ный коэффициент усиления управляемого усилителя 3, < — неличина

1 кванта преобразования на первом шаге.

Вероятностное реле 8 определяет положение сттгн; яа íà его нходе по отно- 25 шению к отрицательному порогу — а —

1 „ c1/2. При этом на выходах вероятностного реле 7 (фиг,Зг) и вероятностного реле 8 (фиг,Çe) формируются сигналы, пропорциональные вероятности пребывания входного сигнала соответственно выше положительного порога а и ниже отрицательного порога -а . Вероятность пребывания усиленной с максимальным коэффициентом усиления К помехи S(t) sbatle no35 макс ложительного порога а близка к нулю, поэтому на выходе вероятностного реле 7 формируется потенциал, близкий к нулю (фиг.3r), Аналогично на выходе 4, вероятностного реле 8 формируется такой же потенциал (фиг.Çe). На нторые входы компараторон 11 и 12 подается опорное напряжение U«, необходимое для обеспечения нужных режимов работы компараторов. Поскольку на входы компараторов 11 и 12 поступают сигналы, близкие к нулю и не превосходящие первых уровней их срабатывания 1)„ (фиг,Зг,е), то они не изменяют своего состояния и на их выхо50 дах остаются сформированные сигналы

"0" (фиг.Зд,ж), При поступлении на вход устройства в момент t полезного сигнала по1 ложительной полярности V(t) с наложенной на него низкочастотной помехой

X(t) и высокочастотной помехой S(t) (фиг.2а, ломаная 1) фильтр 2 верхних частот подавляет ни3Koчастотную помеху X(t) и пропускает практически без искажений полезный <.нгнал V(t.) и высокочастотную помелу Б(с) (фиг.2г) через сумматор 22 на вх<эд управляемого усилителя 3 (фиг, 2ж),,kirlian!1 V(t) и полезный разностпый сигнал i (t ) =

=V(t)-F(t), который формируется на ныходе вычитателя 1 (фиг..2в), идентичны, так как сигнал Г(г), поступающий с выхода ЦАП 18 на второй, и сигнал, поступающий с выхода переключателя 23 на третий инн< ртируютцие входы вычитатели 1, равны нулю (фиг.26, ломаная 2, фиг ° 2е) . Аттаттогично сигнал G(t),II< ñòóíàþøèé с выхода фильтра 2 на вх<эд сукгматора 22 (фиг. 2г), и сигнал ((t) с ныхода сумматора 22 (фиг. 2ж) ид< итичны, поскольку на другой вход сумматора 22 поступает ну.гс ной гтот< ициал с выхода перекггючателя 23. 11скажения полезного сигна<та V(t) фильтром 2 верхних частот незначтт <" еттьтты и ими можно пренебречь. Однак<> для наглядности сигнал Г (t ) (фиг . 2г ) на выходе фильтра и сигна:I т (t ) т<а выходе сумматора 22 нз эбражены отличающимися от сигналов 1 (С) ча входе ;устройства и 7. (т ) гта тэых<эгге г<ы<ттттателя 1 (фиг. 2в) . Уси I< нная с к<<э(1эфициентом усиления It „аддитивняя смесь полезного сигна..та < (t ) и гнтсокочастотной S(t) помехи (фтгг. 3а, ломаная 2) поступает на вт<эрой вход сумматора 6, на первыи нхо,t к<этсэрс—

11 11 го 1т о с туп ае т 0 с выхода к омп а р «т<,— р а 1 1, а Н а тр Е тнй В . о;т П <1< т уП; (-. Н аи ряже ни е смещения 1, . В с р (я т н < с . ь пребывания сигнала положит< Ilk,kkc(ki II< — лярности на нх эде тэ< р< я I k«k< тттог 11e— ле 8 ниже порога <этрица-,ел„н эй н(эляр1 ности — а (фиг. 3в) б:II11lc;1 kc kly! Ikck, ПОЭТОМУ ВЕР<ЭЯТН<ЭС т ii<1< Р< I< Я lie I(3Me— няет своего сост(эяния и е ет cl выхода на вход компарат< р;< 12 <<ос тупа<э т сигнал Ц.,(с), близкий тто св< еbiy зна тению к нулю (фиг. 3е) . K

К аддитивная смесь тт<э<т< эн<эго сигма кс нала V(t) и высокочастотной гтомехи

S(t) (фиг. 3а, ломаная 1) тт<эступает на первый вход сумматора .э, на т торой вход которого п<эступгэет 0 с выхода компаратора 12, ;I на тр< тий вход поступает напряж тп<е гм< щ ния Гс . Be

1533005

10 р -яг п.«ть 1(pt :ыв,)ния сигналя пол0)f.(l т< . ь. <:й l«>JI>T(»J,«т«выше полож«тель1 и:>ро(л л Возрастает с нараста(((<м ((<):(е злого -«гнала (фиг.Зл, ло— и:.((.<я 1?,;() ) (< му сигнал 0,(t) на

5 !, л- ка 7 <>тр(пглтельной полярно««0<; о()I (1<>((((.((т.ныл(этой вероятности, <к< i!<> >, < г 1(!! Tl() < воему лбсолютноч ((((к (!)IIГ. ЗГ) . Бр< меннля дилг- 10 (,! «1 <, Iя < >Jучлч ((ff»f ((тировлния пол(7. 3 (<" н < (н<:- сигнала 7. (t) c «лв !

<><.«(.,< !f: (л< тот«ой ((о. (ех<>Й ((. > iIл I!IJ.:;lT(., роятностного реле 7

>(р((в;-. ((л !:! < )((Г, 3á. Еак то.(ько с«г15

>лл нл я <хол в роятностногп реле 7 (,> "-. (Гв< ",i!;>;(ii«я Е,, соответствук>щ г >,< s!!: >с (> 0 5 (фиг Зг), на вык<>IIÃ I(.т< »»< 1 1 в >1<7I(« I(T J (по гс я <: .Г»"7,..; "1" (<)«ã. Зд), Этот

20 (уTTII(HI(вход (;.:<(»;,: (, (:(Гн (в;»((вход суммлторл 6, н«((; J!fill вх:. I(bl< нта 11(И 1<(и f(< .

>«,;>»(1) ». > т< и T7a ИЛИ 15, а та(о(<е в ;:о;(Г i<>f«.» (>(рев«р< )(II()l сдв:(— 25 т() (17. 1>л(вч 9 злмыкаетЯ, ((< I! I!!! . <>,: t) С ВЫХОДЛ ВЕРОЯТ—

« "i! >г< р («? спадает со знлчения, -; т:, ((:(I > !(е(»>ят«ости (?, 5 до

>i< !!I!, < <><)7 ><.тс г(>УЮЩе(o f)(P()ßòf!Î

« < <

\ >II ) a тзр< мя t

> О 3(< — < <,7пв(, (-:<> гор< г обусловлено ()нутрен< -.lip< ".. в.i<.l;!!Cм ключа 9, В момент рЛВ !Inт"-(Втп<Ю С«Г((;(ЛЛ () (T ) НЛ HIIXO— !

i!(р >ятн< «тнг; > рел«7 (фиг. Зг)

35 к<>-1> .<;>((T<:р 11 <;>лблтьпзает и на era

в(,(х >л . фо;.;>i(n е тся сигнал 0 . Та,.<((((70>рл 1<>.1, н;(выходе комплратора 11

<,)<)(:ì(() Tåт< я II .ITT".(ьс, к<тторый пос.тупа< т (, .т< pIJJII(в);о,з сумматора 6 бло40

KIIp я В р Iò я(>стное реле 8 на время с в ><< Г(с . I>l< с т нов <тния t (ф«Г ° .>в ) з(I>:(.к«ровна в р< >(тностнс го реле 8 не<>.< д«мз,(:(! го <>, чтобы избежать

< Го Jl(»;! <) I: с () л<>;(ть!В лния В момент 3 а и(1 с (< f(nl), Г . . > T-< д«т<-я «.з р< жима Хранение в режим

"(. (><« . в;;.,((<о", т. е. происходи сдвиг

- т <>Pni У Г,(РШ«Х РЛЗРЯДОВ, ПЕРЕДНИМ

«:<((у:(ьсл, поступающего с вы.:.«,л комп рзт<.(:л 11 (фиг.Зд) через .3(-и(нт 1(. (И 1 I нл его вход сложения, в:.; I (!.i ((Т.((<ИЯ РЕВЕРСИВНОГО СДВИв<>Г > р((((тр,(1 > пр«этом поступает

)5 !! т>(<, . (<ых<»I 1 к .((параторл 12 (фиг. Зж) р< (зл 1 >:.,(1(I 13, Пер (тний фронт

; "1((„,(s < 7 (в!.,,(,7 ко.птлрлтора 11 поступает также через элемент 1ГТ(1 15 нл вход элемента 16 задержки. Где задерживается на время t1, .держка

3аа импульса элементом 16 зад ()f<êè на время t невелика, но необх пима для

sa )> надежного обеспечения >1жима Сдвиг вправо реверсивног сдвигового рег«стра 17 н момент прихода перелнего фронта импульса с выхода лементл 16 злдержк« на третий (тактовый) ((х<>д регистра 17. С приходом в момент с, переднего фронта импульса с выхода элемента 16 задержки на третий (тактовый) ахоп реверсивного сдвигового регистра 17 на его (N+I)-разрядном выходе 20 происходит сдвиг "1" на

<дин разряд в сторону старших рлзрял<>в. В данном случае осуществляется сдвиг "1" из нулевого разряда в первый разряд (фиг.Зк). Полученный (11+1)-разрядный позиционный код с выхода реверсивного сдвигового регистра 1? поступает нл соответствующие упрлв.-(яющие входы управляемого уснл«теля 3. 1(од, образованный N старшими разрядами реверсивного сдвигового регистра 17, поступает на соотВетст)(ующт((входы N-рлзряднnr<7 IQII 18.

Б < оответ<>твин с злп«< HHHI.IM нл Rb(Y< де р«в«рси(зного сдвигового ре гистр;. 17

Tc<)lT<) коэффициент усиления управлятмого усилителя 3 по первому «по втс ро му вь(ходлм изменяется согттасно привед;((ной T(таблице зависимости, л на выходе ЦЛЛ 18 формируется потенциал

Г(t) который поступает на второй инвертирующий вход вь(читателя 1 (фиг.2б, ломаная 2). 11<) вь(ходе вычитателя 1 формир,ется pR3Hocтньгй сигнал 7. (t) — >T(t) — F (t.) с наложенной на него

f!iIзкочлстотной помехой x(t) и вь(сокс— частотной помехой 8(г), который поступает нл вход фильтра 2 верхних частот (<(>«r.2в). С окончанием тактового им(ульса с выхс да элемента ИЛИ 15 (фиг,З«), задержанного на время .>лементом 16 задержки, заканчивается первый такт.

Если входной сигнал V(t) (фиг.2б, .(оманая 1) продолжает нарастать, то

< нарастает и разностный сигнал Z (t) (фиг.2в), тогда весь цикл работы устройства повтгряется. Отличие второго такта и последующих от первого заключается лишь в том, что в конце второго такта, как только на выходе реверсивного сдвигового регистра 17 осуществится

1533005

Под воздействием " 1 ", поступающей н а упр а вл яющи и вход переключателя 2 3, 5 оН размыкается по второму входу и замыкается по первому входу, при этом подключает выход сумматора 22 к его втор«му входу и третьему (инверти10 руюшему) входу вычитателя 1. На выходе переключателя 23 формируется сиг1 нал G (t), искаженный высокочастотfIoII помехой S(t) (фиг. 2е) . На второй (инвертирующий) вход вычитателя 1 поступает сигнал F(t) с выхода ЦЛП 18, соответствующий новому значению кода.

Таким образом, на выходе вычитате.)я 1 с момента С формируется сигнал

7, (t) = Г (t) + X(t), Так как до мо20 мента Г 3 сигнал Г (t ) с выхода сумматор» 22, искаженный высокочастотной ттомехой Б(С) (фиг.2ж), повторяет сигнал G(t с выхода фильтра 2, искаженный выс<ткочастотной помехой (фиг.2г), 25 а сигнал <;(t) практически равен раз-! ностному сигналу Z (t) на выходе нычитат<.ля 1, то с момента г д на Rblходе вычитателя 1 выделяется низкочастотная помеха X(t) (

35 восстанавлива< тся с довольно высокой точностью в виде сигнала С (t) (фиг.2ж). Это достигается благодаря тому, что с момента t уже не сам раз) постный сигнал Х (г), искаженный по- 40 мехами, поступает с выхода вычитателя 1 на вход фильтра 2, где подвергается искажению, а на вход фильтра поступает сигнал, близкий нулю, а также низкочастотная помеха X(t) (фиг.2в). 45

Если разностный сигнал Z (г.) на выходе сумматора 22 спадает (фиг,1ж), т ° е. спадает сигнал V(t) (фиг.2б, ломаная 1), то соответственно спадают сигналы на первом и втором выходах управляемого усилителя 3 (фиг.3а).

Вероятность пребывания сигнала с первого выхода управляемого усилителя 3 (фиг.3а, ломаная 1) выше положительного порога а . уменьшается, поэтому сигнал g,(t) на выходе веро55 ятностного реле 7, пропорциональный этой вероятности, уменьшается по абсолютной величине до нуля (фиг. Зг), Beposr TIfoc TI ттрс бьи<:тния с игнала отрицательной lto тярнс)с ти с. второго выхода управляемогО усилителя 3 (фиг. За, ломаная 2) ниже тртитательного порога — а увеличива< тс я, а < ледовательно, сигнал Ц (t) с в ti;o;t<3 13ероятностного реле 8, пр< иорциона тьный этой вероятности, расToò lt<; абсолютной величине (фиг.Зе). Нри достижении сигналом с выхода )3«pvIIT)toe THoro реле 8 уровня U, соо)1) е те т нующс. го вероятности 0,5, на )3)Ix<3

В этом случае устройе TH<3 раб т<3 )т так же, как при нарастании сигна.та V(t) на входе устройства, т<.п,ко лабота T цепочка, в состав которой входят следующие элементы: сумматор 6, )3ероятностное реле 8, ключ 10, K<мт арат< р

12, элемент ИЛИ 13, 1<место )теис чт..т, образованной инвертором ."3, сумматором 5, вероятностгн!п) рс ле 7, т .)1)<)чс)м 9, компаратором 11 и !.)с Ит<тм )11)111 1,,

ПЕРВОГО РДЗРЯДа, то Н:3 )3),)ХО;)Е )О) 11ЧЕСКОГО уСтройСтВ» 1 Гт;)с т<;, ЕИ,— нал "1", п«стуff1lotllIIA на у*тр;тн:IH)»ltl Ill вход Переклк)чателя 2-<), Koт< рыи )з срттт . по второму входу и ткрыт и ),и ., Mv входу, при этом иых«,1 с,")м;ттстп" з ) подключен к его второму вхс)ду„.И к третьему (инверсному) вхо ту ))ьтчитатс.-lH 1 °

ЕСЛИ 1 ЗаПИСаиа )3 ll< рiil )й И. Ill )), )т вой разряд реBoðси)ти! г <зт»и) )< ) 3 регистра 17, Io 1)а вы.;<,1 1«! 1-теского устройства 21 ф; м))р. с.3 е» ")3", под действием котop<,и< lf p< кfii! i,lте.ть

23 закрывается по пс рв >му <х< „у 11 Открывается по второму 13х< ду, ири зт<.м на второй вход су,1111TopH 22 и третии (инверсный) вход вычиl;lте.t» 1 ДО<.тупает нулевой потенциал.

Таким образом, благ тп;313 1 )i ) яс т 11 р 3)

l4

153300 >

tt<< Tt, ггрс>с браза><виня непрерывных имиу >ъ<. иых сигналов, изменяющихся н б< .«,с>ю граничную частоту ии «к ><гас тотис>1 с:ос танляю цей помехи ири кс торой у»тройство функционирует. формул а изобретения

1.Лналого-гпгфрово>1 преобразователь, 10

С < Дс Ржащг<й Г<Ь>ннтатЕЛЬ, ЛЕРВЬП1 ВХОД кот >рого яг>ляется входной шиной, вы>с<>л сn jttttt< tt с входом фильтра высоких частот, а второй вход соединен с гц>ходом цифроаналогового преобразователя, входы которого соединены с

1»pI>t п1>1 втсодами реверсивного сдвигов<>го рс . .истра, которые янляк>тся лерн 1,<мгг н исходными ttt>I II àìè, первые и в торс и упранляющи» входы управл>гемого

У<1,1>IÈТ»JIß С«ЕДИИЕНЬI СООтВЕтСтВЕННО с и» рг>в<ми и и то рым нь<х одами р ев е рсивиого сг,»игоиого регистра, второй ньгхсд к<>тор«го является нторой выходной ши .<ой, лер;<ьпг выход управляемо- 25 га усилит< ли через инвертор соединен с первым иход м г>срного сумматора, второй вход которого объединен с лерньгми вхс>дам>1 пе;»tc>ro и нторого элеи< иг<>L» 111111, уг<равлянлцим входом перво- 30 га гс я>с>ча и»оед>п>ен с выходом первого компаГ>ягор» <: ?????????????????????????? ??????????????????????????????, ???????????? ???????? ???????????????? ??????????><лиг>яж< <ия «мещеиия, а ныход соеДИИ»11 С икал<>М ПЕРВОГО ВЕРОЯтНОСтНО35 го реле, и ptthttt >>ход второго компа- . раТе>ра с гис терезисной характеристикс и объ»JItttteи с информационным вхо20

40 ло<м IIT<>pnt к:н»ча 11 соединен с выходом пе j>tt;>I не р< ятиос тного реле, втор:>й вх< >Г яв. <в»тся шиной опорного иапряж»1>ия, и»tptthtI t вход третьего элемента 11!111 объединен с вторым входам ит >рого з 1»моиг а ИЛИ, управляющим их«лом I>T<>poI ключа и первым нхо- 4 ,;ом 1>тс р<>го с умматора и соединен с выходс м >зтс>р< гп кс>мпаратора с гистерезис иой характег>истикой, второй выход управ.сгяемс>г и усилителя соединен с вторым нксг>,м второго сумматора, третий вход которого является шиной на>гряжения смещения, а выход соеди>" н с входом второго вероятностнога реле, первьпг нход первого комлара1.>ра с гистерезисной характеристикой объединен с информационным входом первого ключа и соединен с выходом второго нероятностного реле, второй вход первого компаратора с гистерезисной характеристикой является шиной опорного напряжения, второй вход первого элемента ИЛИ объединен с третьим входом второго элемента ИЛИ, вторь>м входом тре>тьего элемента ИЛИ и является шиной "Сброс", выход первого элемента

ИЛИ соединен с первым входом реверсивного сдвигового регистра, второй вход которого соединен с выходом третьего элемента ИЛИ, а третий вход через элемент задержки - с выходом второго элемента HJIH а выходы первого и второго ключей являются шиной нулевого потенциала, отличающийся тем, что, с целью повышения точности преобразователя, в него введены третий сумматор, переключатель и логическое устройство, первый и второй входы которого соединены соответственно с выходом младшего разряда первых выходов и вторым выходом реверсивного сднигового регистра, а выход подключен к управляющему входу переключателя, первьп1 информационный вход которого является

1шиной нулевого потенциала, второй информационный вход объединен с информационным входом управляемого усилителя и подключен к выходу третьего сумматора, первьгй вход которого соединен с выходом фильтра нысоких частот, а второй нход объединен с третьим входом вычитателя и подключен к выходу переключателя, 2. Преобразователь по п.1, о т л ич а ю шийся тем, что логическое устройство выполнено на элементе ИЛИНЕ, первый вход которого является первым входом устройства, нторой вход— вторым входом устройства, а выход—

>выходом устройства.

ГИ= v(c

Фиг.z

Z (8)+S

6 д а °

Орос „

1" о

1533005!

533005

g,й) О

Мр

I д

Ф

Д () е 05

Ж 1 (/(g

1 0

Нулей . р 1 ,О

1 раар,1 0, Зразр.1<

Зразр.1

1 i I

Фиг.5

1533005

SN Из

16ьмпд

Редактор A ° Orap

Заказ 8107/57 Тираж 884 Подписное

BHHHIIH Государственного комитета по изобретениям и открытиям нри ГКНТ СССE

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. а арина, 101

ФойМа

ЬиИааМ

ФМй,о г

Составитель В,Махнанов

Техред М. Ходанич Корректор Н.Кор 1ль