Устройство для одноканального управления преобразователем на двухоперационных вентилях

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электротехнике и может быть использовано при управлении многофазными сетевыми преобразователями, выполненными на двухоперационных вентилях. Цель изобретения - расширение частотной полосы пропускания преобразователя. Формирователь синхроимпульсов входом связан с питающей сетью, а выходом - со входами генератора опорного сигнала, анализатор временных зон выделяет интервалы работы тиристоров, по которым дешифратор и распределитель импульсов формируют и разрешают прохождение импульсов на необходимые тиристоры. Введение узла определения знака производной управляющего напряжения позволяет уменьшить время реакции преобразователя на изменение управляющего сигнала. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

; (51)5 Н 02 М 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4413026/24-07 (22) 18.04.88 (46) 15.01.90. Бюл. № 2 (71) Ульяновский политехнический институт (72) C.Н. Сидоров и С.Л. Чеченев (53) 621.316.727(088.8) (56) Авторское свидетельство СССР № 1091298, кл. Н 02 И 7/00, 1983.

Авторское свидетельство СССР № 1053257, кл. Н 02 M 7/00, 1983. (54) УСТРОЙСТВО ДЛЯ ОДНОКАНАЛЬНОГО

УПРАВЛЕНИЯ ПРЕОБРАЗОВАТЕЛЕМ НА ДВУХОПЕРАЦИОННЫХ ВЕНТИЛЯХ (57) Изобретение относится к электротехника и может быть использовано при управлении многофазными сетевыми .

Изобретение относится к электротехнике и может быть использовано при управлении многофазными сетевыми преобразователями, выполненными на .двухоперационных, полностью управляемых вентилях (транзисторных ключах, двухоперационных или комбинированно выключаемых тиристорах), а также аналогичными преобразователями на однооперационных тиристорах с искусственной коммутацией.

Цель изобретения — расширение частотной полосы пропускания путем достижения симметричной реакции и предельного быстродействия преобразователя при отработке возрастающих и убывающих сигналов управления.

На фиг. 1 приведена схема устройства на фиг. 2 — временные диаграммы, поясняющие работу устройства, „.SU 1536491 А1

2 преобразователями, выполненными на двухоперационных вентилях. Цель изобретения — расширение частотной полосы пропускания преобразователя. Формирователь синхроимпульсов входом свя-, зан с питающей сетью, а выходом— с входами генератора опорного сигнала, анализатор временных зон выделяет интервалы работы тиристоров, по которым дешифратор и распределитель импульсов формируют и разрешают прохождение импульсов на необходимые тиристоры..Введение узла определения знака производной управляющего напряжения позволяет уменьшить время реакции преобразователя на изменение управляющего сигнала. 2 ил. — выходное напряжение полностью управляемого вентильного преобразователя; U „ — управляющий сигнал, прикладываемйй к входу формиро- © вателя управляющих импульсов; Ugn — СФР опорное напряжение, формируемое на ф выходе генератора; U — сигнал на вы- Д ъ ходе k-го элемента схемы; U > — ун- Я ) равляющие импульсы для j-ro силового вентиля. Представленные диаграммы иллюстрируют работу устройства на примере управления трехфазным мостовым преобразователем, выполненным на двухоперационных вентилях, при отработке,Ф управляющего напряжения произвольного Ъ. например, гармонического вида.

Устройство содержит формирователь

1 синхронизирующих импульсов, генератор 2 опорного сигнала, формирователь

3 управляющих импульсов, анализатор 4

1536491 временных зон, анализатор 5 уровня управляющего напряжения, формирователь . 6 управляющего сигнала, дешифратор 7 и распределитель 8 управляющих нмпуль- .

3 сов ..

Формирователь 1 синхроимпульсов

ыкеет шесть выходов (по числу вентилей) 9-14, Анализатор 4 временных зон содержит триггеры 15-20. Анализатор 5 уровня управляющего напряжения выполнен на двухвходовых элементах И 2 1-23 и элементах НЕ 24 и 25. Формирователь

: 6 управляющего сигнала содержит ком, параторы 26 и 27 и nepBiì аналоговый сумматор 28. Дешифратор 7 выполнен на двухвходовых элементах И 29-46.

Распределитель 8 управляющих импульсов содержит двухвходовые элементь-. И 4752. Устройство содержит также второй аналоговый сумматор 53, узел 54 определения знака производной управляющего напряжения, 2m = 12 двухвходовых элементов И 55-66, 2m = 12 элементов

67-78 гальванической развязки с тремя выходами каждый и элемент НЕ 79.

Формирователь 1 входами подключен к источнику трехфазного сетевого напряжения, а выходами 9-14 — к входу генератора 2. Выход последнего подклю чен к первому входу аналогового сумматора 53, второй вход которого связан с выходом узла 54. При этом вход последнего подключен к источнику управляющего напряжения.

Входы ш=б триггеров 15-20:анализатора 4 связаны с разными выходами формирователя 1. При этом триггер 15 первым входом связан с выходом 9, а вторым входом — с выходом 10. Триг40 гер 16 первым входом связан с выходом 10, а вторым входом — с выходом

11. Триггер 17 первым входом связан с выходом 11, а вторым входом— с выходом 12. Триггер, 18 первым вхо45 дом связан с выходом 12, а вторым входом - с выходом 13. Триггер 19 первым входом связан с выходом 13, а вторым входом - с выходом 14. Триггер 20 первым входом связан с выходом 14, а вторым входом — с выходом 9.

Каждый из п3 элементов И анализатора S своими входами путем прямого или инверсного подключения связан с выходами всех компараторов 26 и 27 в составе формирователя б. При этом

5 элемент И 21 связан с выходами компараторов 26 и 27 с помощью элементов, НЕ 24 и 25. Элемент И 22 первым входом подключен к выходу компаратора 27 через элемент НЕ 24, а вторым входом— к выходу компаратора 26. Элемент И 23 входами подключен к выходам компараторов 2би 27 непосредственно. Своим первым входом компаратор 26 подключен к источнику напряжения уставки U а компаратор 27 первым входом подключен -к источнику двойного напряжения уставки 2U

Вторыми входами оба компаратора подключены к источнику управляющего напряжения U „, а выходами вместе с источником управляющего напряжения— к входам аналогового сумматора 28.

Выход последнего связан с первым входом формирователя 3, второй вход которого подключен к выходу аналогового сумматора 53. 2ш=12 двухвходовых элементов И 55-66, из числа которых половина элементов, а именно И 55, 56, 59> 61, 63, 65, первыми входами подключены к выходу узла 54, а другая половина элементов — И 56, 58, 60, 62„ 64, 66 первыми входами подключены к выходу элемента HE 79, вход которого связан с выходом узла 54 °

Каждая пара элементов И 55-66 вторыми входами связана с выходом одного из триггеров с составе анализатора 4, При этом элементы И 55 и 56 связаны с выходом триггера 15; элементы И 57 и 58 — с выходом триггера 16; элементы И 59 и 60 — с выходом триггера 16; элементы И 61 и 62 — с выходом триггера 18, элементы И 63 и 64 — с выходом триггера 19; элементы И 65 и 66— с выходом триггера 20, каждый из

2m=12 элементов развязки имеет один вход и три выхода. Причем вход каждого элемента подключен к выходу одного иэ элементов И 55-66. Так вход элемента 67 развязки связан с выходом элемента И 55; вход элемента 68 развязки — с выходом И 56; вход элемента 69 — с выходом И 57; вход элемента 70 — с выходом И 58; вход элемента 71 - с выходом И 59; вход элемента 72 — с выходом И 60; вход элемента 73 — с выходом И 61 вход элемента

74 - с выходом И 62; вход элемента 75— с выходом И 63; вход элемента 76— с выходом И 64; вход элемента 77— с выходом И 65; вход элемента 78— с выходом И 66.

Распределитель 8 содержит m=á двухвходовых элементов И 47-52, которые первыми входами подключены в парал1536491

v =v(1 — — ).

hat

on м и лель к выходу Формирователя 3. Дешифратор 7 состоит из m-6 каналов, каждый из которых содержит п--3 двухвходовых элемента 29-46. Выходы по5 следних объединены и подключены к второму входу одного из элементов

И 47-52 распределителя. Так, выходы элементов И 29-31 дешифратора 7 связаны с вторым входом элемента И 47 распределителя 8; выходы И 32-34— с вторым входом И 48; выходы И 3537 — с вторым входом И 49; выходы

И 38-40 — с вторым входом И 50; вы.ходы И 41-43 — с вторым входом И 51; выходы И 44-46 — с вторым входом

И 52.

Элементы И 29, 32, 35, 38, 41, 44 дешифратора 7 первыми входами подключены к выходу элемента И 21 в составе 20 анализатора 5. Элементы И 30, 33, 36, 39, 42, 45 первыми входами подключены к выходу элемента И 22 анализатора 5. Элементы И 31, 34, 37, 40, 43, 46 первыми входами подключены к выхо- 25 ду элемента И 23 анализатора 5.

Каждый элемент И 29-46 дешифратора 7 вторым входом связан в параллель с выходами двух элементов 67-78 развязки. Так элемент И 29 дешифратора ЭО

7 вторым входом связан с выходами элементов 71 и 74 развязки; элемент

И 30 — с выходами элементов 69 и 76; элемент И 31 — с выходами элементов

6? и 78; элемент И 32 — с выходами элементов 71 и 78; элемент И 34— с выходами элементов 68 и 69; элемент И 35 — с выходами элементов 75 и 78; элемент И 36 — с выходами элементов 73 и 68; элемент И 37 — с вы- 40 ходами элементов ?О и 7 1; элемент

И 38 — с выходами элементов 67 и 77; элемент И 39 — с выходами элементов

70 и 75; элемент И 40 — с выходами элементов 72 и 73; элемент И 41 с выходами элементов 67 и 70; элемент И 42 — с выходами элементов 72 и 77; элемент И 43 — с выходами элементов 74 и 75; элемент И 44 — с выходами элементов 68 и 72; элемент

И 45 — с выходами элементов 67 и 74, элемент И 46 — с выходами элементов

76 и 77. . Устройство работает следующим образом. 55

При подаче напряжений сети на входы формирователя 1 на его выходах формируются кратковременные синхронизирующие импульсы, по фазе совпадающие с моментами прохождения линейных напряжений сети через нуль (фиг. 2).

При этом импульсы на выходе 9 совпадают с точками естественной коммутации (т.е.к.) для 1-го вентиля; импульсы на выходе 10 совпадают с т.е.к, для 2-ro вентиля и т.д. Соответственно импульсы на выходе 14 совпадают с т.е.к. для 6-го вентиля. С приходом каждого синхроимпульса происходит запуск генератора 2, в результате чего на выходе последнего формируется пилообразное напряжение шестикратной частоты. Полагается, что на каждом интервале повторяемости, равном

60 эл.град. это напряжение жеет форму линейно убывающего сигнала где U — амплитуда опорного напряжения, Т„= 60 — период повторяемости, о

И вЂ” круговая частота сети.

Опорное напряжение с выхода блока

2 поступает на один из входов сумматора 53, на другой вход которого подается сигнал с выхода узла 54. Будем считать, что сигнал на выходе последнего может иметь два значения: высокого, равного амплитуде опорного напряжения, в случае возрастания управляющего напряжения и нулевого, в случае уменьшения управляющего напряжения или отсутствия его изменения

U з+ = Пм, если dV)„)/dt > О;

V = О, если dv>n /dé а О, при условии, что U

Полагается также, что сигнал на выходе аналогового сумматора 53 представляет собой разность между сигналами, поступающими с выходов блоков 54 и 2, Тогда, если управляющее напряжение на входе узла 54 возрастает, то опорное напряжение на выходе сумматора 53 изменяется по закону убывающей функции, и наоборот, если управляющее напряжение начинает уменьшаться, то опорное напряжение на выходе сумматора 53 изменяется по закону возрастающей функции с начальным значением, зависящим от момента изменения знака

1536491

dU ïp /4

20 производной управляющего напряжения на интервале повторяемости, т.е. имеют

И

U„(" ) U(> э ари

Тn

l (о = U„T + Uo > при dU)np /dt « О«

Qt где U — начальное значение опорного напряжения на интервале повторяемости, непосредственно предшествующее изменению знака производной управля.ющего напряжения.

При подаче управляющего напряжения

U и напряжений уставок, равных амплитуде Б„и двойной амплитуде 2U> опорного напряжения, на выходах компараторов 26 и 27 формируются сигналы нулевого или высокого уровня, в зависимости от того, в каких пределах находится текущее значение управляющего, напряжения. При этом полагается, что, сигнал высокого уровня на выходах компараторов также равен амплитуде, опорного напряжения, т.е. для компа. ратора 26 имеют ц б - 0«если ц Ъпр а Б«,в9 26 м если ор - Ом аналогично для компаратора 27 можно записать

Ug = О, если U p 2Ом 1

Пает U» ecru U>„p — 20м

Одновременно с этим, поступление синхронмпульсов на входы триггеров

15-20 приводит к появлению на выходах анализатора 4 широких импульсов длительностью 60 эл.град. Следуя последовательно друг за другом по повторяющемуся циклу, эти импульсы делят каждый период сети 2 и рад на шесть равных временных зон (фиг.2).

Таким образом, с помощью импульсов временных зон можно разрешать подачу узких управляющих импульсов, выделяющихся на общем выходе блока 3, на тот или иной силовои вентиль в одной из шести временных зон в зависимости от уровня и знака производной управляющего нааряжения. Так, например, жпульс на выходе триггера 15 можно использовать как разрешающий сигнал для подачи управляющего импульса при условии dU „p /dt > О. на 1-й вентиль

55 ю в диапазоне 0 < 04 < « /3; на 6-й вентиль в диапазоне «/3 с К 2«/3; на 5-й вентиль в диапазоне 2 « /3(gt(« а при условии dUqpp/dt 0 на 2-й вентиль в диапазоне — < /3 (о < О; на 3-й вентиль в диапазоне — 2 «а el (<-«/3 и на 4-й вентиль в диапазоне

- и о (— 2 /3. Импульсы на выходах триггеров 16-20 сдвинуты относительно друг друга по фазе. Поэтому они используются для разрешения на подачу управляющих импульсов в указанных диапазонах на другие силовые вентили.

Соответствующий этому алгоритм ра-, боты дешифратора отражен в порядке подключения выходов триггеров 15-20 с помощью элементов И 55-66 и элементов 67 и 68 развязки к элементам И

29-46 дешифратора.

Рассмотрим случай возрастания управляющего напряжения dU „р/dt > О.

Тогда, если управляющее напряжение находится в пределах О (U д а U, на выходах компараторов 26 и 27 в результате сравнения управляющего напряжения и напряжений уставок выделяется нулевой сигнал. При этом на вход аналогового сумматора 28 будет подано лишь управляющее напряжение U „p, Аналоговый сумматор 28 может быть выполнен в виде повторителя на операционном усилителе с единичным коэффициентом усиления. Повторявшееся значение управляющего сигнала с выхода аналогового сумматора 28 поступает на один иэ входов формирователя 3 управляющих импульсов. В связи с тем, что на выходе узла 54 по-. является нулевой сигнал, с выхода сумматора 53 на другой вход формирователя 3 начинает поступать периодическое опорное напряжение, изменяющееся на каждом интервале повторяемости по закону линейно убывающей функции.

На выходе формирователя 3 формируютея управляющие импульсы, которые по команде сигнала, поступающего с выхода узла 54 выделяются лишь в моменты равенства управляющего сигнала с убывающими участками опорных напряжений. Фаза этих импульсов (угол управления) в соответствии с известным вертикальным принципом зависит от величины управляющего сигнала. Далее эти импульсы поступают на параллельно включенные первые входы элементов

И 47-52 распределителя 8. Вместе с

1536491

10 этим нулевые сигналы на выходах компараторов 26 и 27, поступив на входы анализатора 5, вызывают появление сигналов высокого уровня на выходах элементов НЕ 24 и 25 и, соответственно, 5 сигнала высокого уровня на выходе элемента И 21 и сигналов низкого уровня на выходах элементов И 22 и 23.

Тогда на первых входах элементов

И 29, 32, 35, 38, 41, 44 дешифратора

7 появляется сигнал разрешения, а на первых Входах остальных элементов

И дешифратора 7 — сигнал запрета.

На вторые входы дешифратора 7 периодически поступают импульсы временных зон с выходов анализатора 4. Порядок их поступления на те или другие элементы И дешифрачора 7 зависит от знака производной управляющего на- 20 пряжения. В данном случае на выходе узла 54 выделяется сигнал высокого уровня, а на выходе элемента НЕ 79— сигнал низкого уровня. Соответственно этому импульсы временных зон с выхо- 25 дов триггеров 15-20 пропускаются элементами.И.55, 57, 59, 61 63, 65 и далее распределяются по входам дешифратора с помощью .элементов 67, 69, 71, 73» 77 развязки, а элементы 3р

И 56, 58, 60, 62, 64 блокированы. Поступив на соответствующие входы дешифратора, импульсы временных эон с выходов элементов И 29, 32, 35, 38, 41, 44 поступают далее на вторые входы элементов И 47-52 распределителя. Порядок поступления импульсов временных зон таков, что передние фронты этих импульсов отстают от соответствующих

t т.е,к. на 2 Т/3 рад. В этой связи импульсы временных зон разрешают подачу управляиицих импульсов с выходов распределителя 8 на силовые вентили лишь в диапазоне углов управления

2 11/3 ((! °

Если управляющее напряжение, возрастая, окажется в пределах U> (Ug p ( (2U„, на выходе компаратора 26 появляется сигнал, равный Uù. На выходе компаратора 27 сигнал будет нулевым.

В результате того, что сигналы с выходов компараторов подаются на вычитающие входы сумматора 28, на выходе последнего начинает формироваться управляющий сигнал вида 0 „ — Н .

По уровню этот сигнал так же, как и ранее не превышает амплитуду опорного напряжения (фиг. 2). В результате этого сравнение управляющего сигнала и опорных напряжений на входах формирователя 3 по команде сигнала с выхода узла 54 сопровождается формированием управляющих импульсов в моменты равен-. ства возрастающего сигнала управления с убывающими участками опорных напряжений. Однако теперь сигнал разрешения с выхода элемента И 22 анализатора 5 поступает на первые входы элементов И 30, 33, 36, 39, 42, 45, а остальные элементы дешифратора 7 с помощью элементов И 21 и 23 блокированы.

Порядок подключенич вторых входов указанных элементов И дешифратора 7 к выходам элементов 67, 69, 71 развязки будет иным. Поэтому на вторые входы распределителя 8 начинают поступать с выходов элементов И 30, 33-45 дешифратора импульсы временных зон, отстающие от т.е.к. на /3 рад.

Тогда поступление этих импульсов разрешает выдачу управ,пяющих импуль". сов с выходов распределителя 8 в друroM диапазоне углов управления, а именно в диапазоне Я /3 (о (2 т /3, Если управляющее напряжение, возажется в р д 2П (30,, то сигнал U ïoÿâëÿåòñÿ на выходах обоих компараторов 26 и 27.

Аналоговый сумматор 28 производит вычитание этих сигналов из управляющего напряжения. Поэтому управляющий сигнал на входе формирователя 3 будет U „ = 2U . Как и ранее уровень этого сйгнала не превосходит амплитуду опорного напряжения. Поэтому сравнение сигналов на выходах формирователя 3 по команде сигнала с выхода узла 54 также сопровождается формированием управляющихимпульсов в моменты равенства управляющего сигнала с уменьшающимися участками опорного напряжения. Однако теперь разрешающий сигнал выделяется на выходе элемента И 23 анализатора 5, поступая далее на первые входы элементов И 31, 34, 37, 40, 43, 46 дешифратора 7. Остальные элементы И дешифратора 7 с помощью элементов И 21 и 22 блокированы. В связи с тем, что порядок подключения указанных элементов дешифратора 7 к вь.ходам .элементов

67, 69-77 развязки отличается от указанного, на вторые входы распределителя 8 с выходов элементов 67, 69-77 начинают поступать импульсы временных зон, передние фронты которых совпа1536491

12 дают с т.е.к. Поступление этих импульсов разрешает выдачу управляющих импульсов на силовые вентили в диапазоне углов управления 0 C cc, II /3. Дальнейшее возрастание управляющего напряжения .должно быть исключено, так как формирование управляющих импульсов

Прекращается.

Аналогично рассмотрим случай умень-10 шения управляющего напряжения

yU „ И с 0 ° . Тогда, если уменьшающееся напряжение управления остается по величине в пределах 2U>

54 появляется нулевой сигнал, что

Мгновенно приводит к изменению формы опорного напряжения на выходе узла 54.

Теперь опорное напряжение на выходе сумматора 53 начинает изменяться на каждом интервале повторяемости по закону линейно возрастающей функции.

Torpа формирование управляющих импуль-30 срв на выходе блока 3 по команде изменившегося сигнала с выхода узла 54 происходит в моменты равенства управляющего сигнала с возрастающими участками опорных напряжений.

Одновременно с этим на выходе элемента НЕ 79 появляется сигнал высокого . уровня, чтО привОдит к тОму, чтО импульсы временных зон с выходов триггЕров 15-20 будут пропускаться лишь элементами И 56, 58, 60, 62, 64, бб и распределяться по входам дешифратора 7 с помощью элементов 68, 70, 72, 74, 76, 78 развязки, а элементы 55, 57-65 будут блокированы. 45

В это время анализатор 5 по-прежнему выдает с выхода элемента И 23 сигнал разрешения на первые входы элементов И 31, 34-46 дешифратора 7, остальные элементы И которого блокированы нулевыми сигналами, поступающими с выходов 21 и 22. Однако в отличие от указанного, порядок подключения элементов 68, 70-78 развязки к данным элементам И дешифратора 7 будет другим. Этот порядок подключения обеспечивает пропускание дешифратором импульсов временных зон на вторые входы элементов И 47-52 распределителя 8 с первдним фронтом, опережающим т. е. к. на /3 рад. Поступление этих импульсов разрешает выдачу распределителем 8 управляющих импульсов с опережающими углами управления — II/3 со < О.

Если уменьшающееся напряжение управления окажется в пределах U (U fI1, 2УМ, то управляющий сигнал на выходе сумматора будет вида U>qp — U< что по-прежнему обеспечивает. положительность его знака и ограничение по величине на уровне, не превышающем амплитуду опорного напряжения.

Теперь сигнал разрешения выделяется на выходе элемента И 22, поступая далее на первые входы элементов

И 30, 33-45 дешифратора 7. На вторые входы указанных элементов дешифратора 7 поступают импульсы временных зон, пропускаемые элементами И 56, 58-66. Порядок поступления этих импульсов определяется соответствующим подключением элементов 68, 70-78 развязки к входам дешифратора,7. Благодаря этому подключению дешифратор

7 начинает пропускать на вторые входы распределителя 8 импульсы временных зон, опережающие т.е.к. на 2Т /3 рад. Это обеспечивает выдачу распределитепем управляющих импульсов в диапазоне опережающих углов -2 с оС(< -2 II/3. !

И, наконец, если управляюшее напряжение, уменьшаясь, оказывается в пределах 0 с- Б с U > то на выходе сумматора 28 формируется повторившееся значение управляющего сигнала

U IIp ° Сравнение этого сигнала с опорным напряжением на входе формирователя 3, как и прежде сопровождается появлением на первых входах распределителя 8 управляющих импульсов для всех силовых вентилей. По команде сигнала с выхода узла 54 формирование управляющих импульсов происходит в моменты равенства управляющего и опорного сигналов на участках возрастания последнего. Сигнал разрешения появляется на выходе элемента 21 и, соответственно, на первых входах элементов И 29, 32-44 дешифратора 7. На вторые входы последних поступают и далее пропускаются на вторые входы распределителя 8 импульсы временных зон, опережающие т.е.к. Это обеспечивает выдачу распределителем управ14

13

1536491 ляющих импульсов в диапазоне опережающих углов управления.— п с м(— 2 /3 °

Таким образом, предлагаемое устройство сохраняет достоинства одноканального принципа управления и обеспечивает расширение полосы пропускания за счет предельного быстродействия и симметричной реакции преобразователя на возрастание и убывание управляющего сигнала. Диаграммы выходного напряжения преобразователя (фиг. 2) показывают, что предлагаемое устройство управления устраняет явление неполной управляемости, в результате чего работа преобразователя и систем автоматического управления на его основе становится возможной на частотах управления, превьппающих частоту питающей сети.

Формула изобретения

Устройство для одноканального управления преобразователем на двух- 25 операционных вентилях, содержащее формирователь синхроимпульсов с m выходами, подключенными к входу генератора опорного напряжения, вход формирователя синхроимпульсов предназна- 30 чен для подключения к питающей сети, формирователь управляющих импульсов с двумя входами, анализатор временных зон, выполненный на m триггерах с раздельным запуском, входами подключенных к равным выходам формирователя синхроимпульсов, анализатор уровня управляющего напряжения, выполненный иа и элементах И с (n-1) входами каждый формиров ST I управ 40 ляющего сигнала на (и-1) компараторах, выходы которых вместе с выходом источника управляющего напряжения подключены к входу первого аналогового сумматора, выход которого связан с первым входом формирователя управляющих импульсов, дешифратор на (т хп). двухвходовых элементах И, а также распределитель импульсов управления, выполненный на ш двухвходовых элементах И, подключенных первыми входами к выходу формирователя управляющих импульсов, выходы распредеделителя импульсов предназначены для подключения к вентилям преобразовате55 ля, причем компараторы первыми входами подключены к истокникам напряжений

I ус тавок, а в торыми входами — к ис точнику управляющего напряжения, первый элемент И анализатора уровня соединен с выходами компараторов через (l1 1) элементов НЕ, второй элемент И через (п-2) элементов НЕ, à и-й элемент И соединен непосредственно, о т л ич а ю щ е е с я тем, что, с целью расширения частотной полосы пропускания путем достижения симметричной реакции и предельного быстродействия преобразователя при отработке возрастающих и убывающих сигналов управления, оно снабжено узлом определения знака производной управляющего напряжения, вторым аналоговым сумматором, дополнительным элементом НЕ, 2m двухвходовыми дополнительными элементами

И и 2m элементами гальванической развязки с тремя выходами каждый, при этом дешифратор выполнен в виде m каналов по числу силовых вентилей, каждый из которых состоит из двухвходовых элементов И, первые входы которых подключены к выходам разных элементов

И в составе анализатора уровня, а вторые входы — параллельно выходам двух разных элементов развязки,при этом вход каждого элемента развязки связан с выходом одного из 2m дополнительных элементов И, половина общего количества которых подключена первыми входами к выходу узла определения знака производной, а другая половина подключена первыми входами к выходу этого же узла через дополнительный элемент НЕ, при этом каждая пара дополнительных элементов И вторыми входами связана с выходом одного из m триггеров в составе анализатора временных зон, при этом устройство определения знака производной управляющего напряжения входом подключено к источнику управляющего напряжения, а выходом к одному из входов второго аналогового сумматора и формирователя управляющих импульсов, а другой вход аналогового сумматора связан с выходом генератора опорного напряжения, при этом выход второго аналогового сумматора подключей к второму входу формирователя управляющих импульсов, причем выходы каждых и элементов И одного канала дешифратора объединены и подключены к второму входу одного из элементов И распределителя.

153649

1536491 (1 9 ищ цн

Urrr и,9

U9rrp

"оп

Редактор И. Касарда

Заказ 114 Тираж 486 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужг ород, ул. Гагарина, 101.v, гЪ игг игг

Ига г г9

vs (/и ии юг

Оц

Цн

vs иг9

"гг

"и и,г из9 инп

"ин

"vr инг

Це иа

vvtr ин

Ц и„, Составитель С. Лузанов

Техред М.Ходанич Корректор А. Обручар