Устройство мажоритарного уплотнения сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике. Цель изобретения - снижение уровня перекрестных искажений. Устройство содержит сумматоры 1 и 2 по модулю два, г-р 3 ортогональных сигналов, мажоритарный блок 4, счетчик 5, корреляционные приемники 6, г-р 7 тактовых импульсов, эл-т ИЛИ-НЕ 8, блок управления 9, коммутаторы 10 и 11 и блоки памяти 12 и 13. О наличии искажений мажоритарной последовательности свидетельствует получение логического "О" на выходе эл-та ИЛИ-НЕ 8. Это происходит, если на выходе хотя бы одного из приемников 6 появится логическая "1". Коммутаторы 10 и 11 чередуют работы блоков памяти 12 и 13 на запись и на считывание мажоритарных последовательностей. Кроме того, коммутатор 10 прекращает запись мажоритарных последовательностей после записи первой неискаженной на интервале времени Т. Чередование работы блоков памяти 12 и 13 производится блоком управления 9. Цель достигается введением сумматоров 2, счетчика 5, приемников 6, эл-та ИЛИ-НЕ 8, блока управления 9, коммутаторов 10 и 11 и блоков памяти 12 и 13. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5l ) 5 Н 04 J 13j00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A BTQPCHOMV СВИДЕТЕЛЬСТВУ тГОСУДАРСТВЕННЫЙ КОМИТЕТ

llQ ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4180447/24-09 (22) 12.01.87 (46) 23.01.90. Бюл. ¹ 3(72) О.Ю.Бердышев, А.N.×óäíîâ, В.Н.Васильев, А.Д.Мальцев и С.М.Одоевский (53) 621.393.44(088.8) (56) Тепляков И.М. и др. Радиосистемы передачи информации. — N.: Ра дио и связь, 1978, с.146.

1 (54 ) УСТРОЙСТВО МАЖОРИТАРНОГО УП. ЛОТНЕНИЯ СИГНАЛОВ (57) Изобретение относится к радиотехнике ° Цель изобретения — снижение уровня перекрестных искажений.

Устр-во содержит сумматоры 1 и 2 по модулю два, г-р 3 ортогональных сигналов, мажоритарный блок 4, счетчик

5, корреляционные приемники 6, г-р

7 тактовых импульсов, эл-т ИЛИ-НЕ 8, „„SU„„15382 4 А1

2 блок управления 9, коммутаторы !О и

ll и блоки памяти 12 и 13. О наличии искажений мажоритарной последовательности свидетельствует получение логического "0" на выходе эл-та ИХП1-НЕ

8. Это происходит, если на выходе хотя бы одного из.приемников 6 появи ся логическая "1". Коммутаторы 10 и

1! чередуют работы блоков памяти 12 и 13 на запись и на считывание мажо-. ритарных последовательностей. Кроме того, коммутатор 10 прекращает запись мажоритарных последовательностей после записи первой неискаженной на интервале времени Т. Чередование работы блоков памяти 12 и 13 производится блоком управления 9.

Цель достигается введением сумматоров 2, счетчика 5, приемников 6, эл-та ИЛИ-НЕ 8, блока управления

9, коммутаторов 10 и 11 и блоков памяти 12 и 13. 1 ил.

1538264

Изобретение относится к радиотех«1«гке и связи и может быть использова.

Но для уплотнения проводных, радиои радиорелейных каналов связи.

Целью изобретения является снижение. уровня перекрестных искажений.

На чертеже представлена структурная электрическая схема устройства мажоритарного уплотнения сигналов.

Устройство содержит И сумматоров цо модулю два, К дополнительных с -мматоров 2 IIO модулю два, генераТор 3 ортогональных сигналов, мажоритарный блок 4, счетчик 5, N корреляц««онных приемников 6, генератор 7 ,1. тактовых импульсов, элемент ИЛИ-НЕ 8, блок 9 управления, первый 10 и второй (1 1 коммутаторы и первый 12 и второй

1 3 блоки памяти.

Устройство работает следующим обр «зам ..

Генератор 7 работает синхронно с

« сточниками двоичных информационных сигналов и вырабатывает тактовые последовательности с частотами: на втором выходе f. 2 /Т, на первом выH

Коде f z =L 2 /Т, на третьем выхо,г е f3 = L/Т, на четвертом выходе

Н„=1/Т. На вторые входы сумматоров ( одновременно поступают информаионные двоичные сигналы,цлительгостью T. Ha генератор 3 поступает актовая последовательность Импульг1ов с первого выхода генератора 7 с актовой частотой f q. Генератор 3 по( дает на первые входы сумматоров 1 и дополнительных сумматоров 2 соот«ветствующие ортогональные опорные последователь««ости. За время Т генератор 3 подает на каждый сумматор

1 и дополнительный сумматор 2 соотВетствувщую ортогональную опорную последовательность 2 раз.

l4

На выходе каждого сумматора полуЧают прямые или инвертированные в зависимости от соответствующего информационного сигнала ортогональные последовательности. На вторые входы дополнительньгх сумматоров 2 поступают управляющие двоичные сигналы от счетчика 5, на вход которого поступает тактовая последовательность с второго выхода генератора 7. Следовательно, за время Т с дополнигельных сумматоров 2 на входы мажоритарного блока 4 поступавт все вариан. гы наборов прямых либо инвертированных корректирующих опорных последовательностей. Мажоритарный блок 4 производят мажоритарную обработку М последовательностей, одновременно поступающих на его входы. Мажоритарная последовательность с выхода мажоритарного блока 4 поступает на вход первого коммутатора 10 и на первые входы всех корреляционных приемников 6, на вторые входы которых поступают соответствующие ортогональ" ные (прямые либо инвертированные) последовательности с выходов сумматоров 1. Управляющая последовательность тактовых импульсов поступает с второго выхода генератора 7 на все корреляционные приемники 6. В случае отсутствия искажений мажоритарной последовательности на выходе всех карреляционньгх приемников 6 получают

lt It логические 0 и на выходе элемента

ИЛИ-HF. 8 логическую "1", которая подается на первый вход блока 9. Если хотя бы на выходе одного из корреляционных приемников 6 получавт ло11 11 гич ескую 1, то на выходе элемента

ИЛИ-НЕ 8 получают логический "0", что свидетельствует о наличии искажений .мажо ритарной по следов а тельно с ти .

Первый 1 0 и второй 1 1 коммутаторы предназначены для чер едования работы первого 1 2 и второго 1 3 блоков на з апись и на считыв анн . мажоритарных последовательностей . Кроме этого, пе рвый . коммутатор прекращает з апись ма-. жоритарных последовательностей после записи первой неискаженной на интервале времени Т. Чередование работы первого 12 и второго 13 блоков производится под управлением блока 9.

Формула изобретения

Устройство мажоритарного уплотнения сигналов, содержащее N сумматоров по модулю два, выходы которых подключены к входам мажоритарного блока, а также последовательно соединенные генератор тактовых импуль" сов «г генератор ортогональных сигналов длиной М двоичных элементов (где

М > И), И выходов которого подключены к первым входам сумматоров IIO модулю два, о т л и ч а ю щ е е с я тем, что, с целью снижения уровня перекрестных «гскажен«ш, введены счетчик, К дополнительных сумматоров по модулю два (где К=М-N), N корреляционных приемников, элемент ИЛИ-НЕ, 1538

Составитель В. Грачев

Редактор И, Горная Техред Л. Олийнык Корректор С. Черни

Заказ )74 Тираж 519 Подписное

ДНИЩИ Государс"говенного комитета по изобретениям и открытиям при ГКНТ СССР

ll3035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно †издательск комбинат "Патент", r.ужгород, ул. Гагарина, 101 блок управления, первый и второй коммутаторы и первый и второй блоки памяти, включенные соответственно между первыми и вторыми выходами и вхо5 дами первого и второго коммутаторов, вход первого из которых соединен с выходом мажоритарного блока и объединенными первыми входами Х корреляционных приемников, выходы которых ip через элемент ИЛИ-НЕ подключены к первому входу блока управления, пять выходов которого подключены соответственно к первому и второму управляющиМ входам первого коммутатора и уп- 15 равляющим входам первого и второго блоков памяти и второго коммутатора, причем вход генератора ортогональных сигналов объединен с вторым входом

264 6 блока управления, третий и четвертый входы которого подключены к второму и третьему выходам генератора тактовых импульсов, четвертый выход которого подключен к синхронизирующим входам счетчика, и N корреляционных приемников, вторые входы которых подключены к выходам N сумматоров по модулю два, К выходов счетчиков через соответствующие К дополнительных сумматоров по модулю два подключены к К дополнительным входам мажоритарного блока, а вторые входы дополнительных сумматоров по модулю два подключены к К дополнительным выходам генератора ортогональных сигналов.