Выделитель синхронизирующих импульсов декодирующего устройства
Иллюстрации
Показать всеРеферат
Изобретение относится к импульсной технике и может быть использовано в устройствах передачи цифровой информации для выделения сихроимпульсов при одновременном контроле линии связи. Целью изобретения является повышение пропускной способности линии связи. Выделитель синхронизирующих (тактовых) импульсов содержит входную шину 1, элементы 2,5,10 и 11 задержки, сумматор 3 по модулю два, триггер 4, элемент ИЛИ 6, элемент И 7, регистр 8 сдвига, шину 9 синхроимпульсов, элемент И-НЕ 12 и выходную шину 13. При работе устройства в случаях длительного отсутствия переключения фронта во входной последовательности логический нуль пропадает и элемент И-НЕ вырабатывает на своем выходе и на шине 13 сигнал сбоя, указывающий на нарушение правил кодирования в канале связи. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„Я0„„1539975 (51) 5 Н 03 К 5/13, 5/153
А1
ОПИСАНИЕ NSOEPETEHHR
Н АSTOPCHÎMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И (ЛНРЫТИЯМ
flPH ГКНТ СССР (21) 4424283/24-21 (22) 08.04.88 (46) 30 01 90. Вюл. Р 4 (72) В.В.Щербаков, В.А.Горин и С.фР.Аракелян (53) 621.373(088.8) (56) Патент ГДР Р 240643, кл. Н 03 М 5/12, 1986.
Климов В.П., Казанов И.M., Вишняков И.Л. Структуры декодирующих устройств оптических каналов — 3TBA/ Под ред. 10.È.Koíåâà. — M.! Радио и связь, 1986, с. 254-262.
Авторское свидетельство СССР
Р 1293828, кл. Н 03 К 3/02, 1985. (54) ВЬЩЕЛИТЕЛЬ СИНХРОНИЗИРУВЩИХ HNПУЛЬСОВ ДЕКОДИРЯ)ЩЕГО УСТРОЙСТВА (57) Изобретение относится к импульсной технике и может быть использо2 вано в устройствах передачи цифровой информации для выделения синхроимпуль" сов при одновременном контроле линии связи. Целью изобретения является повышение пропускной способности линии связи. Выделитель синхронизирующих (тактовых) импульсов содержит входную шину .1, элементы 2, 5, 10 и 11 задержки, сумматор 3 по модулю два, триггер 4, элемент ИЛИ 6, элемент И 7 регистр 8 сдвига, шину 9 синхроимпульсов, элемент И-HF. 12 и выходную шину
13. При работе устройства в случаях длительного отсутствия переключения фронта во входной последовательности логический нуль пропадает и элемент
И-НЕ вырабатывает на своем выходе и на шине 13 сигнал сбоя, указывающий на нарушение правил кодирования в канале связи. 2 ил.
1539975
Изобретение относится к импульсной технике и может бить использовано в устройствах передачи цифровой информации для выделения синхроимпульсов при одновременном контроле линии связи
Цель изобретения — повьппение пропускной способности линии связи.
На фиг. 1 приведена электрическая структурная схема устройства, на фиг. 2 — временные диаграммы, поясняющие его работу.
Выделитель синхронизирующих (тактовых) импульсов содержит входную шину 1, которая соединена с входом первого элемента 2 задержки и с первым входом сумматора 3 по модулю два, второй вход которого соединен с выхо- 20 дом первого элемента 2 задержки, выход — с входом запуска триггера 4 и через второй элемент 5 задержки с пер. вым входом элемента ИЛИ 6, второй вход которого соединен с выходом элемента И 7, выход - с тактовым входом сдвигового регистра 8, с шиной 9 синхроимпульсов и входом третьего, элемента 10 задержки, выход которого через четвертый элемент 1J задержки соединен с первым, входом элемента
И 7 и неПосредственно с входом сброса триггера 4, инверсный выход которого соединен с вторым входом элемента И 7 и с .информационным входом
35 сдвигового регистра 8, выходы которого соединены с соответствующими входами элемента И-BE 12, выход которого соединен с выходной шиной 13.
Устройство работает следующим образом.
На входную шину устройства поступает последовательный поток. битов информации, передаваемый по последовательно у "роводно у "и волоконно- 45 оптическому каналу. Для того, чтобы принимающая сторона могла вести уве" ренный прием цифровой последователь, ности, необходимо в приемном устройстве осуществить четкую синхрониза" цию момента прихода каждого информа50 ционного бита. Л(ля обеспечения возможности синхронизации передаваемого сообщения в конце линии связи ис-: пользуются линейные коды, т.е. передача информации производится в коди
55 рованном виде. Линейные коды с раз" личной эффективностью используют полосу пропускания канала связи. Например, в устройстве-прототипе, рассчитанном на применение кодов 1В2В вместо одного бита информации передается кодовая посылка из двух битов и эффективность использования полосы пропускания составляет лишь 507,. Возможность работы данного устройства с различными линейными блочными кодами типа ВИВ обеспечивает повьппение эффективности использования полосы пропускания до 807 в коде 485В и более.
Особенностью данных кодов является то, что блок данных длиной М битов заменяется кодовым блоком из М битов, который передается в линию. В каждом кодовом блоке может иметь место сочетание нескольких битов кода с одинаковым логическим уровнем, т.е. между битами не происходит переключения фронта, с помощью которого и происходит синхронизация битов при приеме их в декодирующем устройстве.
В данном случае синхронизация таких посылок кода осуществляется с помощью инерционной схемы, построенной с помощью элементов задержки.
Задача данного устройства — выработать синхроимпульсы для приема каждого бита входной кодовой последовательности.
Поток битов кода (фиг. 2, а) поступает на шину 1, с помощью элемента 2 на выходе элемента 3 формируется короткий строб, равный по ллительности величине задержки в элементе
2 в моменты переключения фронтов входного сигнала (фиг. 2,б). Пара-, метры элемента 5 выбраны из условия, чтобы задержанный им строб, располагался на временной диаграмме (фиг.2, в) посредине принимаемого бита, и далее через элемент 6 вырабатываемый синхроимпульс поступает на шину 9.
Кроме того, синхроимпульс через элементы 10 и 11 поступает на первый вход элемента 7 и, если s прини;<аемом коде нет переключения фронта входного сигнала,. проходит через не/.
ro и элемент б на шину 9. Этим имитируется синхроимпульс для каждого последующего бита, который не имеет переключения фронта. Параметры элементов 10 и 11 выбраны из условия, чтобы имитируемый синхроимпульс был расположен посредине соответствующего бита кода, что обеспечивает его уверенный прием. Для последующих би1539 тов кода, не имеющих переключения фронта, работа устройства происходит аналогично. Синхроимпульс циркулирует в схеме до тех пор, пока от переключения фронта не вырабатывается реальный строб и им установится в единичное состояние триггер 4, который сигналом с инверсного выхода (фиг, 2д) запрещает циркуляцию инерционного синхроимпульса через элемент 7 (фиг.2,е), а через элемент
6 на шину 9 проходит вновь сформированный синхроимпульс (фиг. 2в). Он вновь поступает на элементы 10 и 11 для рециркуляции. Сигналом с выхода элемента 10 сбрасывается триггер 4 (фиг. 2, г), чтобы подготовиться к приему следующего бита,.который может не сопровождаться переключением 2О фронта. Окончательная последовательность синхроимпульсов на шине 9 будет непрерывной (фиг. 2,ж).
В любом линейном коде возможная непрерывная последовательность нулей или единиц всегда ограничена по длине правилами кодирования и должна быть короче кодового блока. С учетом этого свойства в данном устройстве контролируются возможные нарушения в кодированной последовательности.
Для этого используются регистр 8 и элемент 12.
На тактовый вход регистра 8 по-.
;.дается вырабатываемая на шине 9 последовательность синхроимпульсов, а на информационный — сигнал логического нуля с инверсного выхода триггера
4 в моменты, когда строб вырабатывается от реального фронта входного сигнала. Таким образом, на первом выходе регистра 8 устанавливается логический нуль, который сдвигается к следующему выходу от каждого импульса на тактовом входе. Количество выходов регистра 8 равно допустимому количеству битов без переключения фронта для выбранного вида кода. При
975 6 правильной работе на выходах регистра 8 присутствует всегда хотя бы один нулевой сигнал. При длительном отсутствии переключения фронта во входной последовательности логический нуль пропадает и элемент 12 вырабатывает на своем выходе и на шине 13 сигнал сбоя, свидетельствующий о нарушении правил кодирования в канале. связи, Формула изобретения
Выделитель синхронизирующих импульсов декодирующего устройства, содержащий сдвиговый регистр, тактовый вход которого соединен с шиной синхроимпульсов, первый выход — с первым входом элемента И-НЕ, элемент И, сумматор по модулю два и входную и выходную шины, о т л и ч а ю щ и йс я тем, что, с целью повышения пропускной способности, в него введены триггер, элемент ИЛИ и первый, второй, третий и четвертый элементы задержки, вход первого из которых соединен с входной шиной и с первым входом сумматора по модулю два, второй вход которого соединен с выходом первого элемента задержки, выход — с входом запуска триггера и через второй элемент задержки с первым входом элемента ИЛИ, второй вход которого соединен с выходом элемента И, выход — с тактовым входом сдвигового регистра и с входом третьего элемента задержки, выход которого соединен с входом сброса триггера и через четвертый элемент задержки с первым входом элемента И, второй вход которого соединен с инверсным выходом триггера и с информационным входом сдвигового регистра, второй и последующий выходы которого соединены с соответствующими входами элемента
И-НЕ, выход которого соединен с вь1ходной шиной.
1539975 щ ц Ь Ю Ч
Составитель А.Соколов
Техред Л.Олийнык Корректор Э.Лончакова
Ю Ю Ф В
Тираж 650 Подписное комитета по изобретениям и открытиям прн ГКНТ СССР
Москва, Ж-35 ° Раушская наб., д. 4/5
Редактор Л.Веселовская
Заказ 230
ВЙИИПИ Государственного
113035, Производственно-издательский комбинат "Патент", r. ужгород, ул. Гагарина, 101