Устройство реверберации
Иллюстрации
Показать всеРеферат
Изобретение относится к классу звукошумовых устройств, осуществляющих обработку электрического звукового сигнала, и может быть использовано при записи и воспроизведении звука. Целью изобретения является повышение качества звучания. Устройство содержит цепь формирования задержанных сигналов, содержащую сумматор, фильтры нижних частот, компрессор с экспандером, аналого-цифровой и цифроаналоговый преобразователи, блок оперативной памяти, управляемый блоком формирования управляющих сигналов, а также блок баланса, формирующий выходной сигнал. В предлагаемом устройстве в цепь формирования задержанных сигналов введены блок распределения и сумматоры, а в цепь управления блоком оперативной памяти - блок постоянной памяти с сумматором, что позволяет получить высокую плотность задержанных сигналов за счет считывания из блока оперативной памяти задержанных сигналов между двумя циклами записи с последующим их разделением, причем сигналы с меньшими задержками поступают на выход устройства, а сигналы с большими задержками - на вход устройства для дальнейшей обработки. 2 з.п.ф. 3 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
ÄÄSU ÄÄ 3 545247 (51)5 G 10 К 15/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И OTHPblTHRM
ПРИ ГННТ СССР
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
«. », (2!) 4449894/24-!О (22) 05.07,88 (46) 23.02.90, Бюл. Ф 7 (72) П,Р, Годес и С.Л. Рубальский (53) 681 84.083.8(088.8) (56) SONOs 1986, Р 96, с. !24. (54) УСТРОЙСТВО РЕВЕРБЕРАЦИИ (57) Изобретение относится к классу звукошумоных устройств, осуществляющих обработку электрического звуконого сигнала, и может быть использовано при записи и воспроизведении звука, Целью изобретения является повышение качества звучания. Устройство содержит цепь формирования задержанных сигналов, содержащую сумматор, фильтры нижних частот, компрессор с экспандером, аналого-цифровой и цифроаналоговый преобразователи, блок
Изобретение относится к классу звукошумовых устройств, осуществляющих обработку электрического звуконого сигнала, и может быть использовано при записи и воспроизведении звука, Целью изобретения является повышение качества звучания.
° На фиг,! приведена блок-схема предлагаемого устройства реверберации; на фиг.2 — блок формирования yn" равляющих, сигналов; на фиг. 3 — блок распределения.
Электрический сигнал звуковой частоты, преобразованный в цифровой код, записывается в виде отсчетов в оперативную память с частотой записей Е
При этом между двумя записями цифро2 оперативной памяти, управляемый блоком формирования управляющих сигналов, а также блок баланса, формирующий выходной сигнал. В предлагаемом устройстве н цепь формирования задержанных сигналов введены блок распределения и сумматоры, а н цепь управления блоком оперативной памяти блок постоянной памяти с сумматором, что позволяет получить высокую плотность задержанных сигналов эа счет считывания иэ блока оператин ной памяти задержанных сигналов между днумя циклами записи с последующим их разделением, причем сигналы с меньшими задержками поступают на ныход устрой- а ства, а сигналы с большими задержка 6 ми — на вход устройства для дальнейшей обработки, 2 э.п. ф-лы, 3 ил.
9caaL вых отсчетов н оперативную память „„„ М исходит N циклов чтения иэ оператин-, 4 ной памяти по адресам, отличающимся ЯД от текущего (по которому была произ- Я недена запись) на определенные вели- !ф чины, благодаря чему формируются Ч щ 1 сигналон, задержанных относительно входного на различное время. Ци*ровые значения задержанных сигналов под— вергаются цифроаналоговому преобразованию и затем разделяются таким образом, что часть из них (например, . !! с задержками менее 50 мс), сумми- Ь руясь с определенными весами, поступает на выход устройства, а другая часть (например, с задержками более
50 мс), суммируясь, поступает на вход устройства, где складывается
1545247 с входным сигналом для дальнейшей обработки. Устройство реверберации (фиг.l) содержит последовательно соединенные первый сумматор 1, первый вход которого является входом устройства, . первый фильтр 2 нижних частот (ФНЧ) компрессор 3, аналого-цифровой преобразователь (АЦП) 4, блок 5 оперативной памяти, цифроаналоговый преобразователь (ЦЛХГ! 6, экспандер 7, блок
8 распределения и второй сумматор 9, выход которого соединен с другим входом первого сумматора I. Второй выход 15 блока 8 распределения соединен с вхо дом третьего сумматора 10, выход которого соединен с входом второго
ФНЧ 11. Устройство такие содержит блок 12 баланса, вход которого сое- 20
1 ,динен с входом устройства, а выход .является выходом устройства, при этом другой вход блока 12 баланса подключен к выходу .ФНЧ 11, Устройство также содержит блок 13 задания режима, вы- 25 ход которого соединен с первым входом блока 14 постоянной памяти, выход которого соединен с первым входом четвертого сумматора 15, второй вход которого соединен с выходом счетчи- 30 ка 16 адреса, а выход — с адресным входом блока 5, а также блок 17 формирования управляющих сигналов, первый выход которого соединен с управляющим входом АЦП 4, второй выход— с управляющим входом блока 5 оперативной памяти, третий и четвертый выходы — с первым и вторым входами счетчика 16 адреса, пятый выход — с вторым входом блока 14 постоянной 40 памяти, а шестой выход соединен с управляющим входом блока 8 распределения.
Блое 17 формирования управляющих сигналов (фиг.2) содержит мультивибратор 18, выход которого соединен со счетным входом счетчика 19 тактов, последовательно соединенного со счет:чиком 20 тактов, выходы которого соединены с входами схемы 21 совпадения„
Выходы счетчика 19 соединены с младшими адресными входами постоянного запоминающего устройства (ПЗУ) 22, старший адресный вход которого соединен с выходом схемы 21 совпадения.
Первый выход ПЗУ 22 является первым выходом блока 17, Второй, третий и четвертый выходы ПЗУ являются вторым выходом блока 17, Пятый и шестой выходы ПЗУ 22 являются соответственно третьим и четвертым выходами бло" ка 17. Шестой выход ПЗУ 22 совместно с выходами счетчика 20 циклов образуют пятый выход блока 17, выходы счетчика 20 циклов являются шестым выходом блока 17, Седьмой выход
ПЗУ 22 соединен с входом сброса счетчика 20 циклов.
Блок 8 распределения (фиг,3) содержит аналоговый коммутатор 23, имеющий один информационный вход ("1 .), являющийся информационным входом блока распределения, I, адресных входов (А..., А„1, являющихся управляющими входами блока, и N=2 выходов ("1"...N), к каждому иэ которых подсоединен элемент 24 памяти, состоящий из конденсатора 25, одной обкладкой соединенного с выходом коммутатора 23, а другой — с общей шиной, и преобразователя 26 сопротивления, также подсоединенного к выходу коммутатора, при этом выход преобразователя сопротивления является выходом элемента 24 памяти. Первые К из И выходов элементов 24 памяти являются первыми выходами блока 8, остальные
N-К выходов элементов 24 памяти являются вторым выходом блока 8.
Устройство работает следующим образом.
Электрический сигнал звуковой частоты поступает на вход первого сумматора I (фиг.l), где он складывается с задержанными сигналами, приходящими с выхода второго сумматора 9 на другой вход первого сумматора 1, с выхода которого сигналы поступают на вход
ФНЧ 2, подавляющего высокочастотные составляющие, имеющиеся в спектре входного сигнала и задержанных сигналов, подвергнутых цифровой обработке. Далее сигнал с выхода ФНЧ 2 поступает на вход компрессора 3, где подвергается нелинейному преобразо" ванию с целью расширения динамического диапазона сигнала, что необходимо иэ-за ограниченного числа двоичных разрядоз АЦП. С выхода компрессора
3 сигнал поступает на вход AUII 4, где преобразуется в цифровой код с частотой Й (выборок), определяемой частотой следования импульссн запуска, приходящих на управляющий вход АЦП 4 с первого выхода блока !7 формирования управляющих импульсов. С выхода
АЦП 4 цифровой код поступает на перS f54524 вый информационный вход блока 5 оперативной памяти и под действием управляющих сигналов, приходящих на управляющий вход блока 5 с второго вы".. хода блока,17, с частотой f записы5 вается в оперативную намять по текущему адресу, формируемому счетчиком
I6 адреса и через сумматор 15 поступающему на адресный вход блока 5, При этом между двумя записями в па-. мять цифровых отсчетов происходит N циклов чтения из памяти по адресам, отличающимся от текущего и сформированным путем суммирования кодов задержек, поступающих на первый вход четвертого сумматора 15 с выхода блока постоянной памяти 14, и текущего адреса, поступающего на второй, вход сумматора 15 с выхода счетчика 20 адреса 16. Блок 13 задания режима задает область постоянной памяти блока 14, откуда под действием управляющих сигналов, приходящих на второй вход блока 14, происходит считывание 25 кодов задержек.
Таким образом формируются М сигналов, задержанных относительно вход, ного на различное время, цифровые значения которых между циклами запи- 30 си последовательно поступают на ЦАП
6, где преобразуются в аналоговые.
С выхода ЦАП 6 задержанные сигналы поступают на вход экспандера 7, осуществляющего нелинейное преобразование, обратное компрессору 3 для восстановления первоначального масштаба сигнала, и далее на вход блока 8 распределения, где под действием управляющих сигналов, поступающих с 4 шестого выхода блока 17 на управляющий вход блока 8, происходит разделение задержанных сигналов на две группы: с малыми задержками (например, менее 50 мс) и с большими задержками 45 (более 50 мс). Группа сигналов с большими задержками поступает на вход второго сумматора 9, где осуществляется их взвешенное суммирование. С выхода второго сумматора 9 задержанные сигналы поступают на второй вход первого сумматора 1, где с регулируе" мым весом суммируются с входным сигналом и вновь поступают в канал обработки, 55
Другая группа сигналов (с малыми задержками) поступает на вход третье"
ro сумматора 10, где осуществляется их взвешенное суммирование и далее, 7 6 через второй ФНЧ 11, подавляющий высокочастотные составляющие, присутствующие в спекте задержанных сигналов на второй вход блока 12 баланса, на первый вход которого приходит сигнал с входа устройства, Смешиваясь в регулируемой пропорции, эти сигналы поступают на выкод устройства.
Рассмотрим более подробно работу цифровой части устройства, начиная с блока 17 формирования управляющих сигналов (фиг,2). Импульсы, поступающие с выхода мультивибратора 18 на счетный вход счетчика )9 тактов, последовательно увеличивают его содержимое, что приводит к последовательному увеличению значения, адреса на адресных входах ПЗУ 22, при этом происходит считывание информации ПЗУ, начиная с первой строки по шестнадцатую, На управляющий вход блока 8 распределения (фиг.3) приходят сигналы с шестого выхода блока 17, т,е, с выхода счетчика 20 циклов блока 17.
Во время первого цикла чтения информация с входа коммутатора 23 (фиг.3) прбходит на его первый выход, что определяется состоянием адресных входов коммутатора 23, на которые подается информация с выхода счетчика 20 циклов блока 17, В момент начала второго цикла чтения информация на адресных входах коммутатора 23 изменяется (увеличивается на единицу), при этом коммутатор 23 (фиг, 3) соединяет информационный вход блока с входом второго элемента 24 памяти, при этом конденсатор 25 второго элемента 24 памяти будет заряжаться через сопротивление открытого ключа коммутатора 23. К концу второго цикла чтения на конденсаторе установится значение напряжения, равное напряжению на входе блока 8 распределения.
Во время третьего цикла чтения заряжается конденсатор третьего элемента
24 памяти и т.д. Во время циклов чтения, в которых не происходит обращение к данному элементу памяти, кон-. денсаторы 25 элементов 24 памяти практически не разряжаются (с одной стороны в цепи разряда конденсатора
25 — сопротивление раэомкнутог0 ключа 23, с другой — входное сопротивление операционного усилителя 26 в неинвертирующем включении, значения ко1545247 торых велики}; В результате на выходах блока 8 появляются аналоговые сигналы, задержанные относительно входного на различные времена, Далее осуществляется суммирование задержаи5 ных сигналов в сумматорах 9 и 10, Весовые коэффициенты суммирования задержанных сигналов выбираются в соответствии с экспоненциальным законом (чем 1ð больше время задержки, тем меньше коэфФициент) .
В результате реализуемая в устройстве реверберационная характеристика весьма близка к реверберационной ха-. рактеристике реального помещения, Форяула изобретения
1. Устройство реверберации, содер" 20 жащее последовательно соединенные первый сумматор, вход которого является входом устройства, первый фильтр нижних частот, компрессор, аналогоцифровой преобразователь, блок опера- 25 тивной памяти и цифро-аналоговый преобразователь, а также счетчик адреса, блок формирования управляющих сигна" лов, блок задания режима, экспандер, второй Фильтр нижних частот и блок Зр баланса, вход которого соединен с входом устройства, а выход является выходом устройства, при этом первый выход блока формирования управляющих сигналов подключен к управляющему входу -аналого-цифрового преобразова-. телИ, а второй выход — к управляющему входу блока оперативной памяти, отличающееся тем, что, с целью повышения качества звучания, 4р в него введены блок постоянной памяти, второй, третий, четвертый сумматоры и блок распределения, первый выход которого через второй сумматор подключен к другому входу первого сумматора, второй выход через третий сумматор подключен к входу второго фильтра нижних частот, выход которого соединен с другим входом блока баланса, информационный вход блока рас- 5р пределения подключен через экспандер к выходу цифроаналогового преобразователя, выход блока задания режимов подключен к первому входу блока постоянной памяти, выход которого подключен к первому входу четвертого сумматора, выход которого подключен к,адресному входу блока оперативной памяти, а второй вход подключен к выходу счетчика адреса, первый и второй входы которого подключены соответственно к третьему и четвертому выходам блока формирования управляющих сигналов., пятый выход которого подключен к второму входу блока постоянной памяти,. а шестой — к управляющему входу блока распределения.
2, Устройство no n. 1, o T z u ч а ю щ е е с я тем, что блок формирования управляющих сигналов содержит мультивибратор, счетчик тактов, счетчик циклов, постоянное запоминающее устройство и схему совпадения, при этом выход мультнвибратора соединен со счетным входом счетчика тактов, выход которого соединен с входом счетчика циклов, выходы счетчика тактов соединены с младшими адресными входамн постоянного запоминающего устройc âà, выходы счетчика циклов соединены со входами схемы совпадения, выход которой соединен со старшим адресным входом постоянного запоминающего устройства, первый выход которого является первым выходом блока формирования управляющих сигналов, второй, третий и четвертый выходы постоянного запоминающего устройства — его вторым выходом, пятый и шестой выходы постоянного запоминающего устройства — третьим и четвертым выходами блока формирования управляющих сигналов, шестой выход постоянноzo запоминающего устройства совместно с выходами счетчика циклов образуют пятый выход блока формирования управляющих сигналов, выходы счетчика циклов являются шестым выходом блока формирования управляющих сигналов, а седьмой выход постоянного запоминающего устройства соединен с входом сброса счетчика циклон.
3, Устройство по и. 1, о т л и— ч а ю щ е е с я тем, что блок распределения содержит аналоговый коммутатор и элементы памяти, при этом аналоговый коммутатор имеет один информационный вход, являющийся информационным входом блока распределения, Е адресных входов, являющихся управляющими входами блока, н M=2 " выходов, к каждому из которых подсоединены элементы памяти, первые К и М выходов элементов памяти являются первыми выходами блока распределения, остальные Ы- К выходов элементов памяти — его вторым выходом.
1545247
Шестой Ьиоо
1545247
COCTBBHTBJlb А, Кашаев
Редактор Л. Гратилло Техред Д,Олийнык Корректор О, Пипле
Заказ 493
Подписное
Тираж 316
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Иосква, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Пат ент", г. Ужгород, ул. Гагарина, 101
П р3ый Зым03
Pal
Заход