Преобразователь код - временной интервал

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике, вычислительной и импульсной технике и может применяться в контрольно-измерительных и информационных комплексах. Целью изобретения является расширение области применения за счет возможности формирования программируемого временного интервала в реальном масштабе времени. Преобразователь код-временной интервал содержит эталонный генератор импульсов, входную шину управления, выходную шину, шину установки лог. единицы, элемент И, программируемые делители частоты, коммутаторы, формирователь импульсов, счетчик импульсов, два блока памяти, два элемента ИЛИ, входную информационную шину. Введение в схему преобразователя код-временной интервал, формирователя импульсов, двух элементов ИЛИ, счетчика импульсов, двух блоков памяти, дает возможность организовать такой режим работы преобразователя, при котором достигается изменение задаваемого временного интервала в реальном масштабе времени в соответствии с информацией, записываемой через входную информационную шину в блоки памяти. Перенос информации в программируемые делители частоты осуществляется выходными импульсами преобразователя. 1 з.п. ф-лы, 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (51) 5 H 03 и 1/82 госудАРственный комитет

ПО ИЗОБРЕТЕНИЯМ И ОТНРЬГГИЯМ

ПРИ ПЛАНТ СССР (61) 1238241 (21 ) 4420678/24-24 (22) 03.05.88 (46) 15.03 90 Бюл. Н 1О (72) /f.A. Ефремов и В.И. Самсонов (53) 681.325(088А} (56) Авторское свидетельство СССР

N 1238241, кл. Н 03 М 1/82, 1983. (54) ИРЕОВРАЗОВАТЕПЬ КОД-ВРЕМЕННОЙ

ИНТЕРВАЛ (57) Изобретение относится к автоматике, вычислительной и импульсной технике и может применяться в контрольно-измерительных и информационных комплексах. Целью изобретения является расширение области применения за счет возможности формирования программируемого времеыного интервала в реальном масштабе времени. Преобразователь код-временной интервал содержит эталонный генератор импульсов, входную

Изобретение относится к автоматике, вычислительной и импульсной технике, может применяться в контрольно-измерительных и информационных комплексах и является дополнительным к основному по авт.св, V 1238241, Целью изобретения является расширение области применения за счет возможности формирования программируемого временного интервала в реальном масштабе времени .

На фиг. 1 показана структурная схема преобразователя код-временной интервал> на фиг. 2 — временные диаг„Л0, 1550 24 шину управления, выходную ши н у, шину установки ло г . единицы, элемент И, программируемые делители частоты, ком -i мутаторы, формирователь импульсов, с ч ет ч и к импульсов, д ва блока памяти, д ва элемента ИПИ, входную v, Hô îð ìà öèонную шину . Введение в схему п реобра з о ва т ел я к од - временной интервал, форм и р о ва т еля импульсов, двух элемен " т о в ИП И, счетчика и мпул ь - о в, д вух блоков памяти дает возможность ор гани з о ва т ь такой режим ра боты и р еобр аз о ва теля, и р и котором достигается и эме н ени е за да ва ем о го временного и н т е рвала в реал ь ном масштабе времени в соответствии с и нформ а цие и, за и и с ы ваемо и через входную информационную шину в блоки памяти . И е р ен ос и нф о рмаци и в программируемые делители частот ы осуществляется выходными им пул ьсами преобразователя . 1 з . и . ф -лы, 2 ил .

Раммы, поясняющие работу преобразователя. Д

Иреооразователь содержит генератор 1 импульсов, входную шину 2 управления, выходную шину 3, шину 4 установки логической единицы, элемент

И 5, программируемые делители частоты 6-1, " -, o и, коммутаторы 7 1, 7-2,... /- (и-1) (приведен пример реали- 3Я эации преобразователя для n=4), каждый программируемый делитель частоты

6 содержит ключ 8, счетчик 9 импульсов, элемент 10 сравнения и блок 11 памяти, каждый коммутатор 7 содержит

5 159 решения преобразования (см. Фиг. ta), в результате чего импульсы с выхода генератора 1 проходят через открытый ключ 8 делителя 6-1 частоты на вход счетчика 9 (Фиг. 2б). По достижении на выходах разрядов счетчика 9 кода, равного коду, записанному в Ьлоке tl памяти, элемент 10 сравнения фиксирует равенство кодов (см. Фиг. 2В момент r ) и формирует импульс длительностью, равной периоду Т, который поступает через открытый ключ 8 делителя 6-2 на вход соответствующегосчетчика 9. Поскольку в блоке 11 памяти делителя 6-2 записан код числа

"1", то на выходах счетчика 9 и.блока

11 памяти устанавливаются равные коды.

Элемент 1О сравнения делителя 6-2 фиксирует равенство кодов (фиг. 2г, момент с ) и вырабатывает импульс длительностью Тд — — 10 который аналогичным образом через открытый ключ

8 делителя 6-3 поступает на соответствующий счетчик 9. Так как в блоке

11 памяти делителя 6-3 записан код числа "1", то элемент 10 сравнения

Фиксирует равенство кодов (фиг. 2д, момент r ), и на его выходе появляется импульс длительностью Т з„ 100, который аналогичным оЬразом через открытый ключ 8 делителя 7-4 проходит на соответствующий счетчик 9. Элемент

10 сравнения делителя 6-4 фиксирует равенство кодов счетчика 9 и блока 11 памяти (фиг. 2г, момент с ) и на его выходе появляется "1 которая поступает на вхоф элемента К 12 коммутатора 7-3., Поскольку на втором незадействованном входе элемента И 12 присутствует "1", то íà его выходе и, следовательно, на входах ключа 8 делителя 6-4 и элемента ИЛИ 14 коммутатора

7-.3 появляется "1".

Ключ 8 делителя 6-4 закрывается, запрещая прохождение импульса с элемента 10 сравнения предыдущего делителя 6-3, а на выходе элемента ИЛИ 14 коммутатора 7-3 и, следовательно, на входе элемента И 12 коммутатора 7-2 появляется 1,", разрешающая прохождение через нее импульсов с выхода со-. ответствующего элемента 10 сравнения.

Как только с выхода элемента 10 сравнения делителя 6-2 на счетчик 9 делителя 6-3 (через открытый ключ 8) придет 9-й импульс (по отношению к моменту с <), снова совпадают коды чисел счетчика 9 и блока 11 памяти де0624 6 лителя 6-3. При этом срабатывает соответствующий элемент 10 сравнения (фиг. 2д, момент r <) и на его выходе

5 появляется "1" аналогичным образом

J приводящая к выключению ключа 8 делителя 6-3 и открыванию элемента И 12 коммутатора 7-1. Интервал с < — t составляет Т, 900. Аналогичным образом в момент равенства кодов счетчи" ка 9 и блока ll памяти делителя 6-2, который наступает по окончании 9-го

4мпчльса с момента, с с выхода эле- мента 10 сравнения делителя б-t частоты на счетчик 9 делителя 6-2, происходит срабатывание элемента 10 срав" нения делителя 6-2 (фиг. г, момент с ), закрывание соответствующего ключа 8 и открывание элемента И 5.

20 Временной интервал с - с 1 составляет

Т 90.

В момент равенства кодов счетчика

9 и блока 11 памяти в делитель 6-1 частоты, которое произойдет по окон25 чании 9-ãî импульса с генератора 1 опорной частоты с момента с т, срабатывает элемент 10 сравнения (фиг. 2в, момент с8), временной интервал с -с составляет Т„ - 9. Ка выходе элеменgp та 10 сравнения появляется "1", которая пройдет через открытый элемент

И 5 на выход преобразователя и сформирует импульс конца преобразования длительностью, равной периоду Т частоты генератора 1 (фиг. 2а, момент

r ).

Таким образом, на выходе преоЬразоВателя код-временной интервал сформирован временной интервал длительностью

40 11l4 .Ò, . При этом погрешность прео6разования определяется лишь задержками переключения разрядов первого счетчика, которые незначительны и могут быть скомпенсированы.

45 При пояВлении импульса на ВыхОд ной шине 3 он поступает на выход преобразователя, а также на второй вход элемента NlM 16. Появление сигнала на выходе элемента ИЛИ 16 вызывает за5р пись информации, хранящейся в ячейках блока 18 памяти с первым адресом в блоки 11 памяти а также увеличение содержимого счетчика 17 на единицу,. что приводит к подготовке следующей кодОВОЙ комЬинации В блОке t 7 памяти °

Далее происходит процесс формирования временного интервала в соответст вии с. записанным в блоки 11 памяти кодом.

1550624

Процесс наращивания содержимого счетчика 17 продолжается до тех пор, пока в Ьлоке памяти 19 в соответствующем разряде не появится сигнал пере- писи информации в счетчике 17. Появившийся сиtнал осуц<ествляет занесение через элемент ИЛИ 20 кодовой информации, хранящейся в этом же слове блока 19 памяти, в счетчик 17, в ре- 1ð зультате чего происходит переход на новый (например, нулевой,) адрес блока 18 памяти, Таким образом осуществляется циклическое повторение ряда значений временных интервалов, что 15 позволяет повысить достоверность. контроля новых видов БИС при исполь.зовании преобразователя код-времен;; ной интервал в соответствующих. систе.мах контроля и за счет этого расши- 20 рить область применения устройства .

Формула:и з обр ет е ни я

1. Преобразователь код - времен- 25 ной интервал по авт.св. У 1238241, отличающийся тем, что, с целью расширения области йрименения за счет возможности формирования программируемого временного интервала a gp реальном масштабе времени, в него введены первый и второй элементы ИЛИ, формирователь импульсов, счетчик импульсов и первый и второй блоки памяти, первые входы которых соответст- З5 венно объединены с первыми входами второго элемента ИЛИ и являются вход, ной информационной шиной, а вторые входы объединены и подключены к соответствующим выходам счетчика импульсов, счетный вход которого объединен с четвертыми входами программируемых делителей частоты и подключен к выходу первого элемента ИЛИ, первый вход которого соединен с выходом элемента

И, а второй вход подключен к выходу формирователя импульсов, вход которого объединен с входом генератора импульсов и является входной шиной управления,. при этом информационные входы счетчика импульсов соединены с соответствующими выходами второго элемента ИЛИ, вторые входы которого соответственно подключены к выходам второго Ьлока памяти, а выходы первого Ьлока памяти подключены к соответствующим шинам входного кода .

2. Преобразователь по и. 1, о т л и ч а ю шийся тем, что,программируемый делитель частоты выполнен на ключе, счетчике импульcos, блоке памяти и элементе сравнения, выход которого является первым выходом программируемого делителя частоты, а первые и вторые входы подключены соответственно к выходам счетчика импульсов и первьюл выходам блока памяти, Второи 8blxog w Bxogbl которого R BllRQT ся соответственно. вторым выходом и первыми входами программируемого делителя частоты, вторым и третьим входами которого я вля ются соот вет ст. венно первый и второй входы ключа, выход которого соединен с входом счетчика импульсов, а дополнительный вход блока памяти является четвертым входом программируемого делителя частоты.

1550624