Интегральный компаратор на кмоп-транзисторах

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике и может быть использовано в устройствах преобразования информации, а также в контрольно-измерительных устройствах. Цель изобретения - повышение точности и расширение области применения. Введение в интегральный компаратор на КМОП транзисторах, ссодержащий два дифференциальных усилителя 1, 2 и выходной усилитель 3, двух конденсаторов 4, 5, коммутаторов 6 - 11 позволило повысить точность путем уменьшения входного напряжения смещения нуля устройства и расширить область применения за счет расширения диапазона входных напряжений по синфазной составляющей сигнала. Кроме того, дифференциальные усилители 1, 2 выполнены на N-канальных транзисторах 12, 26, 15, 16, 21, 2, 33, 34, 27, 28, а коммутаторы - на N- и P-канальный транзисторах, имеющих общие сток и исток. 2 ил.

союз советсних

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИН

ГОСУДАРСТВЕННЫЙ НОМИТЕТ по изоБРетениям и отнРытилм пРи Гннт сса (21 ) 444 7672/24-21 (22) 18.02.88 (46) 23.03.90, Бюл. Г 11 (71) Ленинградское научно-производственное объединение "Электронмаи" (72) Е.И.Андреев, Э.З.Гинзбург и С.Д.Лебедев (53) 621.317 ° 7 (088.8) (56) Патент ЕПВ М 0150606, кл. Н 03 К 5/24, 07.08.85. (54) ИНТЕГРАЛЬН61Й КОМПАРАТОР HA КМОП-ТРАНЗИСТОРАХ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах преобразования информации, а также в контрольно-измерительных устройствах. Цель изобрете„„SU„„1552366 А 1 (51) 5 H 03 К 5/24, С 05 l3 1/Ol

2 ния - повышение точности и расширение области применения. Введение в интегральный компаратор на КМОП-транзисторах, содержащий два дифференциальных усилителя 1, 2 и выходной усилитель

3, двух конденсаторов 4, 5, коммутаторов 6-11 позволило повысить точность путем уменьшения входного напряжения смещения нуля устройства и расширить область применения за счет расширения диапазона входных напряжений по синфазной составляющей сигнала. Кроме того, дифференциальные усилители 1, 2 выполнены на п-канальных транзисторах 12, 26, 15, 16, 21, 2, 33, 34, 27, 28, а коммутаторы — на п- и р-канальных транзисторах, имеющих общие сток и исток ° 2 ил °

1552366

Изобретение относится к импульсной технике и может быть использовано в устройствах преобразования информации, а также в контрольно-измеритель- 5 ных устройствах.

Цель изобретения - повышение точности путем уменьшения входного напряжения смещения нуля устройства и расширение области применения за счет 10 расширения диапазона входных напряжеНий по синфазной составляющей сигнала.

На фиг. 1 представлена принципиальная схема компаратора; на фиг.2диаграмма тактирующих импульсов.

Интегральный компаратор на KNOllтранзисторах содержит первый 1 и второй 2 дифференциальные усилители, выходной усилитель 3, первый и второй конденсаторы 4 и 5 и коммутаторы 611, каждый из которых содержит и- и р-канальные транзисторы, имеющие общие исток и сток, причем первый дифференциальный усилитель 2 содержит 25 и-канальный транзистор 12, подключенный истоком к обц|ей шине 13, а затвором - к шине 14 источника смещения, к его стоку подключены истоки управляющих и-канальных транзисторов 15 и 16, затворы которых являются соот» ветственно входами 17 и 18 второго дифференциального усилителя, а к стокам, являющимся соответственно выходами 19 и 20 второго дифференциального усилителя 2 подключены соответ35 ственно стоки р-канальных нагрузочных транзисторов 21 и 22, истоки которых подключены к положительнрй шине 23 питания, а затворы - к выходу

19, а между выходами 19 и 20 навстречу друг другу включены два диода 24 и 25 °

Первый дифференциальный усилитель

1 содержит и-канальный транзистор 26, 5 подключенный истоком к общей шине 13, а затвором - к шине 14 источника смещения, к его стоку подключены истоки управляющих и-канальных транзисторов

27 и 28, затворы которых являются соответственно входами 29 и 30 первого дифференциального усилителя, а к стокам, являющимся соответственно выходами 31 и 32 первого дифференциального усилителя 1 подключены соФ 55 ответственно стоки р-канальных нагрузочных транзисторов 33 и 34, истоки которых подключены к положительной шине 23 питания, а затворы - к выходу 31, выходной усилитель 3 содержит и-канальный транзистор 35, истоком подключенный к общей шине 13, а затворы - к шине 14 источника смещения, и р-канальный транзистор 36, истоком подключенный к положительной шине 23 питания, стоки транзисторов

35 и 36 обьединены и подключены к выходной шине 37, коммутатор 6 включен между первой обкладкой первого конденсатора 4, подсоединенной к входу 17, затвором транзистора 36, подсоединенным к выходу 32, Кроме того, коммутатор 7 включен между первой обкладкой второго конденсатора 5, подсоединенной к входу

18, и выходам 30, подключенным к выходу 20, вход 29 подключен к выходу

19, коммутатор 8 включен между первой входной шиной 38 и второй обкладкой второго конденсатора 5, коммутатор 9 - между шиной 38 и второй об- " кладкой первого конденсатора 4, коммутатор 10 — между второй входной шиной 39 устройства и второй обкладкой второго конденсатора 5, коммутатор 11 - между шиной 39 и второй обкладкой первого конденсатора 4. Затворы и- и р-канальных транзисторов коммутаторов 6, 7, 9 и 10 подключены соответственно к шинам 40, 41 тактовых сигналов, затворы и- и р-канальных транзисторов коммутаторов 8 и 11 подключены соответственно к шинам 42, 43 тактовых сигналов, подложки всех р-канальных транзисторов подключены к положительной шине 23 питания, подложки и-канальных транзисторов 15, 16, 23, 24 - к соответствующим истокам, а остальных и-канальных транзисторов - к общей шине 13.

Устройство работает следующим образом.

Компаратор имеет режимы настройки и сравнения. Диаграмма тактирующих импульсов (фиг.2) построена таким образом, чтобы не было сквозных токов между входами устройства на фронтах переключения коммутаторов. В режиме настройки открыты транзисторы коммутаторов 6, 7, 9 и 10, при зтом во втором дифференциальном усилителе

2 вход 18 закорачивается с BblxoQDM

20, а вход 17 подключается к выходу

32 первого дифференциального усилителя 1, замыкая таким образом цепь обратной связи по двум каскадам. Кон52366 (5) (8 2. ("48 см) ь (2) 1 — 8, 40

50 (3) 1 18 1см+ а на входе 18

5 15 денсатор 4 через коммутатор 9 подключен к входной шине 38, .а конденсатор

5 через коммутатор 10 - к входной шине 39 ° Так как в режиме настройки транзистор 16 6находится в диодном включении (закорочены сток с затвором), общий коэффициент усиления по петле обратной связи определяется в основном коэффициентом усиления первого дифференциального усилителя и не является высоким (не более 10 ).

Это позволяет для подавления возможных колебаний обойтись узловыми емкостями без корректирующих конденсаторов, специально подключаемых в момент настройки. Таким образом, в момент настройки на входе 17 устанавливается потенциал, равный сумме напряжений на входе 18 и некоторого напряжения, равного смещению нуля по двум дифференциальным усилителям . 1 и 2 ° При этом конденсатор 4 заряжается до напряжения где U — напряжение сигнала на вхо-.

2 де 39;

U - входное смещение нуля по двум каскадам компаратора;

U — напряжение на входе 18 в

° режиме настройки.

Конденсатор 5 заряжается до напряжения где U< - напряжение на первом входе

38 устройства, В момент Чравнения транзисторы коммутаторов 6, 7, 9 и 10 закрываются, а коммутаторы 8 и 11 открываются.

При этом разрывается обратная связь с выхода второго дифференциального усилителя на вход второго, а затвор и сток транзистора 16 размыкаются.

Первые обкладки конденсаторов 4 и 5 меняют свое подключение, при этом на входе 17 получают напряжение г

U щ (U U4) (4)

Таким образом, на входы второго дифференциального усилителя подается разностное напряжение

Из выражений (3), (4) и (5) видно, что результирующее напряжение, подаваемое на входы второго дифференциального усилителя 2, не зависит от уровня синфазной составляюцей сигнала (оно все время "привязано" к уровню напряжения U 8), что позволяет получить нижнюю границу входных сигналов по синфазной составляющей, равную напряжению общей шины. При этом для пороговых напряжений р-канальных транзисторов, равных 0,5 В, и напряжения питания, равного 1,5 В, диапазон входных напряжений по синфазной составляющей увеличивается s 1,5 раза.

В значение величины дифференциальной разности (5) входит U - входное напряжение смещения нуля по двум каскадам компаратора, что практически определяет полное входное напряжение смещения нуля компаратора, так как влияние выходного каскада на эту величину незначительно. Таким образом, происходит полная настройка нуля компаратора. Наличие трех каскаЗ0 дов усиления позволяет добиться высокой чувствительности компаратора (не менее 200 мкВ). Типичным входным напряжением смещения нуля прототипа является значение 5 мВ, Предлагаемое

35 устройство позволяет не менее чем на .порядок уменьшить данную величину.

На входы второго дифференциального усилителя подается удвоенная разность входных напряжений, что позволяет уменьшить требования к величине емкостей конденсаторов 4 и 5 (для хорошей передачи сигналов эти величины должны на порядок превышать затворные емкости транзисторов 15 и 16).

Таким образом, в предлагаемом устройстве получен положительный эффект, выраженный в повышении точности путем уменьшения входного напряжения смещения нуля устройства и в расширении области применения за счет расширения диапазона входных напряжений по синфазной составляющей сигнала.

Формула изобретения

Интегральный компаратор на КИОПтранзисторах, содержащий дифференциальный усилитель и выходной каскад, выход которого подключен к выходной

1552366 шине, при этом дифференциальный усилитель содержит первый и-канальный транзистор, затвор которого подключен к шине источника смещения, исток - 5 к общей шине, а сток - к истокам второго и третьего и-канальных транзисторов, затворы которых являются соответственно первым и вторым входами, а стоки - первым и вторым выходами дифференциального усилителя, к. которым соответственно подключены стоки четвертого и пятого р-канальных транзисторов, истоки которых подключены к положительной шине питания, а затворы — к первому выходу дифференциального усилителя, выходной усилитель содержит р-канальный транзистор, исток которого подключен к положительной шине питания, затвор является входом выходного каскада, а сток подключен к выходной шине и стоку и-канального транзистора, исток которого подключен к общей шине, а затвор соединен с шиной источника смещения, вход 25 выходного усилителя подключен к второму выходу дифференциального усилителя, а подложка каждого из МОП-транзисторов закорочена с соответствующим истоком, первый и второй коммутаторы и gg конденсатор, о т л и ч а ю щ и " с я тем, что, с целью повышения точности путем уменьшения входного напряжения, смещения нуля устройства и расширения области применения за счет расширения диапазона входных напряжений по синфазной составляющей сигнала, в него введены четыре шины тактовых сигналов, второ" конденсатор, второй дифференциальный усилитель, аналогичный первому, третий, четвертый, пятый и

1 шестой коммутаторы, каждый иэ которых содержит р- и,п-канальный транзисторы с общими стоками и истоками, причем первый коммутатор включен между входом выходного усилителя и первым входом первого дифференциального усилителя, к которому подключена также первая обкладка первого конденсатора, второй коммутатор включен между вторым выходом и вторым входом первого дифференциального усилителя, к которому подключена также первая обкладка второго конденсатора, третий коммутатор подключен между первой входной шиной устройства и второй обкладкой второго конденсатора, четвертый коммутатор - между первой входной шиной устройства и второй обкладкой первого конденсатора, пятый коммутатор - между второй входной шиной устройства и второй обкладкой второго конденсатора, шестой коммутатормежду второй входной шиной устройства и второй обкладкой первого конденсатора, затворы п-канальных транзисторов первого, второго, четвертого и пятого коммутаторов подключены к шине первого тактового сигнала, затворы р-канальных транзисторов тех же коммутаторов - .к шине второго тактового сигнала, затворы и-канальных транзисторов третьего и шестого коммутаторов подключены к шине третьего тактового сигнала, а затворы р-канальных транзисторов тех же коммутаторов - к шине четвертого тактового ,сигнала, подложки р-канальных тран;зисторов коммутаторов подключены к положительной шине питания, а подложки п-канальных транзисторов коммутаторов - к общей шине.

1552366

Редактор Д.Мотыль

««

Заказ 340 Тираж 663 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35,.Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул.Гагарина, 101

If Е

43

Составитель Н.Маркин

Техред А.Кравчук . Корректор С.щекмар